阵列基板及其制造方法、液晶显示面板技术

技术编号:8216494 阅读:175 留言:0更新日期:2013-01-17 18:16
本发明专利技术实施例公开了阵列基板及其制造方法、液晶显示面板,涉及液晶显示技术领域,为解决现有阵列基板的基板利用率低的技术问题而发明专利技术。所述阵列基板,包括:基板;位于所述基板上的且分别设置在相邻两行的第一子像素和第二子像素,第一子像素包括第一薄膜晶体管,第二子像素包括第二薄膜晶体管;第一栅线和第二栅线,均设置在第一子像素与第二子像素之间,第一栅线向第一薄膜晶体管施加栅极导通电压;第二栅线向第二薄膜晶体管施加栅极导通电压;与第一栅线和第二栅线相交叉的多条数据线,通过同一条数据线向第一子像素和第二子像素施加数据电压,第一栅线和第二栅线在垂直于基板的方向上上下重叠,中间以绝缘层隔开。本发明专利技术用于液晶显示装置。

【技术实现步骤摘要】

本专利技术涉及液晶显示
,尤其涉及阵列基板及其制造方法、液晶显示面板
技术介绍
薄膜晶体管液晶显示器(TFT-IXD)是目前使用最广泛的平板显示器之一。TFT-LCD 一般包括液晶显示面板、扫描驱动电路和数据驱动电路。其中,液晶显式面板包括对盒设置的彩膜基板和阵列基板,以及夹在两基板之间的液晶层,扫描驱动电路和数据驱动电路分别与阵列基板上的TFT开关元件相连。如图I、图2和图3所示为现有技术提供的一种具有双栅线结构的阵列基板的结构示意图,其包括基板1,在基板I上设有像素电极2的阵列以及设在像素电极2的阵列的行列之间的数据线3和栅线4,像素电极2通过TFT开关5与数据线3和栅线4相连,且数据 线3与数据驱动芯片8相连,栅线4与扫描驱动器9相连。其中像素电极2的第一子像素电极21和第二子像素电极22排列为一列,并均连接在一条数据线3上,且第一子像素电极21通过TFT开关51和第一栅线41连接,第二子像素电极22通过TFT开关52与第二栅线42连接。但上述阵列基板中并排的第一栅线和第二栅线通常形成在同一层,这样两条栅线本身以及两条栅线间的间隙就会占用基板较多的面积,使得整个基板能够布置的像素电极数量被减少,降低了整个基板的空间利用率。因此提供一种能够提高基板利用率的阵列基板成为本领域人员要解决的技术问题。
技术实现思路
本专利技术的实施例提供的阵列基板及其制造方法、液晶显示面板,用来解决现有阵列基板中基板的空间利用率低的技术问题。为达到上述目的,本专利技术的实施例采用如下技术方案一种阵列基板,包括基板;位于所述基板上的多个子像素组,每个子像素组包括分别设置在相邻两行的第一子像素和第二子像素,每个所述第一子像素包括第一薄膜晶体管,每个所述第二子像素包括第二薄膜晶体管。第一栅线,设置在所述第一子像素与所述第二子像素之间,且向所述第一薄膜晶体管施加栅极导通电压。第二栅线,设置在所述第一子像素与所述第二子像素之间,且向所述第二薄膜晶体管施加栅极导通电压。与所述第一栅线和所述第二栅线相交叉的多条数据线,通过同一所述数据线向所述第一子像素和所述第二子像素施加数据电压,其中,所述第一栅线和所述第二栅线在垂直于所述基板的方向上上下重叠,中间以绝缘层隔开。优选地,所述第一栅线和所述第二栅线均连接有扫描驱动器,所述数据线均连接有数据驱动器。优选地,所述第一薄膜晶体管和所述第二薄膜晶体管设置在不同子像素中的不同位置。进一步地,所述第一子像素和所述第二子像素对应控制不同的颜色。一种阵列基板制造方法,包括在基板上形成第一栅线和与所述第一栅线连接的第一薄膜晶体管的栅极。在形成有所述第一栅线的基板上形成绝缘层。在形成有所述绝缘层的基板上相对所述第一栅线的位置形成第二栅线和与所述第二栅线连接的第二薄膜晶体管的栅极。在形成有第二栅线的基板上形成数据线。 在形成有数据线的基板上形成像素电极。其次,在所述形成第二栅线的步骤之后还包括形成所述第一薄膜晶体管的源极和漏极以及所述第二薄膜晶体管的源极和漏极。进一步地,所述第一薄膜晶体管的源极和漏极、所述第二薄膜晶体管的源极和漏极以及所述数据线同层设置。再次,所述在基板上形成第一栅线的步骤,具体为在基板上沉积金属层。采用刻画有图形的掩模板进行曝光,并依次显影、刻蚀、剥离、清洗得到第一栅线。一种液晶显示面板,包括上述阵列基板和与所述阵列基板对盒的彩膜基板。本专利技术实施例提供的阵列基板及其制造方法、液晶显示面板中,所述阵列基板中的所述第一栅线和所述第二栅线上下重叠,中间以绝缘层隔开。因此节省了一条栅线所占的基板的面积,节省下来的空间可以布局更多的像素电极以提高液晶显示装置的分辨率,基板的利用率得到提闻。附图说明为了更清楚地说明本专利技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图I为现有技术提供的阵列基板的结构不意图;图2为图I所示A区域的局部放大图;图3为图2所示沿A-A向的剖视图;图4为本专利技术实施例提供的阵列基板的结构示意图;图5为图4所示B区域的局部放大图;图6为图5所示沿B-B向的剖视图;图7为本专利技术实施例提供的阵列基板的制造方法的流程图。具体实施例方式下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有作出创造性劳动的前提下所获得的所有其他实施例,都属于本专利技术保护的范围。如图4、图5和图6所不,为本专利技术提供的阵列基板的一个具体实施例,包括基板I;位于所述基板I上的多个子像素组,每个子像素组包括分别设置在相邻两行的第一子像素2a和第二子像素2b,每个第一子像素2a包括第一薄膜晶体管5a,每个第二子像素2b包括第二薄膜晶体管5b。第一栅线4a,设置在所述第一子像素2a与所述第二子像素2b之间,且向所述第一薄膜晶体管5a施加栅极导通电压;第二栅线4b,设置在所述第一子像素2a与所述第二子像素2b之间,且向所述第二薄膜晶体管5b施加栅极导通电压。与所述第一栅线4a和所述第二栅线4b相交叉的多条数据线3,通过同一所述数据线3向所述第一子像素2a和所述第二子像素2b施加数据电压,其中,所述第一栅线4a和 所述第二栅线4b在垂直于所述基板I的方向上上下重叠,中间以绝缘层6隔开。本专利技术实施例提供的阵列基板,由于所述第一栅线4a和所述第二栅线4b上下重叠,中间以绝缘层6隔开。这样节省了其中一条栅线所占的基板的面积,节省下来的空间可以布局更多的像素电极以提高液晶显示装置的分辨率,基板的利用率得到提高。从图4也可以看出,所述第一栅线4a和所述第二栅线4b均连接有扫描驱动器9,所述数据线均连接有数据驱动器8,实现逐行扫描控制。 其中,上述实施例中,所述第一薄膜晶体管5a和所述第二薄膜晶体管5b设置在不同子像素中的不同位置。图4示出的情况为第一薄膜晶体管5a设在所述第一子像素2a的左下角,而第二薄膜晶体管5b设在所述第二子像素2b的右上角,这样所述第一薄膜晶体管5a和所述第二薄膜晶体管5b在对角线位置分别连接相邻的第一栅线4a和第二栅线4b ;第一薄膜晶体管5a还可以设在所述第一子像素电极2a的左下角,第二薄膜晶体管5b设在所述第二子像素电极2b的左上角或是其它本领域人员可以想到的位置。其次,上述实施例中,所述第一子像素和所述第二子像素对应控制不同的颜色。例如所述第一子像素对应控制红色、绿色或黄色的一种,而所述第二子像素对应控制与所述第子一像素不同的红色、绿色或黄色的一种。本专利技术实施例还提供了一种阵列基板制造方法,包括401、在基板上形成第一栅线和与所述第一栅线连接的第一薄膜晶体管的栅极。402、在形成有所述第一栅线的基板上形成绝缘层。403、在形成有所述绝缘层的基板上相对所述第一栅线的位置形成第二栅线和与所述第二栅线连接的第二薄膜晶体管的栅极。404、在形成有第二栅线的基板上形成数据线。405、在形成有数据线的基板上形成像素电极。相对于传统的工艺,所述第一栅线和所述第二栅线在同一层形成,本专利技术本文档来自技高网...

【技术保护点】
一种阵列基板,包括:基板;位于所述基板上的多个子像素组,每个子像素组包括分别设置在相邻两行的第一子像素和第二子像素,每个所述第一子像素包括第一薄膜晶体管,每个所述第二子像素包括第二薄膜晶体管;第一栅线,设置在所述第一子像素与所述第二子像素之间,且向所述第一薄膜晶体管施加栅极导通电压;第二栅线,设置在所述第一子像素与所述第二子像素之间,且向所述第二薄膜晶体管施加栅极导通电压;与所述第一栅线和所述第二栅线相交叉的多条数据线,通过同一所述数据线向所述第一子像素和所述第二子像素施加数据电压;其特征在于,所述第一栅线和所述第二栅线在垂直于所述基板的方向上上下重叠,中间以绝缘层隔开。

【技术特征摘要】

【专利技术属性】
技术研发人员:孟庆超周保全
申请(专利权)人:京东方科技集团股份有限公司合肥京东方光电科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1