阵列基板及其制造方法、显示面板和显示装置制造方法及图纸

技术编号:15764939 阅读:324 留言:0更新日期:2017-07-06 06:32
本公开是关于一种阵列基板及其制造方法、显示面板和显示装置,该阵列基板包括:栅极绝缘层;设于所述栅极绝缘层上的多个像素电极;设于相邻两个所述像素电极之间的数据线;以及设于所述数据线远离所述栅极绝缘层一侧的保护图案;其中,所述数据线在所述栅极绝缘层上的正投影小于所述保护图案在所述栅极绝缘层上的正投影,且所述保护图案在所述栅极绝缘层上的正投影与所述像素电极在所述栅极绝缘层上的正投影无重叠区域。本公开可以有效地减小数据线与相邻像素电极之间的寄生电容。

Array substrate and manufacturing method thereof, display panel and display device

The public is on an array substrate and its manufacturing method, display panel and display device, the array substrate includes a gate insulating layer disposed on the gate insulation; a plurality of pixel electrode layer; the data line is arranged between two adjacent the pixel electrode; and on the data line away from the gate insulation one side of the protective layer pattern; among them, the data line in the gate insulating layer is smaller than that of the projection on the protection pattern on the gate insulating layer on the orthographic projection, and the protection pattern on the gate insulating layer on the projection and the projection layer on the pixel electrode at the gate insulation without overlapping area. This disclosure can effectively reduce the parasitic capacitance between the data line and the adjacent pixel electrode.

【技术实现步骤摘要】
阵列基板及其制造方法、显示面板和显示装置
本公开涉及显示
,具体而言,涉及一种阵列基板、阵列基板制造方法、显示面板和显示装置。
技术介绍
随着信息技术的发展,人机交互过程越来越多地应用在不同的场景中。显示装置作为人机交互过程中获取信息的重要部件之一,与其相关的技术得到了快速的发展。目前,在显示装置中,数据线与相邻像素电极之间通常采用钝化层以起到保护作用。然而,由于钝化层的介电常数较高,可能导致较大的寄生电容,进而可能增加系统功耗,并且可能导致显示出现诸多不良的情况(例如,残像)。为了解决该问题,一方面,一些技术通过采用增大数据线与像素电极之间的距离的方式来减小寄生电容,但这又会造成有效显示区域面积减小以及开口率降低的问题;另一方面,可以研发介电常数较低的材料作为钝化层,然而,目前这方面的研究也无实质性进展。鉴于此,需要一种新的阵列基板、阵列基板制造方法、显示面板和显示装置。需要说明的是,在上述
技术介绍
部分公开的信息仅用于加强对本公开的背景的理解,因此可以包括不构成对本领域普通技术人员已知的现有技术的信息。
技术实现思路
本公开的目的在于提供一种阵列基板、阵列基板制造方法、显示面板和显示装置,进而至少在一定程度上克服由于相关技术的限制和缺陷而导致的一个或者多个问题。根据本公开的一个方面,提供一种阵列基板,包括:栅极绝缘层;设于所述栅极绝缘层上的多个像素电极;设于相邻两个所述像素电极之间的数据线;以及设于所述数据线远离所述栅极绝缘层一侧的保护图案;其中,所述数据线在所述栅极绝缘层上的正投影小于所述保护图案在所述栅极绝缘层上的正投影,且所述保护图案在所述栅极绝缘层上的正投影与所述像素电极在所述栅极绝缘层上的正投影无重叠区域。在本公开的一种示例性实施例中,所述阵列基板还包括:设于所述保护图案远离所述栅极绝缘层一侧的钝化层;其中,所述钝化层覆盖所述保护图案、所述像素电极和至少部分栅极绝缘层,且所述钝化层与所述数据线不接触。在本公开的一种示例性实施例中,所述阵列基板还包括:设于所述钝化层上的公共电极。在本公开的一种示例性实施例中,所述阵列基板还包括:设于所述数据线与所述栅极绝缘层之间的有源层。根据本公开的一个方面,提供一种显示面板,所述显示面板包括上述任意一项所述的阵列基板。根据本公开的一个方面,提供一种显示装置,所述显示装置包括上述任意一项所述的显示面板。根据本公开的一个方面,提供一种阵列基板制造方法,包括:形成栅极绝缘层;在所述栅极绝缘层上形成多个像素电极;在相邻两个所述像素电极之间形成数据线;以及在所述数据线远离所述栅极绝缘层一侧形成保护图案;其中,所述数据线在所述栅极绝缘层上的正投影小于所述保护图案在所述栅极绝缘层上的正投影,且所述保护图案在所述栅极绝缘层上的正投影与所述像素电极在所述栅极绝缘层上的正投影无重叠区域。在本公开的一种示例性实施例中,所述阵列基板制造方法还包括:在所述保护图案远离所述栅极绝缘层一侧形成钝化层;其中,所述钝化层覆盖所述保护图案、所述像素电极和至少部分栅极绝缘层,且所述钝化层与所述数据线不接触。在本公开的一种示例性实施例中,所述阵列基板制造方法还包括:在所述钝化层上形成公共电极。在本公开的一种示例性实施例中,所述阵列基板制造方法还包括:在所述数据线与所述栅极绝缘层之间形成有源层。在本公开的一些实施例所提供的技术方案中,借助于数据线以及其上保护图案的构造,可以在保护图案与栅极绝缘层之间且数据线周围形成气隙,从而可以有效地减小数据线与相邻像素电极之间的寄生电容,进而可以减少显示不良的情况发生,改善显示效果。应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本公开。附图说明此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本公开的实施例,并与说明书一起用于解释本公开的原理。显而易见地,下面描述中的附图仅仅是本公开的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。在附图中:图1示意性示出了一些技术的阵列基板的剖面图;图2示意性示出了根据本公开的示例性实施方式的阵列基板的剖面图;图3示意性示出了根据本公开的示例性实施方式的阵列基板的制造方法的流程图;图4至图7示意性示出了根据本公开的示例性实施方式的阵列基板的制造方法对应的剖面图。具体实施方式现在将参考附图更全面地描述示例实施方式。然而,示例实施方式能够以多种形式实施,且不应被理解为限于在此阐述的实施方式;相反,提供这些实施方式使得本专利技术将全面和完整,并将示例实施方式的构思全面地传达给本领域的技术人员。图中相同的附图标记表示相同或类似的结构,因而将省略它们的详细描述。所描述的特征、结构或特性可以以任何合适的方式结合在一个或更多实施方式中,如有可能,各实施例中所讨论的特征是可互换的。在下面的描述中,提供许多具体细节从而给出对本专利技术的实施方式的充分理解。然而,本领域技术人员将意识到,可以实践本专利技术的技术方案而没有所述特定细节中的一个或更多,或者可以采用其它的方法、组件、材料等。在其它情况下,不详细示出或描述公知结构、材料或者操作以避免模糊本专利技术的各方面。虽然本说明书中使用相对性的用语,例如“上”“下”来描述图标的一个组件对于另一组件的相对关系,但是这些术语用于本说明书中仅出于方便,例如根据附图中所述的示例的方向。能理解的是,如果将图标的装置翻转使其上下颠倒,则所叙述在“上”的组件将会成为在“下”的组件。其他相对性的用语,例如“高”“低”“顶”“底”“前”“后”“左”“右”等也作具有类似含义。当某结构在其它结构“上”时,有可能是指某结构一体形成于其它结构上,或指某结构“直接”设置在其它结构上,或指某结构通过另一结构“间接”设置在其它结构上。用语“一”、“该”、“所述”和“至少一个”用以表示存在一个或多个要素/组成部分/等;用语“包括”和“具有”用以表示开放式的包括在内的意思并且是指除了列出的要素/组成部分/等之外还可存在另外的要素/组成部分/等。图1示意性示出了一些技术的阵列基板的剖面图。参考图1,一些技术的阵列基板可以包括栅极绝缘层110、阵列设置的像素电极121和像素电极122、数据线130、钝化层140以及公共电极150。由图1可以看出,像素电极121(或像素电极122)与数据线130之间可以由钝化层140填充,此时,像素电极121(或像素电极122)与数据线130之间会产生寄生电容Cpd,且该寄生电容Cpd可以被表示为:Cpd=ε0*εr*S/d(1)在式(1)中,ε0表示真空介电常数,εr表示钝化层140的相对介电常数,S表示像素电极121(或像素电极122)与数据线130之间的正对面积,以及d表示像素电极121(或像素电极122)与数据线130之间的距离。为了减小像素电极121(或像素电极122)与数据线130之间产生的寄生电容,本公开提供了一种阵列基板。本公开的示例性实施方式的阵列基板可以包括:栅极绝缘层;设于所述栅极绝缘层上的多个像素电极;设于相邻两个所述像素电极之间的数据线;以及设于所述数据线远离所述栅极绝缘层一侧的保护图案;其中,所述数据线在所述栅极绝缘层上的正投影小于所述保护图案在所述栅极绝缘层上的正投影,且所述保护图案在所本文档来自技高网...
阵列基板及其制造方法、显示面板和显示装置

【技术保护点】
一种阵列基板,其特征在于,包括:栅极绝缘层;设于所述栅极绝缘层上的多个像素电极;设于相邻两个所述像素电极之间的数据线;以及设于所述数据线远离所述栅极绝缘层一侧的保护图案;其中,所述数据线在所述栅极绝缘层上的正投影小于所述保护图案在所述栅极绝缘层上的正投影,且所述保护图案在所述栅极绝缘层上的正投影与所述像素电极在所述栅极绝缘层上的正投影无重叠区域。

【技术特征摘要】
1.一种阵列基板,其特征在于,包括:栅极绝缘层;设于所述栅极绝缘层上的多个像素电极;设于相邻两个所述像素电极之间的数据线;以及设于所述数据线远离所述栅极绝缘层一侧的保护图案;其中,所述数据线在所述栅极绝缘层上的正投影小于所述保护图案在所述栅极绝缘层上的正投影,且所述保护图案在所述栅极绝缘层上的正投影与所述像素电极在所述栅极绝缘层上的正投影无重叠区域。2.根据权利要求1所述的阵列基板,其特征在于,所述阵列基板还包括:设于所述保护图案远离所述栅极绝缘层一侧的钝化层;其中,所述钝化层覆盖所述保护图案、所述像素电极和至少部分栅极绝缘层,且所述钝化层与所述数据线不接触。3.根据权利要求2所述的阵列基板,其特征在于,所述阵列基板还包括:设于所述钝化层上的公共电极。4.根据权利要求1至3中任一项所述的阵列基板,其特征在于,所述阵列基板还包括:设于所述数据线与所述栅极绝缘层之间的有源层。5.一种显示面板,其特征在于,所述显示面板包括权利要求1至4中任一项所述的阵列基板。6.一种显示装置,其特征...

【专利技术属性】
技术研发人员:许徐飞沈奇雨宫奎王一军赵娜
申请(专利权)人:京东方科技集团股份有限公司合肥京东方光电科技有限公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1