半导体元件及其制作方法技术

技术编号:23788706 阅读:31 留言:0更新日期:2020-04-15 01:26
本发明专利技术公开一种半导体元件及其制作方法,该半导体元件主要包含一磁性隧穿接面(magnetic tunneling junction,MTJ)设于一基底上,一第一间隙壁设于MTJ一侧以及一第二间隙壁设于MTJ另一侧,其中第一间隙壁及第二间隙壁为不对称结构。更具体而言,MTJ又细部包含一第一下电极设于一金属内连线上、一阻障层设于下电极上以及一上电极设于阻障层上,其中第一间隙壁上表面切齐该上电极上表面,且第二间隙壁上表面低于该上电极上表面并高于该阻障层上表面。

Semiconductor components and their fabrication methods

【技术实现步骤摘要】
半导体元件及其制作方法
本专利技术涉及一种半导体元件及其制作方法,尤其是涉及一种磁阻式随机存取存储器(MagnetoresistiveRandomAccessMemory,MRAM)及其制作方法。
技术介绍
已知,磁阻(magnetoresistance,MR)效应是材料的电阻随着外加磁场的变化而改变的效应,其物理量的定义,是在有无磁场下的电阻差除上原先电阻,用以代表电阻变化率。目前,磁阻效应已被成功地运用在硬盘生产上,具有重要的商业应用价值。此外,利用巨磁电阻物质在不同的磁化状态下具有不同电阻值的特点,还可以制成磁性随机存储器(MRAM),其优点是在不通电的情况下可以继续保留存储的数据。上述磁阻效应还被应用在磁场感测(magneticfieldsensor)领域,例如,移动电话中搭配全球定位系统(globalpositioningsystem,GPS)的电子罗盘(electroniccompass)零组件,用来提供使用者移动方位等信息。目前,市场上已有各式的磁场感测技术,例如,各向异性磁阻(anisotropicmagnetoresistance,AMR)感测元件、巨磁阻(GMR)感测元件、磁隧穿接面(magnetictunnelingjunction,MTJ)感测元件等等。然而,上述现有技术的缺点通常包括:较占芯片面积、制作工艺较昂贵、较耗电、灵敏度不足,以及易受温度变化影响等等,而有必要进一步改进。
技术实现思路
本专利技术一实施例揭露一种半导体元件,其主要包含一磁性隧穿接面(magnetictunnelingjunction,MTJ)设于一基底上,一第一间隙壁设于MTJ一侧以及一第二间隙壁设于MTJ另一侧,其中该第一间隙壁及该第二间隙壁为不对称结构。更具体而言,MTJ又细部包含一第一下电极设于一金属内连线上、一阻障层设于下电极上以及一上电极设于阻障层上,其中第一间隙壁上表面切齐该上电极上表面,且第二间隙壁上表面低于该上电极上表面并高于该阻障层上表面。本专利技术另一实施例揭露一种半导体元件,其包含一磁性隧穿接面(magnetictunnelingjunction,MTJ)设于一基底上以及一金属内连线设于该MTJ上,其中MTJ的一上视剖面包含一第一圆形,金属内连线的一上视剖面包含一第二圆形重叠部分该第一圆形。此外未被第二圆形所重叠的部分第一圆形包含一第一新月形状,且未重叠第一圆形的部分第二圆形包含一第二新月形状。附图说明图1至图6为本专利技术一实施例制作MRAM单元的方式示意图;图7为本专利技术图6实施例中MTJ以及金属内连线重叠处的上视图。主要元件符号说明12基底14MTJ区域16逻辑区域18层间介电层20金属内连线结构22金属内连线结构24金属间介电层26金属内连线28停止层30金属间介电层32金属内连线34阻障层36金属层38MTJ堆叠结构40遮盖层42遮盖层44第一电极层46固定层48自由层50阻障层52第二电极层54图案化掩模56有机介电层58含硅硬掩模与抗反射层60图案化光致抗蚀剂62MTJ64第一倾斜侧壁66第二倾斜侧壁68衬垫层70第一间隙壁72金属间介电层74接触插塞76下电极78上电极80停止层82第二间隙壁86金属间介电层88金属内连线90金属内连线92阻障层94金属层96停止层98突出部100第一圆形102第二圆形104第一新月形状106第二新月形状具体实施方式请参照图1至图6,图1至图6为本专利技术一实施例制作一半导体元件,或更具体而言一MRAM单元的方式示意图。如图1至图5所示,首先提供一基底12,例如一由半导体材料所构成的基底12,其中半导体材料可选自由硅、锗、硅锗复合物、硅碳化物(siliconcarbide)、砷化镓(galliumarsenide)等所构成的群组,且基底12上较佳定义有一磁性隧穿接面(magnetictunnelingjunction,MTJ)区域14以及一逻辑区域16。基底12上可包含例如金属氧化物半导体(metal-oxidesemiconductor,MOS)晶体管等主动(有源)元件、被动元件、导电层以及例如层间介电层(interlayerdielectric,ILD)18等介电层覆盖于其上。更具体而言,基底12上可包含平面型或非平面型(如鳍状结构晶体管)等MOS晶体管元件,其中MOS晶体管可包含栅极结构(例如金属栅极)以及源极/漏极区域、间隙壁、外延层、接触洞蚀刻停止层等晶体管元件,层间介电层18可设于基底12上并覆盖MOS晶体管,且层间介电层18可具有多个接触插塞电连接MOS晶体管的栅极以及/或源极/漏极区域。由于平面型或非平面型晶体管与层间介电层等相关制作工艺均为本领域所熟知技术,在此不另加赘述。然后于MTJ区域14以及逻辑区域16的层间介电层18上依序形成金属内连线结构20、22电连接前述的接触插塞,其中金属内连线结构20包含一金属间介电层24以及金属内连线26镶嵌于金属间介电层24中,金属内连线结构22则包含一停止层28、一金属间介电层30以及多个金属内连线32镶嵌于停止层28与金属间介电层30中。在本实施例中,金属内连线结构20中的各金属内连线26较佳包含一沟槽导体(trenchconductor),金属内连线结构22中设于MTJ区域14的金属内连线32则包含接触洞导体(viaconductor)。另外各金属内连线结构20、22中的各金属内连线26、32均可依据单镶嵌制作工艺或双镶嵌制作工艺镶嵌于金属间介电层24、30以及/或停止层28中并彼此电连接。例如各金属内连线26、32可更细部包含一阻障层34以及一金属层36,其中阻障层34可选自由钛(Ti)、氮化钛(TiN)、钽(Ta)以及氮化钽(TaN)所构成的群组,而金属层36可选自由钨(W)、铜(Cu)、铝(Al)、钛铝合金(TiAl)、钴钨磷化物(cobalttungstenphosphide,CoWP)等所构成的群组,但不局限于此。由于单镶嵌或双镶嵌制作工艺是本领域所熟知技术,在此不另加赘述。此外在本实例中金属层36较佳包含铜、金属间介电层24、30较佳包含氧化硅、而停止层28则包含氮掺杂碳化物层(nitrogendopedcarbide,NDC)、氮化硅、或氮碳化硅(siliconcarbonnitride,SiCN),但不局限于此。接着形成一MTJ堆叠结构38于金属内连线结构22上、一遮盖层40于MTJ堆叠结构38上以及另一遮盖层42于衬垫层40上。在本实施例中,形成MTJ堆叠结构38的方式可先依序形成一第一电极层44、一固定层(fixedlayer)46、一自由层(freelayer)48、一阻障层(cappinglayer)50以及一第二电极层52。在本实施例中,第一电极层44以及第二电极层52较佳包含导电材料,例如但不本文档来自技高网...

【技术保护点】
1.一种半导体元件,其特征在于,包含:/n磁性隧穿接面(magnetic tunneling junction,MTJ),设于基底上;/n第一间隙壁,设于该MTJ一侧;以及/n第二间隙壁,设于该MTJ另一侧,其中该第一间隙壁及该第二间隙壁为不对称结构。/n

【技术特征摘要】
1.一种半导体元件,其特征在于,包含:
磁性隧穿接面(magnetictunnelingjunction,MTJ),设于基底上;
第一间隙壁,设于该MTJ一侧;以及
第二间隙壁,设于该MTJ另一侧,其中该第一间隙壁及该第二间隙壁为不对称结构。


2.如权利要求1所述的半导体元件,另包含:
第一金属间介电层,设于该基底上;以及
第一金属内连线,设于该MTJ下以及该第一金属间介电层内,其中该第一金属内连线包含第一倾斜侧壁以及第二倾斜侧壁。


3.如权利要求2所述的半导体元件,其中该第一间隙壁直接接触该第一倾斜侧壁。


4.如权利要求2所述的半导体元件,其中该第二间隙壁直接接触该第二倾斜侧壁。


5.如权利要求2所述的半导体元件,其中该MTJ包含:
第一下电极,设于该第一金属内连线上;
阻障层,设于该下电极上;以及
上电极,设于该阻障层上。


6.如权利要求5所述的半导体元件,其中该第一间隙壁上表面切齐该上电极上表面。


7.如权利要求5所述的半导体元件,其中该第二间隙壁上表面低于该上电极...

【专利技术属性】
技术研发人员:陈禹钧冯雅圣邱久容林宏展
申请(专利权)人:联华电子股份有限公司
类型:发明
国别省市:中国台湾;71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1