单次可编程存储器架构中的自锁存感测时序制造技术

技术编号:15846342 阅读:201 留言:0更新日期:2017-07-18 18:40
本发明专利技术涉及一种单次可编程存储器架构中的自锁存感测时序。可编程存储器(19)包含自锁存读取数据路径。感测放大器(28)感测位线处的电压电平,所述位线传送在其相关联的列中的所选择的存储器单元(32)的数据状态。耦合到所述感测放大器(28)的输出的数据锁存器(30)传递所述感测到的数据状态。提供在所述读取数据路径中接收所述数据锁存器(30)的输出的设置复位逻辑(34),且所述设置复位逻辑(34)响应于所述数据状态在读取循环中的转变锁存所述数据锁存器(30)并将其与所述感测放大器(28)隔离。所述设置复位逻辑(34)在下一读取循环的开始处使所述数据锁存器(30)复位。在一些实施例中,提供定时器(27),使得所述锁存器(30)在其中无数据转变发生的较长读取循环中在超时周期之后被复位。

【技术实现步骤摘要】
单次可编程存储器架构中的自锁存感测时序相关申请案的交叉参考本申请案根据35U.S.C.§119(e)主张2015年12月18日申请的第62/269,737号临时申请案的优先权,所述临时申请案以引用方式并入本文中。关于联邦政府资助的研究或开发的声明不适用。
本专利技术涉及固态存储器的领域。更具体来说,本专利技术的实施例涉及对单次可编程非易失性存储器中所存储的数据状态的感测。
技术介绍
非易失性固态读取/写入存储器装置在许多现代电子系统中是常见的,尤其是在便携式电子装置及系统中。常规类型的非易失性固态存储器装置包含被称为电可编程只读存储器(EPROM)装置的存储器装置。现代EPROM存储器单元包含存储数据状态的一或多个“浮动栅极”晶体管。在一般意义上,通过施加偏压来对这些浮动栅极晶体管进行“编程”,所述偏压使电洞或电子隧穿或通过较薄电介质膜被注入到作为晶体管的浮动栅极的电隔离的晶体管栅极元件上。与在浮动栅极上未俘获电荷的情况下的阈值电压相比,浮动栅极上所俘获的此电荷将调制存储器单元晶体管的表观阈值电压。可通过在正常晶体管偏置条件下感测经编程的状态与未经编程的状态之间的源极-漏极传导的所得本文档来自技高网...
单次可编程存储器架构中的自锁存感测时序

【技术保护点】
一种可编程固态存储器,其包括:存储器阵列,其具有被布置于行及列中的多个存储器单元,存储器单元的每一列与位线相关联,可将每一存储器单元从第一数据状态编程到第二数据状态;感测放大器,其具有耦合到所述位线中的一者的输入,以用于在输出处呈现对应于耦合到所述位线的所选择的存储器单元的数据状态的信号;数据锁存器,其具有耦合到所述感测放大器的所述输出的输入,所述数据锁存器可在复位状态中操作以将所述感测放大器的所述输出传递到输出数据路径,且其可在设置状态中操作以存储数据状态并将其输入与所述感测放大器隔离;及锁存器设置复位逻辑,其耦合到所述数据锁存器的所述输出,以用于响应于所述感测放大器感测来自所选择的存储器单...

【技术特征摘要】
2015.12.18 US 62/269,737;2016.08.25 US 15/247,3521.一种可编程固态存储器,其包括:存储器阵列,其具有被布置于行及列中的多个存储器单元,存储器单元的每一列与位线相关联,可将每一存储器单元从第一数据状态编程到第二数据状态;感测放大器,其具有耦合到所述位线中的一者的输入,以用于在输出处呈现对应于耦合到所述位线的所选择的存储器单元的数据状态的信号;数据锁存器,其具有耦合到所述感测放大器的所述输出的输入,所述数据锁存器可在复位状态中操作以将所述感测放大器的所述输出传递到输出数据路径,且其可在设置状态中操作以存储数据状态并将其输入与所述感测放大器隔离;及锁存器设置复位逻辑,其耦合到所述数据锁存器的所述输出,以用于响应于所述感测放大器感测来自所选择的存储器单元的所述第二数据状态将所述数据锁存器置于其设置状态中。2.根据权利要求1所述的存储器,其中所述锁存器设置复位逻辑也用于响应于接收对应于读取循环的开始的启用信号将所述数据锁存器置于其复位状态中。3.根据权利要求2所述的存储器,其进一步包括:控制逻辑,其耦合到所述锁存器设置复位逻辑及所述感测放大器,以用于响应于时钟信号产生所述启用信号;且其中所述控制逻辑响应于所述时钟信号复位所述感测放大器。4.根据权利要求3所述的存储器,其进一步包括:定时器,其用于在最大循环时间处产生循环结束信号;其中所述锁存器设置复位逻辑响应于所述循环结束信号产生所述启用信号。5.根据权利要求1所述的存储器,其中所述数据锁存器包括:存储元件,其具有输入,且具有耦合到所述输出数据路径的输出;及第一传输门,其耦合于所述感测放大器的所述输出与所述存储元件的所述输入之间;其中所述锁存器设置复位逻辑具有耦合到所述存储元件的所述输出的输入,且所述锁存器设置复位逻辑经配置以响应于在所述存储元件的所述输出处的对应于所述感测放大器感测所述第二数据状态的转变打开所述第一传输门。6.根据权利要求5所述的存储器,其中所述数据锁存器的所述存储元件包括:第一反相器,其具有耦合到所述第一传输门的输入及输出;第二反相器,其具有耦合到所述第一反相器的所述输出的输入及输出;及第二传输门,其耦合于所述第二反相器的所述输出与所述第一反相器的所述输入之间;其中所述锁存器设置复位逻辑也经配置以响应于所述存储元件的所述输出处对应于所述感测放大器感测所述第二数据状态的转变关闭所述第二传输门。7.根据权利要求6所述的存储器,其中所述锁存器设置复位逻辑也经配置以响应于接收对应于读取循环的开始的启用信号关闭所述数据锁存器的所述第一传输门并打开所述数据锁存器的所述第二传输门。...

【专利技术属性】
技术研发人员:邱云晨大卫·J·图普斯哈罗德·L·戴维斯
申请(专利权)人:德州仪器公司
类型:发明
国别省市:美国,US

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1