CMOS器件的制造方法技术

技术编号:9336755 阅读:93 留言:0更新日期:2013-11-13 17:29
本发明专利技术提供了一种CMOS器件的制造方法,包括:提供一衬底,所述衬底的内部形成有P阱和N阱,所述衬底的表面形成有多晶硅栅极,通过第一掩模版对所述衬底执行NMOS核心器件的光刻,执行NMOS核心器件的LDD离子注入,通过第二掩模版对所述衬底执行PMOS核心器件和NMOS输入输出器件的光刻,执行PMOS核心器件和NMOS输入输出器件的LDD离子注入,执行NMOS核心器件和NMOS输入输出器件的N+源漏注入,执行PMOS核心器件和PMOS输入输出器件的P+源漏注入。在本发明专利技术提供的CMOS器件的制造方法中,同时进行PMOS核心器件和NMOS输入输出器件的光刻以及离子注入,简化工序而降低制造成本的同时提高了器件的性能和寿命。

【技术实现步骤摘要】
CMOS器件的制造方法
本专利技术涉及半导体制造
,特别涉及一种CMOS器件的制造方法。
技术介绍
随着CMOS制造工艺的发展,MOSFET的最小栅长已经达到深亚微米,短沟道效应(shortchanneleffect)和热载流子注入效应(hotcarrierinjection)对器件的影响更加显著。对于深亚微米CMOS器件而言,热载流子注入效应是影响器件可靠性的关键因素。这是因为器件尺寸变小了,而工作电压并没有减少很多,所以相应的电场强度增加了,导致电子的运动速率增加。当电子的能量足够高的时候,就会离开硅衬底,进入栅氧化层,进而改变器件的阈值电压。热载流子注入效应会导致MOS特性的退化,并且缩短器件的寿命,评价热载流子注入效应影响器件寿命的参数是热载流子退化寿命(HCI)。热载流子注入效应影响的参数主要包括阈值电压(VT)、漏电流(Ioff)、饱和电流(Ids)。通过离子注入技术把少量的杂质离子注入沟道区域形成得到轻掺杂漏区(lowdopeddrain)结构能够很好地改善沟道电场分布,改善热载流子注入效应,因此被广泛采用。轻掺杂漏区(lowdopeddrain)简称LDD。在深亚微米CMOS的制造过程中,NMOS和PMOS都需要形成LDD结构。形成LDD结构的工艺过程如下:首先,利用第一掩模版进行NMOS核心器件的光刻,之后对NMOS核心器件进行离子注入;接着,利用第二掩模版进行PMOS核心器件的光刻,之后对PMOS核心器件进行离子注入;然后,利用第三掩模版进行NMOS输入输出器件的光刻,之后对NMOS输入输出器件进行离子注入;离子注入之后,在多晶硅栅极的两侧形成侧墙结构(Spacer);形成侧墙结构之后,利用第四掩模版进行NMOS核心器件和NMOS输入输出器件的N+源漏光刻,之后对NMOS核心器件和NMOS输入输出器件执行离子注入;最后,利用第五掩模版进行PMOS核心器件和PMOS输入输出器件的P+源漏光刻,之后对PMOS核心器件和PMOS输入输出器件执行离子注入。可见,在深亚微米CMOS的制造过程中,形成LDD结构一共需要5张掩模版,使用的掩模版数量非常多。众所周知,掩模版非常昂贵,掩模版的使用数量多意味着制造成本高。而且,为了改善热载流子注入效应,NMOS和PMOS都需要形成LDD结构,对于NMOS输入输出器件而言,热载流子注入效应尤其严重,为了得到较好寿命的器件,对NMOS器件进行LDD离子注入是必不可少的。如何降低深亚微米CMOS的制造成本已经成为本领域技术人员亟需解决的技术问题。
技术实现思路
本专利技术的目的在于提供一种CMOS器件的制造方法,以解决现有的深亚微米CMOS制造过程中掩模版使用数量多,制造成本高的问题。为解决上述技术问题,本专利技术提供一种CMOS器件的制造方法,所述CMOS器件的制造方法包括以下步骤:提供一衬底,所述衬底的内部形成有P阱和N阱,所述衬底的表面形成有多晶硅栅极;通过第一掩模版对所述衬底执行NMOS核心器件的光刻;执行NMOS核心器件的LDD离子注入;通过第二掩模版对所述衬底执行PMOS核心器件和NMOS输入输出器件的光刻;执行PMOS核心器件和NMOS输入输出器件的LDD离子注入;执行NMOS核心器件和NMOS输入输出器件的N+源漏注入;执行PMOS核心器件和PMOS输入输出器件的P+源漏注入。优选的,在所述的CMOS器件的制造方法中,在N+源漏注入之前,在PMOS核心器件和NMOS输入输出器件的LDD离子注入之后,还包括:通过第三掩模版对所述衬底执行NMOS核心器件和NMOS输入输出器件的N+源漏光刻。优选的,在所述的CMOS器件的制造方法中,在N+源漏光刻之前,在PMOS核心器件的LDD离子注入和NMOS输入输出器件的LDD离子注入之后,还包括:在所述多晶硅栅极的两侧形成侧墙。优选的,在所述的CMOS器件的制造方法中,在P+源漏注入之前,在N+源漏注入之后,还包括:通过第四掩模版对所述衬底执行PMOS核心器件和PMOS输入输出器件的P+源漏光刻。优选的,在所述的CMOS器件的制造方法中,所述PMOS核心器件和NMOS输入输出器件的LDD离子注入包括砷离子注入和氟化硼离子注入;所述砷离子注入采用斜向环状注入工艺,所述氟化硼离子注入采用垂直注入工艺。优选的,在所述的CMOS器件的制造方法中,所述N+源漏注入包括第一次磷离子注入、第二次磷离子注入和砷离子注入;其中,所述第一次磷离子注入采用斜向环状注入工艺,所述第二次磷离子注入和砷离子注入采用垂直注入工艺。优选的,在所述的CMOS器件的制造方法中,所述斜向环状注入工艺中离子注入的方向相对于所述衬底的表面是斜向的。优选的,在所述的CMOS器件的制造方法中,所述斜向环状注入工艺中离子注入的方向与所述衬底的表面的夹角范围在10°到45°之间。优选的,在所述的CMOS器件的制造方法中,所述斜向环状注入工艺中离子注入的方向与所述衬底的表面呈30°夹角。优选的,在所述的CMOS器件的制造方法中,所述P+源漏注入的离子是硼离子,所述硼离子注入采用垂直注入工艺。优选的,在所述的CMOS器件的制造方法中,所述垂直注入工艺中离子注入的方向相对于所述衬底的表面是垂直的。优选的,在所述的CMOS器件的制造方法中,所述NMOS核心器件和PMOS核心器件是所述CMOS器件中工作电压最小的器件;其中,所述NMOS核心器件的工作电压在1.0V到1.8V之间,所述PMOS核心器件的工作电压在-1.0V到-1.8V之间。在本专利技术提供的CMOS器件的制造方法中,同时进行PMOS核心器件和NMOS输入输出器件的光刻以及离子注入,简化工序而降低制造成本的同时提高了器件的性能和寿命。附图说明图1是本专利技术实施例的CMOS器件的制造方法的流程图;图2是本专利技术实施例的CMOS器件的制造方法中执行NMOS核心器件的轻掺杂漏区LDD离子注入的示意图;图3是本专利技术实施例的CMOS器件的制造方法中第一次磷离子注入的示意图;图4是为本专利技术实施例的CMOS器件的制造方法中N+源漏注入后的结构示意图。具体实施方式以下结合附图和具体实施例对本专利技术提出的CMOS器件的制造方法作进一步详细说明。根据下面说明和权利要求书,本专利技术的优点和特征将更清楚。需说明的是,附图均采用非常简化的形式且均使用非精准的比例,仅用以方便、明晰地辅助说明本专利技术实施例的目的。请参考图1,其为本专利技术实施例的CMOS器件的制造方法的流程图。如图1所示,所述CMOS器件的制造方法包括以下步骤:S10:提供一衬底,所述衬底的内部形成有P阱和N阱,所述衬底的表面形成有多晶硅栅极;S11:通过第一掩模版对所述衬底执行NMOS核心器件的光刻;S12:执行NMOS核心器件的轻掺杂漏区LDD离子注入;S13:通过第二掩模版对所述衬底执行PMOS核心器件和NMOS输入输出器件的光刻;S14:执行PMOS核心器件和NMOS输入输出器件的轻掺杂漏区LDD离子注入;S15:执行NMOS核心器件和NMOS输入输出器件的N+源漏注入;S16:执行PMOS核心器件和PMOS输入输出器件的P+源漏注入。具体的,请参考图2,其为本专利技术实施例的CMOS器件的制造方法中执行NMOS核心器件的离子注入的示意图。如图2所示,首先提供一衬底10,本文档来自技高网
...
CMOS器件的制造方法

【技术保护点】
一种CMOS器件的制造方法,其特征在于,包括:提供一衬底,所述衬底的内部形成有P阱和N阱,所述衬底的表面形成有多晶硅栅极;通过第一掩模版对所述衬底执行NMOS核心器件的光刻;执行NMOS核心器件的LDD离子注入;通过第二掩模版对所述衬底执行PMOS核心器件和NMOS输入输出器件的光刻;执行PMOS核心器件和NMOS输入输出器件的LDD离子注入;执行NMOS核心器件和NMOS输入输出器件的N+源漏注入;执行PMOS核心器件和PMOS输入输出器件的P+源漏注入。

【技术特征摘要】
1.一种CMOS器件的制造方法,其特征在于,包括:提供一衬底,所述衬底的内部形成有P阱和N阱,所述衬底的表面形成有多晶硅栅极;通过第一掩模版对所述衬底执行NMOS核心器件的光刻;执行NMOS核心器件的LDD离子注入;通过第二掩模版对所述衬底执行PMOS核心器件和NMOS输入输出器件的光刻;执行PMOS核心器件和NMOS输入输出器件的LDD离子注入;执行NMOS核心器件和NMOS输入输出器件的N+源漏注入;执行PMOS核心器件和PMOS输入输出器件的P+源漏注入;其中,所述N+源漏注入包括第一次磷离子注入、第二次磷离子注入和砷离子注入;所述第一次磷离子注入采用斜向环状注入工艺,所述第二次磷离子注入和砷离子注入采用垂直注入工艺。2.如权利要求1所述的CMOS器件的制造方法,其特征在于,在N+源漏注入之前,在PMOS核心器件和NMOS输入输出器件的LDD离子注入之后,还包括:通过第三掩模版对所述衬底执行NMOS核心器件和NMOS输入输出器件的N+源漏光刻。3.如权利要求2所述的CMOS器件的制造方法,其特征在于,在N+源漏光刻之前,在PMOS核心器件的LDD离子注入和NMOS输入输出器件的LDD离子注入之后,还包括:在所述多晶硅栅极的两侧形成侧墙。4.如权利要求1所述的CMOS器件的制造方法,其特征在于,在P+源漏注入之前,在N+源漏注入之后,还包括:通过第四掩模版对...

【专利技术属性】
技术研发人员:张瑛莘海维林伟铭李佳佳
申请(专利权)人:上海宏力半导体制造有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1