用于控制半导体裸片翘曲的设备和方法技术

技术编号:8567457 阅读:136 留言:0更新日期:2013-04-12 01:04
一种半导体裸片具有经布置以减少翘曲的穿硅通孔。所述穿硅通孔调整所述半导体裸片的热膨胀系数、准许衬底变形,且还消除残余应力。所述穿硅通孔可位于所述半导体裸片的边缘和/或隅角中。所述穿硅通孔为可用圆角通孔进行补充以减少所述半导体裸片的翘曲的应力消除通孔。

【技术实现步骤摘要】
【国外来华专利技术】
本专利技术大体上涉及半导体裸片制造。更具体来说,本专利技术涉及在制造半导体裸片时控制翘曲。
技术介绍
半导体晶片和裸片中的残余应力会造成翘曲。举例来说,晶片上的沉积材料(例如,用以产生晶体管)可经工程设计以具有不同于衬底的应力的应力,从而导致不平衡应力。在其它状况下,所述应力未被工程设计,而仅仅是由不同材料引起。当衬底与沉积材料之间的应力不平衡时,衬底可翘曲或弯曲以达到均衡应力。另外,已封装裸片所经历的温度改变可造成翘曲。封装的热膨胀系数(CTE)不同于裸片的CTE。由于封装和裸片的材料组之间的CTE失配而发生翘曲。当在封装与裸片之间存在实质厚度差时,会加剧翘曲。在封装与裸片之间具有实质厚度差的产品的一个实例为堆叠式1C。通常在堆叠式 IC中使用薄晶片以协助穿硅通孔的制造。在一些状况下,可使裸片变薄到小于50微米,而不改变I毫米封装的厚度。由于实质厚度差,可发生严重翘曲。当翘曲严重时,会发生裸片到封装的不充分接合。换句话说,翘曲可在封装组装过程期间防碍一些凸块或支柱附接到衬底。如果在组装之后发生翘曲,则凸块或支柱可在终端用户装置与消费者在一起时取消附接。在图3中看出,翘曲封装衬底310在中心未耦合到翘曲裸片320。S卩,位于中心的互连件330未接触封装衬底310。尽管图中未展示,但热失配可在隅角中加应力于互连件 330,从而使封装衬底310从裸片320断开。另外,当裸片与封装衬底之间的热膨胀系数(CTE)失配时,互连件疲劳寿命会减少。当温度改变时,组装件弯曲以适应膨胀失配。基于测量和机械模型,翘曲似乎发生在裸片的周边处,尤其是在隅角处。集中于芯片的隅角处的张力导致从隅角扩张开的裂痕。随着裂痕扩张,其显露出芯片-底层填料界面或另一弱界面,从而在芯片电介质中造成互连件疲劳或电气故障。尽管存在涉及裸片电介质界面的应力工程设计解决方案,但此些解决方案相对复杂且昂贵。因此,存在对有效率地控制裸片的翘曲的需要。
技术实现思路
根据本专利技术的一方面,一种半导体裸片具有位于外围区域中的穿硅通孔。所述穿硅通孔减少所述半导体裸片的翘曲。在另一方面中,一种用于制造半导体裸片的方法包括在所述半导体裸片的外围区域中制造多个非信号载运穿硅通孔以减少所述裸片的翘曲。 在又一方面中,一种半导体裸片具有用于增加所述半导体裸片的热膨胀系数 (CTE)的装置,所述CTE增加装置位于所述半导体裸片的外围区域中。所述CTE增加装置减少所述半导体裸片的翘曲。在再一方面中,一种用于设计半导体裸片的计算机化方法包括确定用于应力消除穿硅通孔的位置,以便减少裸片翘曲。前文已相当广泛地概述了本专利技术的特征和技术优点,以便可更好地理解随后的详细描述。下文将描述形成本专利技术的权利要求书的主题的额外特征和优点。所属领域的技术人员应了解,所揭示的概念和特定实施例可易于用作修改或设计用于实行本专利技术的相同目的的其它结构的基础。所属领域的技术人员还应认识到,此些等效构造不脱离在所附权利要求书中所阐述的本专利技术的技术。当结合附图考虑时,从以下描述将更好地理解据信为本专利技术所特有的新颖特征(关于其组织和操作方法两者),以及另外目的和优点。然而,应明确地理解,各图中的每一者仅出于说明和描述的目的而提供,且无意作为本专利技术的限制的定义。附图说明为了更完整地理解本专利技术,现参考结合附图所考虑的以下描述。图1为展示可有利地使用本专利技术的实施例的示范性无线通信系统的方框图。图2为说明用于所揭示的半导体裸片的电路和布局设计的设计工作站的方框图。图3为说明翘曲的半导体裸片和封装衬底的方框图。图4为说明具有应力消除通孔的半导体裸片的俯视图的方框图。图5为说明具有应力消除通孔和圆角通孔的半导体裸片的俯视图的方框图。具体实施方式图1为展示可有利地使用本专利技术的实施例的示范性无线通信系统100的方框图。 出于说明的目的,图1展示三个远程单元120、130和150,以及两个基站140。应认识到,无线通信系统可具有多得多的远程单元和基站。远程单元120、130和150包括IC装置125A、 125B和125C,IC装置125A、125B和125C包括所揭示的半导体裸片。应认识到,含有IC的任何装置还可包括此处所揭示的裸片,包括基站、开关装置和网络设备。图1展示从基站 140到远程单元120、130和150的前向链路信号180,和从远程单元120、130和150到基站 140的反向链路信号190。在图1中,远程单元120被展示为移动电话,远程单元130被展示为便携式计算机,且远程单元150被展示为在无线本地环路系统中的固定位置远程单元。举例来说,所述远程单元可为移动电话、手持式个人通信系统(PCS)单元、例如个人数据助理的便携式数据单元、具备GPS功能的装置、导航装置、机顶盒、音乐播放器、视频播放器、娱乐单元、例如仪表读取设备的固定位置数据单元,或存储或检索数据或计算机指令的任何其它装置,或其任何组合。尽管图1说明根据本专利技术的教示的远程单元,但本专利技术不限于这些示范性说明单元。本专利技术的实施例可适当地用于包括集成电路的任何装置中。图2为说明用于所揭示的半导体集成电路的电路和布局设计的设计工作站的方框图。设计工作站200包括硬盘201,硬盘201含有操作系统软件、支持文件,和例如 Cadence或OrCAD等设计软件。设计工作站200还包括用以促进电路和布局210的设计的显示器。电路和布局210可包括通孔配置,如下文所揭示。提供存储媒体204以用于有形地存储电路和布局设计210。电路和布局设计210可以例如⑶SII或GERBER等文件格式存储于存储媒体204上。存储媒体204可为⑶-R0M、DVD、硬盘、快闪存储器,或其它适当装置。此外,设计工作站200包括用于从存储媒体204接受输入或将输出写入到存储媒体204 的驱动设备203。记录于存储媒体204上的数据可规定逻辑电路配置、用于光刻掩模的图案数据, 或用于例如电子束光刻技术等串行写入工具的掩模图案数据。数据可进一步包括例如与逻辑仿真相关联的时序图或网状电路的逻辑验证数据。在存储媒体204上提供数据会通过减少用于设计半导体IC的过程的数目来促进电路和布局210的设计。根据本专利技术,在半导体裸片(或晶片)内制造具有导电填充物(例如,金属)的穿硅通孔以控制翘曲。所述穿硅通孔改进裸片/衬底的热膨胀系数(CTE)匹配。因此,互连件的疲劳寿命和可靠性会增加。此外,所述穿硅通孔消除残余应力且产生更多空间以供衬底变形,从而减轻翘曲。 在一个实施例中,所述穿硅通孔为提供于裸片的外围中的应力消除通孔和圆角通孔。如在图4中所见,裸片40包括应力消除通孔42。所述应力消除通孔为安置于裸片隅角周围以控制翘曲且还释放残余应力的穿硅通孔。另外,应力消除通孔44可在中心安置以重新分布残余应力。应力消除通孔44可有助于减少或增加裸片40的关键功能块的应力以满足设计参数。在一个实施例中,应力消除通孔42填充有金属,从而帮助改进热膨胀系数(CTE) 失配。示范性非限制性填充材料包括铜和钨。适当填充材料的选择视所要封装性能和成本而定。钨具有较大模数,但具有较小热膨胀系数(CTE)。举例来说,在堆叠式裸片(双层) 封装中,钨填充材料在通孔中导致较低应力且在堆叠的各层之间的裸片到裸片互连件中导致较高应力。因此本文档来自技高网
...

【技术保护点】

【技术特征摘要】
【国外来华专利技术】2009.12.17 US 12/640,1111.一种半导体裸片,其包含 位于所述半导体裸片的外围区域中的多个穿硅通孔,所述穿硅通孔减少所述半导体裸片的翅曲。2.根据权利要求1所述的半导体裸片,其中所述穿硅通孔为非信号载运穿硅通孔。3.根据权利要求2所述的半导体裸片,其进一步包含位于靠近所述半导体裸片的功能块的中心区域中的至少一个额外非信号载运穿硅通孔。4.根据权利要求2所述的半导体裸片,其中所述穿硅通孔包含应力消除通孔。5.根据权利要求4所述的半导体裸片,其中所述应力消除通孔包含圆角通孔。6.根据权利要求5所述的半导体裸片,其中每一圆角通孔包含一穿硅通孔阵列。7.根据权利要求2所述的半导体裸片,其中所述外围区域包含所述半导体裸片的至少一个隅角。8.根据权利要求2所述的半导体裸片,其中所述外围区域包含所述半导体裸片的至少一个边缘。9.根据权利要求1所述的半导体裸片,其集成到选自由手持式装置和个人计算机组成的群组的物项中。10.根据权利要求1所述的半导体裸片,其集成到堆叠式IC中。11.一种用于制造半导体裸片的方法,其包含 在...

【专利技术属性】
技术研发人员:白雪乌尔米·雷
申请(专利权)人:高通股份有限公司
类型:
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1