封装基板的结构及其制法制造技术

技术编号:4262157 阅读:187 留言:0更新日期:2012-04-11 18:40
本发明专利技术涉及一种封装基板的结构及其制法,其结构包括:一基板本体,其表面上具有一线路层,该线路层具有多个电性连接垫,且所述多个电性连接垫的平面形状呈扁长形状,以提高线路布局空间的灵活性;一防焊层,覆盖该基板本体上,并对应所述多个电性连接垫具有多个开孔,其中,所述多个防焊层开孔的平面形状呈扁长形状;以及一金属凸块,配置于所述多个防焊层开孔及对应的该电性连接垫上。因此应用于制作多层板的封装基板时,由于相邻电性连接垫间的空间可增加布设的线路数,故可减少多层板的线路增层结构层数,而降低制作成本。

【技术实现步骤摘要】

本专利技术涉及一种封装基板的结构及其制法,尤指一种能增加相邻电性连 接垫之间的线路数或縮小凸块间距的封装基板的结构及其制法。
技术介绍
目前,半导体封装结构大多是将半导体芯片背面黏贴于基板本体的置晶侧表面后进行打线接合(wire bonding),或是将半导体芯片的主动面以覆晶接 合(Flip chip)方式与基板本体的置晶侧表面电性连接,然后再于基板本体的置 球侧表面植以锡球,以电性连接至如印刷电路板的外部电子装置。图1A至图1D为现有半导体封装结构中,封装基板结构的制法剖面示 意图,图2A至图2D为其对应的俯视示意图。首先,请参阅图1A及2A, 提供一封装基板11,该封装基板11表面形成有一图案化金属层作为线路层 12,该图案化金属层一般由一晶种层以及一位于晶种层上的铜层层叠而成。 该线路层12包括有多个电性连接垫12a以及线路12b。如图2A所示,现行 业界制作的封装基板表面结构中,电性连接垫12a的平面形状大多制作成圆 形,并且在相邻电性连接垫12a之间形成有线路12b,以提高布线密度。然 而,在图2A所示的于一定的电性连接垫间距(padpitch)下,受限于电性连接 垫12a的宽度(pad width)与制造过程对位偏移影响,相邻电性连接垫12a之 间的空间只能布设有一条线路12b。接着,参阅图1B,于封装基板11上覆盖防焊层13,再利用光刻技术 (photolithography)于防焊层13中对应于所述多个电性连接垫12a形成多个防 焊层开孔13a以显露所述多个电性连接垫12a。由于对位上的问题,目前防 焊层开孔13a的尺寸大多小于电性连接垫12a的尺寸。再参阅图2B与图3, 图3为图1B及图2B的立体示意图,现行业界制作的封装基板结构中,防焊 层开孔13a的平面形状为圆形,且其尺寸略小于电性连接垫12a(以虚线表示) 的尺寸。然而,受限于光刻技术的能力,该圆形防焊层开孔13a的尺寸有一4定的限制,若该圆形防焊层开孔13a的开孔尺寸小于光微影技术的能力尺寸, 则要显影(devdop)干净即产生困难。接着,参阅图1C,于防焊层13上依序形成一晶种层(图未示)与一图案 化阻层14。该图案化阻层14对应于所述多个电性连接垫12a具有多个阻层 开口 14a以显露所述多个电性连接垫12a。如图2C所示,所述多个阻层开口 14a的尺寸大于所述多个防焊层开孔13a的尺寸,且其平面形状为圆形。最后,参阅图1D,利用电镀方式,于所述多个阻层开口 14a中形成金属 凸块15,再移除该图案化阻层14以及被该图案化阻层14覆盖的晶种层(图 未示),即完成现有的封装基板结构。该金属凸块15高于该防焊层13表面且 具有延伸出防焊层开孔13a外的突出部。如图2D所示,该金属凸块15的突 出部的平面形状为圆形。上述附图说明,在现有技术中,于一定的垫距下,由于受限于电性连接 垫12a的尺寸,相邻电性连接垫12a之间的空间只能布设有一条线路12b。 并且,受限于刻技术对圆形开孔的能力尺寸,该防焊层开孔13a的尺寸有一 定的限制,亦限制金属凸块15之间的间距再縮小的可行性。然而,随着电子产业的蓬勃发展,半导体封装结构朝向高集成度 (Integration)以及微型化(Miniaturization)发展,因此,如何在有限的空间下, 提高布线密度或縮小凸块间距实为业界亟待解决的课题。
技术实现思路
有鉴于此,本专利技术提供一种封装基板的结构,其电性连接垫与防焊层开 孔的平面形状均呈扁长形状,以能增加相邻电性连接垫之间的线路数或縮小 凸块间距,以满足高集成度以及微型化的需求。本专利技术提供一种封装基板的结构,包括 一基板本体,其表面上具有一 线路层,该线路层具有多个电性连接垫,且所述多个电性连接垫的平面形状 呈扁长形状,以提高线路布局空间的灵活性; 一防焊层,其覆盖该基板本体上,并对应所述多个电性连接垫具有多个开孔,其中,所述多个防焊层开孔的平面形状呈扁长形状;以及一金属凸块,配置于所述多个防焊层开孔及对 应的该电性连接垫上,于实施例中,该金属凸块使用的材料可为铜、锡、镍、 铬、钛、铜/铬合金与锡/铅合金的其中之一。在本专利技术的结构中,所述多个电性连接垫的平面形状可为任何扁长形状 的图形,较佳为长方形或椭圆形。在本专利技术的结构中,所述多个防焊层开孔的平面形状可为任何扁长形状 的图形,较佳为长方形或椭圆形。在本专利技术的结构中,由于对应电性连接垫形成防焊层开孔时必须考虑对 位误差,因此所述多个防焊层开孔的尺寸小于电性连接垫的尺寸为较佳的实 施方式。在本专利技术的结构中,该金属凸块高于该防焊层表面且具有延伸出该开孔 外的突出部。所述多个金属凸块的突出部的平面形状不限定,较佳为圆形以 为将来的接点提供较均匀的结合力。在本专利技术的结构中,还包括至少一条设置于相邻电性连接垫之间的线 路,以提高布线密度。当本专利技术的结构应用于多层板的封装基板时,由于相 邻电性连接垫间的空间可增加布设线路数,故可减少多层板的线路增层结构 层数,而降低制作成本。另外,本专利技术亦提供一种封装基板结构的制法,从而能增加相邻电性连 接垫间的空间可布设线路数或縮小凸块间距。本专利技术提供的封装基板结构的 制法,其步骤包括于一基板本体上形成一线路层,该线路层具有多个电性 连接垫,且所述多个电性连接垫的平面形状呈扁长形状,以提高线路布局空 间的灵活性;于该基板本体上形成一防焊层,且该防焊层形成有多个防焊层 开孔,所述多个防焊层开孔对应并显露所述多个电性连接垫,且所述多个防 焊层开孔的平面形状呈扁长形状;于该防焊层及所述多个电性连接垫的表面 上形成一晶种层;于该防焊层上形成一阻层,且该阻层形成有多个阻层开孔, 其对应并显露所述多个防焊层开孔;以电镀方式于所述多个阻层开孔及对应 的所述多个防焊层开孔形成多个金属凸块;以及移除该阻层及被覆盖其下的 该晶种层。在本专利技术的制法中,所述多个电性连接垫的平面形状可为任何扁长形状 的图形,较佳为长方形或椭圆形。在本专利技术的制法中,所述多个防焊层开孔的平面形状可为任何扁长形状 的图形,较佳为长方形或椭圆形。在本专利技术的制法中,由于对应电性连接垫形成防焊层开孔时必须考虑对6位误差,因此防焊层开孔的尺寸小于电性连接垫的尺寸为较佳的实施方式。在本专利技术的制法中,该线路层还包括至少一条线路,其位于相邻电性连 接垫之间,以提高布线密度,因而本专利技术的有益技术效果在于,应用于制作 多层板的封装基板时,由于相邻电性连接垫间的空间可增加布设的线路数, 故可减少多层板的线路增层结构层数,而降低制作成本。附图说明图1A至图1D为现有封装基板结构的制法剖面示意图。 图2A至图2D为图1A至图1D的俯视示意图。 图3为图2B的立体示意图。图4A至图4D本专利技术一较佳实施例的封装基板结构的制法剖面示意图。 图5A至图5D为图4A至图4D的俯视示意图。 图6为图5B的立体示意图。图7为本专利技术一较佳实施例的封装基板结构立体示意图。图8为图7的俯视示意图。其中,附图标记说明如下:11,41基板本体12,42线路层12a,42a电性连接垫12b,42b线路13,43防焊层13a,43a防焊层开孔14,44阻层14a,44a阻层开口15,45金属凸块具体实施例方式本专利技术的实施例中所述多个附图均为简化的示意本文档来自技高网
...

【技术保护点】
一种封装基板的结构,包括: 一基板本体,其表面上具有一线路层,该线路层具有多个电性连接垫,且所述多个电性连接垫的平面形状呈扁长形状,以提高线路布局空间的灵活性; 一防焊层,覆盖该基板本体上,并对应所述多个电性连接垫具有多个开孔, 其中,所述多个防焊层开孔的平面形状呈扁长形状;以及 一金属凸块,配置于所述多个防焊层开孔及对应的该电性连接垫上。

【技术特征摘要】
1.一种封装基板的结构,包括一基板本体,其表面上具有一线路层,该线路层具有多个电性连接垫,且所述多个电性连接垫的平面形状呈扁长形状,以提高线路布局空间的灵活性;一防焊层,覆盖该基板本体上,并对应所述多个电性连接垫具有多个开孔,其中,所述多个防焊层开孔的平面形状呈扁长形状;以及一金属凸块,配置于所述多个防焊层开孔及对应的该电性连接垫上。2. 如权利要求1所述的结构,其中,所述多个电性连接垫的平面形状为 长方形或椭圆形。3. 如权利要求1所述的结构,其中,所述多个防焊层开孔的平面形状为 长方形或椭圆形。4. 如权利要求1所述的结构,其中,所述多个防焊层开孔的尺寸小于所 述多个电性连接垫的尺寸。5. 如权利要求1所述的结构,其中,该金属凸块高于该防焊层表面且具 有延伸出该开孔外的突出部。6. 如权利要求5所述的结构,其中,所述多个金属凸块的突出部的平面7. 如权利要求1所述的结构,还包括至...

【专利技术属性】
技术研发人员:胡文宏
申请(专利权)人:全懋精密科技股份有限公司
类型:发明
国别省市:71[中国|台湾]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1