内部集成电路声音电路制造技术

技术编号:15399496 阅读:169 留言:0更新日期:2017-05-23 12:07
提供了一种内部集成电路声音电路。包括:第一左右时钟(LRCLK)信号线;第一清除发送(nCTS)信号线;第一请求发送(nRTS)信号线,其中,第一LRCLK信号线连接到另一内部集成电路声音电路的第二LRCLK信号线,第一nCTS信号线连接到另一内部集成电路声音电路的第二nRTS信号线,第一nRTS信号线连接到另一内部集成电路声音电路的第二nCTS信号线,其中,如果存储的块数据量超过阈值,则将第一nRTS信号线变为高电平,从而由于第二nCTS信号线也变为高电平,所述另一内部集成电路声音电路发送没有填充块数据的帧,其中,所述帧包括指示块数据是否被填充的有效位。通过使用所述内部集成电路声音电路能够省去用于传输块数据的接口(例如,UART接口),从而节省了芯片管脚和成本。

Internal integrated circuit audio circuit

An acoustic circuit for an internal integrated circuit is provided. Including: the first around the clock (LRCLK) signal line; the first clear to send (nCTS) signal line; the first request to send (nRTS) signal line, wherein the first LRCLK signal line connected to the second signal line LRCLK another internal integrated circuit voice circuit, the first nCTS signal line connected to the second signal line nRTS another internal integration the first nRTS circuit voice circuit, signal line connected to the second signal line nCTS, another internal integrated circuit voice circuit which, if the block data storage exceeds the threshold, the first nRTS signal line into high level, due to the second nCTS signal line into high level, sending the other internal integrated circuit voice circuit without filling block data frame, wherein the frame includes indicating block data is filled with a. By using the internal integrated circuit, the acoustic circuit can save an interface (e.g., an UART interface) for transmitting block data, thereby saving chip, pin and cost.

【技术实现步骤摘要】
内部集成电路声音电路
本专利技术涉及一种内部集成电路声音电路,更具体地讲,涉及包括清除发送(nCTS)信号线和请求发送(nRTS)信号线的内部集成电路声音电路。
技术介绍
使用各种类型的数字音频接口格式传输音频数据。数字音频接口格式的类型包括内部集成电路声音(I2S)格式、标准串行音频格式和索尼/飞利浦数字接口格式(S/PDIF)。具体地讲,I2S格式广泛用于小型便携式数字音频装置。图1示出现有技术的I2S电路系统。参照图1,第一I2S电路和第二I2S电路均包括左右时钟(LRCLK)信号线110、比特时钟(BCLK)信号线120、串行数据输入(SDIN)信号线130和串行数据输出(SDOUT)信号线140,并且它们逐一彼此连接。当音频信号具有两个声道时,LRCLK信号线110用于对左声道信号和右声道信号进行分类。BCLK信号线120用于传输与音频信号相应的比特。SDIN信号线130和SDOUT信号线140分别用于发送和接收包括音频信号的信号。如图1所示的传统的I2S电路系统被设计为确保实时性而非数据的正确性。因此,传统的I2S电路系统由于无法确定数据的可靠性,而不适合传输块数据。此外,由于发送方和接收方之间没有交互的机制,会造成数据的丢失以及接收无效的数据。
技术实现思路
本专利技术的目的在于提供一种内部集成电路声音电路,以用于在传输块数据时,同时确保数据的正确性和有效性。根据本专利技术的示例性实施例,提供一种内部集成电路声音电路,包括:第一左右时钟(LRCLK)信号线;第一清除发送(nCTS)信号线;第一请求发送(nRTS)信号线,其中,第一LRCLK信号线连接到另一内部集成电路声音电路的第二LRCLK信号线,第一nCTS信号线连接到另一内部集成电路声音电路的第二nRTS信号线,第一nRTS信号线连接到另一内部集成电路声音电路的第二nCTS信号线,其中,如果存储的块数据量超过阈值,则将第一nRTS信号线变为高电平,从而由于第二nCTS信号线也变为高电平,所述另一内部集成电路声音电路发送没有填充块数据的帧,其中,所述帧包括指示块数据是否被填充的有效位。块数据可被填充到第一LRCLK信号线或第二LRCLK信号线为低电平时的数据位,有效位可包括在第一LRCLK信号线或第二LRCLK信号线为高电平时的数据位中。有效位为高电平可指示块数据被填充到在第一LRCLK信号线或第二LRCLK信号线为低电平时的数据位,有效位为低电平可指示块数据没有被填充到在第一LRCLK信号线或第二LRCLK信号线为低电平时的数据位。如果接收到有效位填充为低电平的数据帧,则可丢弃所述帧。如果接收到有效位填充为高电平数据的数据帧,则可存储接收到的块数据。所述帧还可包括校验位,其中,校验位可被填充到除有效位以外的第一LRCLK信号线或第二LRCLK信号线为高电平时的数据位并用于对块数据进行校验。所述帧可包括16个比特,在第一LRCLK信号线或第二LRCLK信号线为高电平时的数据位可占用8比特并可包括1比特的有效位和2比特的校验位。根据本专利技术的示例性实施例,提供一种内部集成电路声音电路,包括:第一左右时钟(LRCLK)信号线;第一清除发送(nCTS)信号线;第一请求发送(nRTS)信号线,其中,第一LRCLK信号线连接到另一内部集成电路声音电路的第二LRCLK信号线,第一nCTS信号线连接到另一内部集成电路声音电路的第二nRTS信号线,第一nRTS信号线连接到另一内部集成电路声音电路的第二nCTS信号线,其中,如果存在需要发送到所述另一内部集成电路声音电路的块数据,则发送填充有块数据的帧,其中,所述帧包括指示块数据是否被填充的有效位。块数据可被填充到第一LRCLK信号线或第二LRCLK信号线为低电平时的数据位,有效位可包括在第一LRCLK信号线或第二LRCLK信号线为高电平时的数据位中。有效位为高电平可指示块数据被填充到在第一LRCLK信号线或第二LRCLK信号线为低电平时的数据位,有效位为低电平可指示块数据没有被填充到在第一LRCLK信号线或第二LRCLK信号线为低电平时的数据位。如果没有需要发送到所述另一内部集成电路声音电路的块数据,则可发送有效位填充为低电平的帧。所述帧还可包括校验位,其中,校验位可被填充到除有效位以外的第一LRCLK信号线或第二LRCLK信号线为高电平时的数据位并用于对块数据进行校验。所述帧可包括16个比特,在第一LRCLK信号线或第二LRCLK信号线为高电平时的数据位可占用8比特并包括1比特的有效位和2比特的校验位。通过使用上述内部集成电路声音电路,在传输块数据时,可确保数据的正确性和有效性,因此可省去用于传输块数据的接口(例如,UART接口),从而节省了芯片管脚和成本。附图说明从下面结合附图进行的描述,本专利技术的特定示例性实施例的上述和其他方面、特征和优点将会变得更加清楚,其中:图1示出现有技术的内部集成电路声音(I2S)电路系统;图2示出根据本专利技术的示例性实施例的内部集成电路声音电路系统;图3示出根据本专利技术的示例性实施例的在传输块数据时的帧数据格式;图4是示出用于传输音频数据和块数据的现有技术的装置之间的接口的示图;图5是示出用于传输音频数据和块数据的根据本专利技术的示例性实施例的增强型内部集成电路声音接口的示图。具体实施方式提供以下参照附图的描述,以帮助全面理解由权利要求及其等同物限定的本公开的示例性实施例。它包括帮助该理解的各种具体细节,但是这些具体细节仅被认为是示例性的。因此,本领域的普通技术人员将认识到,可以在不脱离本公开的范围和精神的情况下对在此描述的实施例进行各种改变和修改。另外,为了清晰和简明,可以省去对公知功能和构造的描述。将理解,这里,虽然术语第一、第二、第三等可被用于描述各种元件、组件、区域、层和/或部分,但是这些元件、组件、区域、层和/或部分不应该被这些术语限制。这些术语仅被用于区分一个元件、组件、区域、层或部分与另一区域、层或部分。因此,在不脱离本专利技术构思的教导的情况下,以下讨论的第一元件、组件、区域、层或部分可被称为第二元件、组件、区域、层或部分。图2示出根据本专利技术的示例性实施例的内部集成电路声音电路系统。参照图2,第一内部集成电路声音电路和第二内部集成电路声音电路分别包括左右时钟(LRCLK)信号线210、比特时钟(BCLK)信号线220、串行数据输入(SDIN)信号线230、串行数据输出(SDOUT)信号线240、请求发送(nRTS)信号线250和清除发送(nCTS)信号线260,并且它们逐一彼此连接。由于LRCLK信号线210、BCLK信号线220、SDIN信号线230、SDOUT信号线240的功能与图1的LRCLK信号线110、BCLK信号线120、SDIN信号线130、SDOUT信号线140的功能相同,在此不进行重复的描述。假设第一内部集成电路声音电路将包括块数据的帧发送到第二内部集成电路声音电路,并且第二内部集成电路声音电路将接收到的块数据存储在存储器(未示出)中。所述帧可包括在LRCLK信号线为高电平时的数据位和在LRCLK信号线为低电平时的数据位。所述帧可包括指示块数据是否被填充的有效位。在LRCLK信号线为高电平时的数据位中可包括用于指示块数据是否被填充到帧中的有效位。例如,本文档来自技高网...
内部集成电路声音电路

【技术保护点】
一种内部集成电路声音电路,包括:第一左右时钟(LRCLK)信号线;第一清除发送(nCTS)信号线;第一请求发送(nRTS)信号线,其中,第一LRCLK信号线连接到另一内部集成电路声音电路的第二LRCLK信号线,第一nCTS信号线连接到另一内部集成电路声音电路的第二nRTS信号线,第一nRTS信号线连接到另一内部集成电路声音电路的第二nCTS信号线,其中,如果存储的块数据量超过阈值,则将第一nRTS信号线变为高电平,从而由于第二nCTS信号线也变为高电平,所述另一内部集成电路声音电路发送没有填充块数据的帧,其中,所述帧包括指示块数据是否被填充的有效位。

【技术特征摘要】
1.一种内部集成电路声音电路,包括:第一左右时钟(LRCLK)信号线;第一清除发送(nCTS)信号线;第一请求发送(nRTS)信号线,其中,第一LRCLK信号线连接到另一内部集成电路声音电路的第二LRCLK信号线,第一nCTS信号线连接到另一内部集成电路声音电路的第二nRTS信号线,第一nRTS信号线连接到另一内部集成电路声音电路的第二nCTS信号线,其中,如果存储的块数据量超过阈值,则将第一nRTS信号线变为高电平,从而由于第二nCTS信号线也变为高电平,所述另一内部集成电路声音电路发送没有填充块数据的帧,其中,所述帧包括指示块数据是否被填充的有效位。2.如权利要求1所述的内部集成电路声音电路,其中,块数据被填充到第一LRCLK信号线或第二LRCLK信号线为低电平时的数据位,有效位包括在第一LRCLK信号线或第二LRCLK信号线为高电平时的数据位中。3.如权利要求2所述的内部集成电路声音电路,其中,有效位为高电平指示块数据被填充到在第一LRCLK信号线或第二LRCLK信号线为低电平时的数据位,有效位为低电平指示块数据没有被填充到在第一LRCLK信号线或第二LRCLK信号线为低电平时的数据位。4.如权利要求3所述的内部集成电路声音电路,其中,如果接收到有效位填充为低电平的帧,则丢弃所述帧。5.如权利要求3所述的内部集成电路声音电路,其中,如果接收到有效位填充有高电平数据的帧,则存储接收到的块数据。6.如权利要求2所述的内部集成电路声音电路,其中,所述帧还包括校验位,其中,校验位被填充到除有效位以外的第一LRCLK信号线或第二LRCLK信号线为高电平时的数据位并用于对块数据进行校验。7.如权利要求6所述的内部集成电路声音电路,其中,所述帧包括16个比特,在第一LRCLK信号线或第二LRCLK信号...

【专利技术属性】
技术研发人员:朱少波
申请(专利权)人:三星半导体中国研究开发有限公司三星电子株式会社
类型:发明
国别省市:江苏,32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1