存储元件的制造方法技术

技术编号:13244008 阅读:53 留言:0更新日期:2016-05-15 04:31
本发明专利技术公开了一种存储元件的制造方法,包括以下步骤:提供衬底;于衬底上形成多个半导体鳍状结构;每一半导体鳍状结构包括第一掺杂区与基体区,第一掺杂区位于基体区上,以及相邻两个半导体鳍状结构之间具有沟道;于半导体鳍状结构的基体区与沟道底部的衬底中形成第二掺杂区;于衬底上形成多个第一接触窗;每一第一接触窗电性连接第二掺杂区;于衬底上形成多个第二接触窗;每一第二接触窗电性连接所对应的第一掺杂区。

【技术实现步骤摘要】

本专利技术是有关于一种半导体元件的制造方法,且特别是有关于一种。
技术介绍
非易失性存储器(non-volatile memory)由于可进行多次数据的存入、读取、擦除等操作,且具有当电源供应中断时,所储存的数据不会消失的优点。因此,非易失性存储器已成为许多电子产品中必须具备的存储元件。随着半导体元件的尺寸日益缩减,传统水平式存储元件的短通道效应(shortchannel effect)日渐严重。此现象将导致存储元件中第二位效应(2nd bit effect)以及编程干扰(program disturbance)的恶化。因此,为了改善上述现象,近年来发展出垂直式存储元件(vertical memory device),使得在尺寸缩小的同时也可维持相同的通道长度,以避免短通道效应的发生。然而,由于垂直式存储元件是将各部件往上叠层,因此在制造的过程中也相对水平式存储元件复杂。故如何简化垂直式存储元件的工艺步骤为当前所需研究的课题。
技术实现思路
本专利技术提供一种,可简化垂直式存储元件的工艺步骤,并与现有工艺相容。本专利技术提供一种,其包括以下步骤:提供衬底,衬底包括第一部分与第二部分;于第一部分的衬底上形成多个半导体鳍状结构;每一半导体鳍状结构沿着第一方向延伸,且包括第一掺杂区与基体区;第一掺杂区位于基体区上;相邻两个半导体鳍状结构之间具有沟道;于半导体鳍状结构的基体区与沟道底部的衬底中形成第二掺杂区,并延伸到第二部分的衬底中。在本专利技术的一实施例中,其中形成上述半导体鳍状结构的方法包括以下步骤:在衬底上形成掺杂层;图案化掺杂层与衬底,以形成半导体鳍状结构。在本专利技术的一实施例中,更包括以下步骤:在图案化上述掺杂层与衬底之前,在掺杂层上形成硬掩模层;在硬掩模层上形成图案化的掩模层;以图案化的掩模层为掩模,图案化硬掩模层、掺杂层与衬底,以形成多个图案化的硬掩模层、第一掺杂区与基体区。在本专利技术的一实施例中,其中上述硬掩模层的材料包括氧化硅、氮化硅、先进图案化薄膜或其组合。在本专利技术的一实施例中,其中形成上述第二掺杂区的方法包括以上述图案化的硬掩模层为掩模,对衬底进行离子注入工艺,将掺质注入衬底中,以形成第二掺杂区;移除上述图案化的硬掩模层。在本专利技术的一实施例中,其中形成上述半导体鳍状结构的方法包括以下步骤:在衬底上形成叠层,上述叠层由上而下包括第一掺杂层、基体层与第二掺杂层;图案化第一掺杂层与基体层,以形成上述半导体鳍状结构,其中第二掺杂层做为第二掺杂区。在本专利技术的一实施例中,更包括以下步骤:于衬底的第二部分中形成多个隔离结构;于上述隔离结构之间的衬底中形成第三掺杂区;上述第三掺杂区与第二掺杂区电性连接。每一第一接触窗透过第三掺杂区电性连接第二掺杂区。在本专利技术的一实施例中,更包括以下步骤:于衬底上形成多个字线;每一字线沿着第二方向延伸,覆盖各半导体鳍状结构的部分侧壁与部分顶部;第二方向与第一方向不同;于半导体鳍状结构与字线之间形成电荷储存层;于衬底的第二部分上形成多个第一接触窗,且沿着第一方向排列;每一第一接触窗电性连接第二掺杂区;于衬底的第一部分上形成多个第二接触窗;每一第二接触窗电性连接所对应的第一掺杂区。在本专利技术的一实施例中,更包括在上述第二部分的衬底中形成多个接触孔;上述接触孔的底面裸露出第二掺杂区,每一第一接触窗与每一接触孔底部的第二掺杂区电性连接。在本专利技术的一实施例中,其中上述第二掺杂区连接每一半导体鳍状结构。基于上述,本专利技术提供的,通过在半导体鳍状结构的基体区与沟道底部的衬底中形成第二掺杂区,以使得第二掺杂区连接每一半导体鳍状结构。同时,将第二掺杂区延伸到第二部分的衬底中,使得第一接触窗电性连接第二掺杂区。如此一来,第一接触窗可电性连接每一半导体鳍状结构。上述制造方法可使垂直式存储元件的内部之间的连接更为容易,不仅大幅简化垂直式存储元件的工艺步骤,更可简化存储元件之间的相对关系以及叠层结构的架构,维持原有的操作效能,并与现有工艺兼容。为让本专利技术的上述特征和优点能更明显易懂,下文特举实施例,并配合所附图式作详细说明如下。【附图说明】图1为依照本专利技术的一实施例所绘示的存储元件的上视示意图。图2A至图2G分别为沿图1的A_A’线的的剖面示意图。图3为依照本专利技术的一实施例所绘示沿图1的B-B’线的剖面示意图。图4为依照本专利技术的另一实施例所绘示沿图1的B-B’线的剖面示意图。图5A至图5B是依照本专利技术的又一实施例所绘示的存储元件的部分构件的制造方法的剖面示意图。图6A至图6B是依照本专利技术的再一实施例所绘示的存储元件的部分构件的制造方法的剖面示意图。【符号说明】10:衬底10a、54a:基体区ll、12a、13、52a、56a:掺杂区12、52、56:掺杂层14:氧化层14a:图案化的氧化层16:氮化层16a:图案化的氮化层18:先进图案化薄膜层18a:图案化的先进图案化薄膜层19:硬掩模层19a:图案化的硬掩模层20:掩模层22:电荷储存层24:字线26:介电层28:隔离结构30:介电层32、34:接触窗32a>34a:接触孔40、42、44:半导体鳍状结构50、60:叠层54:基体层62、64:势垒层62a、64a:图案化的势垒层100:存储元件B1、B2:区块D1、D2:方向P1、P2:部分R1、R2:区T、T1、T2:沟道【具体实施方式】图1为依照本专利技术的一实施例所绘示的存储元件的上视示意图。图2Α至图2G分别为沿图1的Α-Α’线的的剖面示意图。请同时参照图1以及图2Α,提供衬底10。以第一方向Dl来看,衬底10包括第一部分Pl与第二部分Ρ2。第一部分Pl例如是存储元件100的数组区,第二部分Ρ2例如是数组的周边区域。以第二方向D2来看,衬底10包括多个第一区块BI与多个第二区块Β2。第一区块BI与第二区块Β2相互交替。每一第一区块BI包括两个第一区Rl与一个第二区R2。第二区R2位于第一区块Rl之当前第1页1 2 3 本文档来自技高网...

【技术保护点】
一种存储元件的制造方法,包括:提供一衬底,该衬底包括一第一部分与一第二部分;形成多个半导体鳍状结构,于该第一部分的该衬底上,每一半导体鳍状结构沿着一第一方向延伸,且包括一第一掺杂区与一基体区,该第一掺杂区位于该基体区上,其中相邻两个半导体鳍状结构之间具有一沟道;以及形成一第二掺杂区,于这些半导体鳍状结构的这些基体区与这些沟道底部的该衬底中,并延伸到该第二部分的该衬底中。

【技术特征摘要】

【专利技术属性】
技术研发人员:颜士贵郑致杰蔡文哲
申请(专利权)人:旺宏电子股份有限公司
类型:发明
国别省市:中国台湾;71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1