电路板制造技术

技术编号:7242795 阅读:299 留言:0更新日期:2012-04-11 18:40
一种电路板,其包括一干扰信号源、一敏感信号源、多个层面及设置在两个相邻层面之间的绝缘层。所述多个层面包括两个第一信号层、一个接地层及一个第二信号层。接地层包括相背的第一侧及第二侧。两个第一信号层堆叠设置在接地层的第一侧。第二信号层设置在接地层的第二侧。干扰信号源设置在两个第一信号层上。敏感信号源设置在第二信号层上。干扰信号源所在的第一信号层与接地层之间的第一信号层上与干扰信号源垂直相对的部分被挖空,从而增大干扰信号源所在的信号层与接地层所形成的平行板电容器的阻抗,使干扰信号源所产生的电磁波很难被传递到接地层上去,有效降低接地层上的电磁波对敏感信号源的干扰。

【技术实现步骤摘要】

本专利技术涉及一种电路板
技术介绍
目前,电路板上一般会设置一个脉冲宽度调制(Pulse Width Modulation, PWM) 电路,通过PWM电路提供一个稳定的直流电压源。由于PWM电路工作时会产生高速变换大电流,从而产生较强的电磁波。现有的六层电路板一般会将一个PWM电路同时设置在第一层、第三层、第四层及第六层电路上,而将第二层及第五层电路设计为接地层,这样就会导致PWM电路距离接地层比较近,使得所述PWM电路所在的信号层与所述接地层所形成的平行板电容器的阻值比较小。使得所述PWM电路工作时所产生的电磁波很容易被耦合到接地层上去。当在第六层电路板上还设置有一个敏感信号源(比如参考电压电路)时,由于第六层距离第五层接地层很近,因此接地层上的电磁波很容易再耦合到敏感信号源中。如图1 所示,现有的电路板的敏感信号源上的差分电压(即最大的波动电压与最小的波动电压之差)为811. 377mV,由此可知所述干扰信号源严重影响了所述敏感信号源的正常工作。
技术实现思路
有鉴于此,有必要提供一种电路板,能够有效降低设置在所述电路板上的一个干扰信号源工作过程中产生的电磁波对同样设置在所述电路板上的一个敏感信号源的干扰。一种电路板,其包括一个干扰信号源、一个敏感信号源、多个层面及设置在相邻两个层面之间的绝缘层。所述多个层面包括至少两个第一信号层、一个接地层及至少一个第二信号层。所述接地层包括相背的第一侧及第二侧。所述至少两个第一信号层堆叠设置在所述接地层的第一侧。所述至少一个第二信号层设置在所述接地层的第二侧。所述干扰信号源设置在距离所述接地层最远的至少一个第一信号层上。所述敏感信号源设置在所述至少一个第二信号层上。所述干扰信号源所在的至少一个第一信号层与所述接地层之间的第一信号层上与所述干扰信号源垂直相对的部分被挖空。本专利技术的电路板,通过增大所述干扰信号源与所述接地层之间的距离,同时将所述干扰信号源所在的信号层与接地层之间的信号层上与所述干扰信号源垂直相对的部分挖空,使得所述干扰信号源所在的信号层与所述接地层形成一个平行板电容器,根据平行板电容器的电容的计算公式c = ¥ (其中,k为常数,ξ为介电常数,S为两个极板的正对α面积,d为两个极板之间的距离),因此当两个极板之间的距离增大时,所述平行板电容器的电容减小,结合电容器的阻抗计算公式z=,当C减小时,所述平行板电容器的阻值JwC增大,使得所述干扰信号源所产生的电磁波很难耦合到所述接地层上去,因此通过接地层被耦合到所述敏感信号源上的电磁波就更少,有效降低所述干扰信号源所产生的电磁波对所述敏感信号源的干扰。附图说明图1是现有的电路板的敏感信号源上的电压波形仿真图;图2是本专利技术较佳实施方式的电路板的剖视图;图3是图1的电路板的敏感信号源上的电压波形仿真图。主要元件符号说明电路板绝缘层干扰信号源敏感信号源第一信号层第一通槽第二通槽第二信号层第三通槽接地层具体实施例方式下面将结合附图,对本专利技术作进一步的详细说明。请参阅图2,为本专利技术实施方式提供的一种电路板100,其包括依次重叠的多个层面,每相邻两个层面之间均设置一层绝缘层101。在本实施方式中,所述电路板100包括一个干扰信号源102,一个敏感信号源103,四个第一信号层10、20、30、40,一个第二信号层50 及一个接地层60。所述接地层包括相背的第一侧及第二侧。所述四个第一信号层10、20、 30,40从上至下依次堆叠设置在所述接地层60的第一侧。所述第二信号层50设置在所述接地层60的第二侧。所述干扰信号源102设置在所述第一信号层10、20上,且设置在所述第一信号层 10上的部分干扰信号源102所在的位置与设置在所述第一信号层20上的部分干扰信号源 102所在的位置垂直相对。所述敏感信号源103设置在所述第二信号层50上远离与所述干扰信号源102垂直相对的部分。在本实施方式中,所述干扰信号源102为一个PWM电路。所述敏感信号源103为一个参考电压产生电路。在其他实施方式中,所述干扰信号源102也可为至少一条高速信号线。所述敏感信号源103也可为通用串行总线(Universal Serial Bus, USB)信号电路、视频图形阵列(Video Graphics Array, VGA)信号电路等。可以理解,由于本实施方式中的干扰信号源为PWM电路,其发热量较大,若只将其设置在一个第一信号层10上,会使得所述第一信号层10的热量堆积太多,无法散发出去, 从而影响设置在所述干扰信号源102所在的第一信号层10上的其他电子元件的工作,从而影响所述电路板100的工作性能的稳定性。但是针对那些工作时发热量比较小的干扰信号源还是可以只设置在第一信号层10或20上。所述第一信号层30、40用于铺设一些信号线,且各信号线分别绕过与所述干扰信号源102垂直相对的部分,并将所述第一信号层30、40上与所述干扰信号源102垂直相对100 101 102 10310、20、30、4031415051 60的部分作挖空处理,分别形成一个第一通槽31及第二通槽41,使得所述干扰信号源102所在的第一信号层10与所述接地层60形成一个平行板电容器,平行板电容器的电容的计算公式C = @ (其中,k为常数,ξ为介电常数,S为两个极板的正对面积,d为两个极板之 α间的距离),因此当两个极板之间的距离增大时,所述平行板电容器的电容减小,结合电容器的阻抗计算公式ζ,当C减小时,所述平行板电容器的阻值增大,使得所述干扰信号源102所产生的电磁波很难耦合到所述接地层60上去,因此所述接地层60上的电磁波被耦合到所述敏感信号源103上的就更少,有效降低所述干扰信号源102在工作过程中所产生的电磁波对所述敏感信号源103的干扰。可以理解,在其他的实施方式中,若所述电路板100为十层板,其包括一个接地层,及分别位于所述接地层的相对两侧的八个第一信号层及一个第二信号层,所述干扰信号源102位于距离所述接地层最远的两个第一信号层上,所述敏感信号源103设置在所述第二信号层上。为了降低所述干扰信号源102对所述敏感信号源103的干扰,也可将所述干扰信号源102所在的第一信号层与所述接地层60之间的六个第一信号层上与所述干扰信号源102垂直相对的部分依次挖空,增大所述干扰信号源102与所述接地层60之间的距1 ο所述第二信号层50上与所述干扰信号源102垂直相对的部分也被挖空,形成一个第三通槽51,使得所述接地层60上的电磁波的最短传播路径空气,所述电磁波直接通过所述第三通槽51传递到外界空气中,而不会通过由所述接地层60与所述第二信号层50所形成的平行电容器,将大部分电磁波耦合到所述第二信号层50上去,从而进一步的减小所述接地层60上的电磁波对所述敏感信号源103的干扰。如图3所示,为本专利技术较佳实施方式的电路板的敏感信号源上的电压的波形仿真图,可以看出,本专利技术的电路板100的敏感信号源103上的差分电压为11. 2659mV0很显然, 所述电路板100的敏感信号源103上的差分电压比现有的电路板小很多,也就是说所述电路板100能够使敏感信号源103的电压变化幅度被大大减小,被维持在一个相对稳定的范围内。因此,所述电路板100可有效降低所述干本文档来自技高网...

【技术保护点】

【技术特征摘要】

【专利技术属性】
技术研发人员:武宁吴信宽周厚原白顺波朱艳梅
申请(专利权)人:鸿富锦精密工业深圳有限公司鸿海精密工业股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术