源线偏置电路及存储器制造技术

技术编号:6987322 阅读:178 留言:0更新日期:2012-04-11 18:40
一种源线偏置电路及存储器。所述源线偏置电路与存储器中的源线相连,其包括:电荷泵,提供编程使能信号;第一源线驱动控制开关,与所述源线相连,且接收所述编程使能信号,保持开启状态;所述第一源线驱动控制开关由高压器件构成;第二源线驱动控制开关,与第一源线驱动控制开关和接地线相连;在编程信号为高电平时关闭;在编程信号为低电平时开启,将第一源线驱动控制开关和接地线连通;所述第二源线驱动控制开关由低压器件构成。所述源线偏置电路加快了读取操作的速度,增强了存储器的性能。

【技术实现步骤摘要】

本专利技术涉及存储器设计
,特别涉及源线偏置电路及存储器
技术介绍
存储器(例如,快闪存储器Flash Memory)的存储单元通常包括四个引线位线 (BL, Bit-Line)、字线(WL,Word-Line)、源线(SL,Source-Line)和基线(SBL,Sub-Line), 分别对应耦接MOS晶体管的漏极、栅极、源极和基极。一般,在对存储器的存储单元进行编程(program)操作时,需要将源线的电压偏置到高电压;而在读操作时,需要将源线的电压偏置到低电压。图1示出了现有技术存储器中存储单元阵列及源线偏置电路的一种电路结构示意图。参照图1所示,所述存储器中的存储单元由NMOS管构成,各存储单元11、12、13... Ik 的栅极均与字线WL相连,漏极分别与位线BL<0>、BL<1>、BL<2>. . . BL<k>相连,源极与源线 SL相连。所述源线SL由源线驱动电路40提供驱动电压。所述源线偏置电路包括电荷泵 20、电平移位电路30及源线驱动控制晶体管HNl。所述电荷泵20输出电荷泵输出信号,所述电平移位电路30接收电荷泵输出信号和编程信号,并相应输出编程使能信号。结合图1和图2,在所述存储器进行编程操作时,所述电平移位电路30输出的编程使能信号为低电平,所述源线驱动控制晶体管HNl关闭,所述源线SL上保持源线驱动电路 40输出的高电平电压。在所述存储器进行读取操作时,所述电平移位电路30输出的编程使能信号为高电平,所述源线驱动控制晶体管HNl开启,将所述源线SL接地,使得源线SL上电压降至接地电压。由于在编程操作时,所述源线驱动电路40提供的驱动电压较高,为了使得源线偏置电路正常工作,所述源线驱动控制晶体管HNl通常采用高压管(一般为工作电压大于5V 的晶体管,例如工作电压在7V以上的晶体管),以能够承载较大的电流。然而,所述源线驱动控制晶体管HNl从关闭切换到开启的所需的电压也较高。相应地,所述电平移位电路30 输出的编程使能信号从低电平切换到高电平的时间也较长。由于在进行读取操作时,需要等待源线驱动控制晶体管HNl开启以使得源线SL上电压降至接地电压,因此所述电平移位电路30需较长时间从低电平切换到高电平将影响到读取操作的速度,从而影响存储器的性能。
技术实现思路
本专利技术解决的问题是提供一种源线偏置电路及存储器,以加快读取操作的速度, 提高存储器的性能。为解决上述问题,本专利技术提供一种源线偏置电路,所述源线偏置电路与存储器中的源线相连,包括电荷泵,提供编程使能信号;第一源线驱动控制开关,与所述源线相连,且接收所述编程使能信号,保持开启状态;所述第一源线驱动控制开关由高压器件构成;第二源线驱动控制开关,与第一源线驱动控制开关和接地线相连;在编程信号为高电平时关闭;在编程信号为低电平时开启,将第一源线驱动控制开关和接地线连通;所述第二源线驱动控制开关由低压器件构成。相应地,本专利技术还提供一种包括上述源线偏置电路的存储器。与现有技术相比,上述源线偏置电路及存储器具有以下优点通过电荷泵提供具有较高电压的编程使能信号,使得由高压器件构成的第一源线驱动控制开关保持开启状态,而由第二源线驱动控制开关根据编程信号的状态来进行源线驱动的控制。由于第二源线驱动控制开关由低压器件构成,因而在关闭与开启间的切换速度较快,加快了读取操作的速度,从而增强了存储器的性能。附图说明图1是现有技术存储器中存储单元阵列及源线偏置电路的一种电路结构示意图;图2是现有技术存储器编程、读及编程使能信号的时序示意图;图3是本专利技术源线偏置电路的一种实施方式示意图;图4是本专利技术存储器的一种实施例中源线偏置电路与存储单元阵列及源线的电路结构示意图;图5是本专利技术存储器编程、读及编程使能信号的时序示意图。 具体实施例方式如前所述,现有技术存储器的源线偏置电路由于采用高压器件进行源线驱动控制,因而在切换高压器件时通常需要较高的电压,相应导致切换速度较慢,影响了存储器的性能。有鉴于此,本专利技术提供一种新的源线偏置电路,以提高切换速度。图3示出了本专利技术源线偏置电路的一种实施方式。所述源线偏置电路与存储器中的源线相连,其包括电荷泵200,提供编程使能信号;第一源线驱动控制开关100,与所述源线SL相连,且接收所述编程使能信号,保持开启状态;所述第一源线驱动控制开关由高压器件构成;第二源线驱动控制开关300,与第一源线驱动控制开关100和接地线GND相连;在编程信号为高电平时关闭;在编程信号为低电平时开启,将第一源线驱动控制开关100和接地线GND连通,所述第二源线驱动控制开关300由低压器件构成。上述实施方式中,利用电荷泵200能够提供较高输出电压的特性,由电荷泵200向第一源线驱动控制开关100提供高电平的编程使能信号。由高压器件构成的第一源线驱动控制开关100在获得高电平的编程使能信号后,将始终保持开启状态。因而无需通过额外的电路来进行工作状态的切换。相应地,实质上由第二源线驱动控制开关300来进行与编程/读取操作相关的驱动控制。在对存储器中的存储单元阵列10进行编程操作时,源线驱动电路40将输出源线驱动电压,由于第一源线驱动控制开关始终保持开启状态,连接于存储单元阵列10的源线SL上的电压状态将由第二源线驱动控制开关300实际控制。进行编程操作时,相应的编程信号为高电平,则第二源线驱动控制开关300关闭。因此,存储单元阵列10的源线SL上的电压将保持为源线驱动电路40输出的源线驱动电压,存储单元阵列10中的各存储单元将相应进行正常的编程操作。在对存储器中的存储单元阵列10进行读取操作时,连接于存储单元阵列10的源线SL上的电压状态将同样由第二源线驱动控制开关300实际控制。进行读取操作时,相应的编程信号为低电平,则第二源线驱动控制开关300开启,将第一源线驱动控制开关100和接地线GND连通。因此,存储单元阵列10的源线SL上的电压将降至接地电压,存储单元阵列10中的各存储单元将相应进行正常的读取操作。在第二源线驱动控制开关300由关闭向开启切换的过程中,由于第二源线驱动控制开关300由低压器件(工作电压一般在5V以下,较常见的为3. 6V以下,例如1. 8V、3. 3V 等)构成,因而能够获得较快的切换速度。所述较快的切换速度能够减少存储器进行读取操作时,等待源线SL上电压降至接地电压的时间,加快了读取操作的速度,从而增强了存储器的性能。相应地,本专利技术存储器的一种实施方式种包括上述的源线偏置电路。以下结合附图对于上述源线偏置电路的具体实现进一步说明。图4示出了本专利技术存储器的一种实施例电路结构。参照图4所示,所述存储器中的存储单元由NMOS管构成,各存储单元11、12、13. . . Ik的栅极均与字线WL相连,漏极分别与位线BL<0>、BL<1>、BL<2>. · · BL<k>相连,源极SL与源线驱动电路40。所述源线偏置电路中,所述第一源线驱动控制开关由高压NMOS管顯1构成,所述高压NMOS管HNl的栅极接收电荷泵200输出的编程使能信号,漏极与源线SL相连,源极与第二源线驱动控制开关相连。所述第二源线驱动控制开关包括工作状本文档来自技高网
...

【技术保护点】
1.一种源线偏置电路,所述源线偏置电路与存储器中的源线相连,其特征在于,包括:电荷泵,提供编程使能信号;第一源线驱动控制开关,与所述源线相连,且接收所述编程使能信号,保持开启状态;所述第一源线驱动控制开关由高压器件构成;第二源线驱动控制开关,与第一源线驱动控制开关和接地线相连;在编程信号为高电平时关闭;在编程信号为低电平时开启,将第一源线驱动控制开关和接地线连通;所述第二源线驱动控制开关由低压器件构成。

【技术特征摘要】

【专利技术属性】
技术研发人员:杨光军
申请(专利权)人:上海宏力半导体制造有限公司
类型:发明
国别省市:31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1