金属氧化物半导体晶体管及其制造方法技术

技术编号:3187697 阅读:160 留言:0更新日期:2012-04-11 18:40
一种金属氧化物半导体晶体管的制造方法,是先于一基底上形成栅极结构,再于栅极结构侧壁形成偏移间隙壁。然后,进行第一离子注入工艺,以于栅极结构侧边的基底内形成LDD,再于偏移间隙壁的侧壁形成另一间隙壁。接着,进行第二离子注入工艺,以于前述间隙壁侧边的基底内形成源极与漏极,再于源极与漏极表面形成一硅化金属层。之后,于硅化金属层表面形成一氧化层,再将间隙壁去除。随后,于基底上形成一层蚀刻中止层。由于硅化金属层表面有氧化层保护,所以不会受到去除间隙壁时所采用的溶剂损害。

【技术实现步骤摘要】

本专利技术涉及一种金属氧化物半导体晶体管(MOS transistor)及其制造方法,特别是涉及一种可防止硅化金属层(metal silicide layer)损坏的。
技术介绍
目前在制作金属氧化物半导体晶体管时,为了要提升通道移动率(channel mobility),通常会在硅化金属层形成后移除间隙壁。之后,可依照元件是N型或P型来选择在基底上形成可当作接触窗蚀刻中止层(contactetching stop layer,CESL)的一层高张力(tensile)或高压缩(compression)的介电层。然而,目前大多是以氮化硅作为间隙壁的材料,所以一般多使用热磷酸来移除间隙壁。因此,在移除间隙壁期间,硅化金属层将遭遇大量热磷酸而导致其受到损害。尤其是使用硅化镍(NiSi)作为硅化金属层的材料时,硅化金属层所受的严重损害更会影响整体元件的表现。
技术实现思路
本专利技术的目的就是在提供一种金属氧化物半导体晶体管,具有不受损害的硅化金属层。本专利技术的再一目的是提供一种金属氧化物半导体晶体管的制造方法,可避免硅化金属层受到损害而影响整体元件的表现。本专利技术提出一种金属氧化物半导体晶体管,包括基底、栅极结构、偏移间隙壁(offset spacer)、LDD、源极与漏极、硅化金属层、氧化层与蚀刻中止层。其中,栅极结构位于基底上,偏移间隙壁则位于栅极结构的侧壁。而LDD是位于栅极结构侧边的基底内,源极与漏极则分别位于栅极结构侧边的LDD以外的基底内。此外,硅化金属层是位于源极与漏极表面,氧化层则是位于硅化金属层表面。而蚀刻中止层是位于基底上覆盖氧化层、偏移间隙壁与栅极结构。依照本专利技术的优选实施例所述金属氧化物半导体晶体管,上述的氧化层的厚度可在10埃~30埃之间。依照本专利技术的优选实施例所述金属氧化物半导体晶体管,上述蚀刻中止层的材料包括氮化硅。依照本专利技术的优选实施例所述金属氧化物半导体晶体管,上述的硅化金属层的材料是由硅化镍、硅化钴、硅化铂、硅化钯、硅化钼及其合金组成的物质群中选择的一种物质。依照本专利技术的优选实施例所述金属氧化物半导体晶体管,上述偏移间隙壁的材料包括氧化硅或者偏移间隙壁可以是ONO层。依照本专利技术的优选实施例所述金属氧化物半导体晶体管,上述偏移间隙壁的厚度例如小于400埃。依照本专利技术的优选实施例所述金属氧化物半导体晶体管,上述栅极结构包括栅氧化层、多晶硅层与顶盖层,其中多晶硅层位于栅氧化层上,而顶盖层则位于多晶硅层上。本专利技术再提出一种金属氧化物半导体晶体管的制造方法,包括于一基底上形成栅极结构,再于栅极结构侧壁形成一偏移间隙壁。然后,进行第一离子注入工艺,以于栅极结构侧边的基底内形成LDD,再于偏移间隙壁的侧壁形成另一间隙壁。接着,进行第二离子注入工艺,以于前述间隙壁侧边的基底内形成源极与漏极,再于源极与漏极表面形成一硅化金属层。之后,于硅化金属层表面形成一氧化层,再将间隙壁去除。随后,于基底上形成一层蚀刻中止层覆盖氧化层、偏移间隙壁与栅极结构。依照本专利技术的优选实施例所述的制造方法,上述于硅化金属层表面形成氧化层的方法包括氧等离子体处理(O2plasma treatment)。依照本专利技术的优选实施例所述的制造方法,于硅化金属层表面形成氧化层及去除间隙壁的步骤包括先利用热磷酸去除部分该间隙壁,并剩余部分间隙壁,再使用去离子水(DI water)冲洗或是用去离子水和臭氧处理(DI-O3treatment),以形成前述氧化层。然后,利用热磷酸去除剩余的间隙壁。依照本专利技术的优选实施例所述的制造方法,上述的氧化层的厚度约在10埃~30埃之间。依照本专利技术的优选实施例所述的制造方法,上述的蚀刻中止层的材料包括氮化硅。依照本专利技术的优选实施例所述的制造方法,上述的硅化金属层的材料是由硅化镍、硅化钴、硅化铂、硅化钯、硅化钼及其合金组成的物质群中选择的一种物质。依照本专利技术的优选实施例所述的制造方法,上述的偏移间隙壁的材料包括氧化硅或者偏移间隙壁可以是ONO层。本专利技术因为在移除间隙壁之前就在硅化金属层表面形成一层薄薄的氧化层,所以可避免硅化金属层受到用来移除间隙壁的磷酸损伤。为让本专利技术的上述和其它目的、特征和优点能更明显易懂,以下配合附图以及优选实施例,以更详细地说明本专利技术。附图说明图1绘示为依照本专利技术的优选实施例的金属氧化物半导体晶体管的结构剖面示意图。图2A~图2H是依照本专利技术的优选施例的金属氧化物半导体晶体管的制造流程剖面示意图。图3是图2E~图2H的步骤图。简单符号说明10金属氧化物半导体晶体管100、200基底102、202栅极结构104、210偏移间隙壁106、214LDD108a、220a源极108b、220b漏极110、222硅化金属层112、224氧化层114、226蚀刻中止层121、204栅氧化层122、206多晶硅层123、208顶盖层 212、218离子注入工艺300~360步骤具体实施方式图1绘示为依照本专利技术的一优选实施例的金属氧化物半导体晶体管的结构剖面示意图。请参照图1,本实施例的金属氧化物半导体晶体管10包括基底100、栅极结构102、偏移间隙壁(offset spacer)104、LDD 106、源极108a与漏极108b、硅化金属层110、氧化层112与蚀刻中止层114,其中氧化层112的厚度例如是在10埃~30埃之间,蚀刻中止层114的材料譬如是氮化硅,硅化金属层110的材料是由硅化镍、硅化钴、硅化铂、硅化钯、硅化钼及其合金组成的物质群中选择的一种物质。而偏移间隙壁104的材料例如是氧化硅,或者偏移间隙壁104也可以是ONO层,且其厚度例如小于400埃。请继续参照图1,上述栅极结构102是位于基底100上,偏移间隙壁104则位于栅极结构102的侧壁。而LDD 106是位于栅极结构104侧边的基底100内,源极108a与漏极108b则分别位于栅极结构102侧边的LDD 106以外的基底100内。再者,硅化金属层110是位于源极108a与漏极108b表面,氧化层112则是位于硅化金属层110表面,以便保护硅化金属层110不受到工艺中的腐蚀性溶剂破坏。而蚀刻中止层114是位于基底100上覆盖氧化层112、偏移间隙壁104与栅极结构102。此外,栅极结构102一般包括有栅氧化层(gate oxide)121、多晶硅层(poly-Si layer)122与顶盖层(cap layer)123,其中多晶硅层122位于栅氧化层121上,而顶盖层123则位于多晶硅层122上。图2A~图2H是依照本专利技术的优选实施例的金属氧化物半导体晶体管的制造流程剖面示意图。请参照图2A,于一基底200上形成一栅极结构202,且栅极结构202大多是由依序形成于基底200表面上的栅氧化层204、多晶硅层206与顶盖层208所构成。之后,再于栅极结构202侧壁形成一偏移间隙壁210,其材料例如氧化硅,或者偏移间隙壁210也可以是ONO层。此时,于基底200表面也会有偏移间隙壁210存在。然后,请参照图2B,进行第一离子注入工艺212,以于栅极结构202侧边的基底200内形成LDD 214。继之,请参照图2C,于偏移间隙壁210的侧壁形成另一间隙壁216,其材料包括氮化硅。同时,在完成间隙壁216的制作时,也可将存本文档来自技高网...

【技术保护点】
一种金属氧化物半导体晶体管,包括:一基底;一栅极结构,位于该基底上;一偏移间隙壁,位于该栅极结构的侧壁;一LDD,位于该栅极结构侧边的该基底内;一源极与一漏极,位于该栅极结构侧边的该LDD以外的该基底 内;一硅化金属层,位于该源极与该漏极表面;一氧化层,位于该硅化金属层表面;以及一蚀刻中止层,位于该基底上覆盖该氧化层、该偏移间隙壁与该栅极结构。

【技术特征摘要】
1.一种金属氧化物半导体晶体管,包括一基底;一栅极结构,位于该基底上;一偏移间隙壁,位于该栅极结构的侧壁;一LDD,位于该栅极结构侧边的该基底内;一源极与一漏极,位于该栅极结构侧边的该LDD以外的该基底内;一硅化金属层,位于该源极与该漏极表面;一氧化层,位于该硅化金属层表面;以及一蚀刻中止层,位于该基底上覆盖该氧化层、该偏移间隙壁与该栅极结构。2.如权利要求1所述的金属氧化物半导体晶体管,其中该氧化层的厚度在10埃~30埃之间。3.如权利要求1所述的金属氧化物半导体晶体管,其中该蚀刻中止层的材料包括氮化硅。4.如权利要求1所述的金属氧化物半导体晶体管,其中该硅化金属层的材料是由硅化镍、硅化钴、硅化铂、硅化钯、硅化钼及其合金组成的物质群中选择的一种物质。5.如权利要求1所述的金属氧化物半导体晶体管,其中该偏移间隙壁的材料包括氧化硅。6.如权利要求1所述的金属氧化物半导体晶体管,其中该偏移间隙壁包括ONO层。7.如权利要求1所述的金属氧化物半导体晶体管,其中该偏移间隙壁的厚度小于400埃。8.如权利要求1所述的金属氧化物半导体晶体管,其中该LDD的宽度在500埃~700埃之间。9.如权利要求1所述的金属氧化物半导体晶体管,其中该栅极结构包括一栅氧化层,位于该基底表面;一多晶硅层,位于该栅氧化层上;以及一顶盖层,位于该多晶硅层上。10.一种金属氧化物半导体晶体管的制造方法,包括于一基底上形成一栅极结构;于该栅极结构的侧壁形成一偏移间隙壁;进行一第一离子注入工艺,以于该栅极结构侧边的该基底内形成一LDD;于该偏移间隙壁的侧壁形成一间隙壁;进行一第二离子注入工艺,以于该间隙壁侧边的该基底内形...

【专利技术属性】
技术研发人员:曹博昭黄昌琪陈铭聪江怡颖张毓蓝李忠儒吴至宁廖宽仰
申请(专利权)人:联华电子股份有限公司
类型:发明
国别省市:71[中国|台湾]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1