功率晶体管及其结终端结构制造技术

技术编号:12580913 阅读:70 留言:0更新日期:2015-12-23 19:17
本发明专利技术涉及一种功率晶体管的结终端结构,形成于功率晶体管的有源区外围,结终端结构包括:衬底;形成于衬底上且由内向外依次设置的过渡场限环、场限环和截止环;以及分压保护结构;分压保护结构中的栅氧化层形成于各掺杂区表面;场氧化层和介质层形成于各掺杂区一侧的衬底上方且呈台阶依次向上分布;场氧化层的厚度大于栅氧化层的厚度;多晶硅场板部分覆盖栅氧化层且部分覆盖场氧化层;复合介质层设置有第一接触孔,第一接触孔贯穿介质层且与多晶硅场板相连;金属场板部分覆盖介质层并通过第一接触孔与多晶硅场板连接。上述功率晶体管的结终端结构可以提高功率晶体管器件的击穿电压。本发明专利技术还涉及一种功率晶体管。

【技术实现步骤摘要】

本专利技术涉及半导体制备
,特别是涉及一种功率晶体管及其结终端结构
技术介绍
高压功率晶体管例如VDMOS (Vertical Double-Diffus1n M0SFET〈Metal-0xide_Semiconductor Feld-Effect Transistor?,垂直双扩散金属-氧化物-半导体场效应晶体管)和IGBT(Insulated Gate Bipolar Transistor,绝缘栅双极型晶体管)的有源区边缘由于离子注入以及扩散时形成的圆柱结和球面结的电场集中效应,使得击穿电压降低较多。传统的功率晶体管多采用场限环与多晶场板结合、场限环与金属场板结合的技术。虽然这些技术可以使高压功率晶体管的常规性能参数达到要求,但是,采用常规的场限环与多晶硅场板(或者金属场板)的组合技术时,器件的高温漏电常常较大。高温反偏后,高压功率晶体管的高温漏电使器件长时间发热受到损伤,进而导致高压功率器件的常温击穿电压会降低几十伏或者几百伏。
技术实现思路
基于此,有必要提供一种可以提高功率晶体管的击穿电压的结终端结构。—种功率晶体管的结终端结构,形成于所述功率晶体管的有源区外围,所述结终端结构包括:第一导电类型的衬底;形成于所述衬底上且由内向外依次设置的过渡场限环、场限环和截止环;所述过渡场限环和所述场限环均为第二导电类型的掺杂区;所述截止环为第一导电类型的掺杂区;以及分压保护结构;所述分压保护结构包括栅氧化层、场氧化层、介质层、多晶硅场板和金属场板;所述栅氧化层形成于各掺杂区表面;所述场氧化层和所述介质层形成于各掺杂区一侧的衬底上方且呈台阶依次向上分布;所述场氧化层的厚度大于所述栅氧化层的厚度;所述多晶硅场板部分覆盖所述栅氧化层且部分覆盖所述场氧化层;所述介质层设置有第一接触孔,所述第一接触孔贯穿所述介质层且与所述多晶硅场板相连;所述金属场板部分覆盖所述介质层并通过所述第一接触孔与所述多晶硅场板连接。在其中一个实施例中,所述栅氧化层的厚度为500埃?1200埃;所述场氧化层的厚度为10000埃?20000埃。在其中一个实施例中,所述介质层的厚度为12000埃?22000埃。在其中一个实施例中,所述介质层包括第一介质层和第二介质层;所述第一介质层的材质为无掺杂玻璃,所述第二介质层的材质为磷硅玻璃或者硼磷硅玻璃。在其中一个实施例中,所述第一介质层的厚度为2000埃?3000埃,所述第二介质层的厚度为10000埃?19000埃。在其中一个实施例中,所述第一接触孔设置于所述多晶硅场板上远离位于所述多晶硅场板下方的掺杂区的一端。在其中一个实施例中,所述介质层形成于所述栅氧化层、所述场氧化层和所述多晶硅场板表面;所述介质层还设置有第二接触孔,所述第二接触孔贯穿所述栅氧化层、所述介质层且与各掺杂区相连;所述第二接触孔用于实现各掺杂区与位于各掺杂区上方的金属场板之间的连接。 在其中一个实施例中,所述第一导电类型为N型,所述第二导电类型为P型。还提供一种功率晶体管。—种功率晶体管,包括有源区和结终端结构,所述结终端结构设置于所述有源区的外围并包围所述有源区,所述结终端结构包括:第一导电类型的衬底;形成于所述衬底上且由内向外依次设置的过渡场限环、场限环和截止环;所述过渡场限环和所述场限环均为第二导电类型的掺杂区;所述截止环为第一导电类型的掺杂区;以及分压保护结构;所述分压保护结构包括栅氧化层、场氧化层、介质层、多晶硅场板和金属场板;所述栅氧化层形成于各掺杂区表面;所述场氧化层和所述介质层形成于各掺杂区一侧的衬底上方且呈台阶依次向上分布;所述场氧化层的厚度大于所述栅氧化层的厚度;所述多晶硅场板部分覆盖所述栅氧化层且部分覆盖所述场氧化层;所述介质层设置有第一接触孔,所述第一接触孔贯穿所述介质层且与所述多晶硅场板相连;所述金属场板部分覆盖所述介质层并通过所述第一接触孔与所述多晶硅场板连接。在其中一个实施例中,所述栅氧化层的厚度为500埃?1200埃;所述场氧化层的厚度为10000埃?20000埃。上述功率晶体管及其结终端结构,场氧化层以及介质层呈台阶分布,从而使得多晶硅场板和金属场板通过第一接触孔连接形成二台阶复合场板结构。结终端结构中形成的二台阶复合场板可以将电场由半导体内部转移到场氧化层以及介质层上,使得半导体体内电场减小,从而提高了功率晶体管器件的击穿电压,减小了漏电,提高了器件工作时的可靠性。【附图说明】图1为一实施例中的功率晶体管的有源区和结终端结构的俯视示意图;图2为一实施例中的功率晶体管的结终端结构的剖面示意图;图3为图2中的功率晶体管的结终端结构的分压保护结构的剖面示意图;图4为图2中的功率晶体管的结终端结构耐压的等效示意图;图5为图2中的功率晶体管的结终端结构的表面一维电势分布图;图6为图2中的功率晶体管的结终端结构的表面一维电场分布图;图7为图2中的功率晶体管的结终端结构的表面一维漏电流曲线图;图8为图2中的功率晶体管的结终端结构的表面一维碰撞电离分布图。【具体实施方式】为了使本专利技术的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本专利技术进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本专利技术,并不用于限定本专利技术。除非另有定义,本文所使用的所有的技术和科学术语与属于本专利技术的
的技术人员通常理解的含义相同。本文中在本专利技术的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在限制本专利技术。本文所使用的术语“和/或”包括一个或多个相关的所列项目的任意的和所有的组合。本文所引用的半导体领域词汇为本领域技术人员常用的技术词汇,例如对于P型和N型杂质,为区分掺杂浓度,简易的将P+型代表重掺杂浓度的P型,P型代表中掺杂浓度的P型,P-型代表轻掺杂浓度的P型,N+型代表重掺杂浓度的N型,N型代表中掺杂浓度的N型,N-型代表轻掺杂浓度的N型。—种功率晶体管,包括有源区以及结终端结构。图1为一实施例中的功率晶体管100的有源区20以及结终端结构30的俯视结构示意图。有源区20用于形成器件结构,形成的器件结构可以为IGBT或者VDM0S。结终端结构30形成于有源区20的外围并包围整个有源区20。其中,结终端结构30的内侧为与有源区30连接的一侧,外侧则为远离有源区20的一侧。结终端结构30的剖面示意图如图2所示。结终端结构30包括衬底10、形成于衬底10上且由内向外依次设置的过渡场限环302、场限环304和截止环306。衬底10的材可以为硅、碳化硅、砷化镓、磷化铟或磷化当前第1页1 2 3 本文档来自技高网
...

【技术保护点】
一种功率晶体管的结终端结构,形成于所述功率晶体管的有源区外围,其特征在于,所述结终端结构包括:第一导电类型的衬底;形成于所述衬底上且由内向外依次设置的过渡场限环、场限环和截止环;所述过渡场限环和所述场限环均为第二导电类型的掺杂区;所述截止环为第一导电类型的掺杂区;以及分压保护结构;所述分压保护结构包括栅氧化层、场氧化层、介质层、多晶硅场板和金属场板;所述栅氧化层形成于各掺杂区表面;所述场氧化层和所述介质层形成于各掺杂区一侧的衬底上方且呈台阶依次向上分布;所述场氧化层的厚度大于所述栅氧化层的厚度;所述多晶硅场板部分覆盖所述栅氧化层且部分覆盖所述场氧化层;所述介质层设置有第一接触孔,所述第一接触孔贯穿所述介质层且与所述多晶硅场板相连;所述金属场板部分覆盖所述介质层并通过所述第一接触孔与所述多晶硅场板连接。

【技术特征摘要】

【专利技术属性】
技术研发人员:李学会
申请(专利权)人:深圳深爱半导体股份有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1