当前位置: 首页 > 专利查询>复旦大学专利>正文

一种集成U形沟道器件和鳍形沟道器件的集成电路及其制备方法技术

技术编号:10282975 阅读:161 留言:0更新日期:2014-08-04 11:10
本发明专利技术属于半导体器件制造技术领域,具体为一种集成U形沟道器件和鳍形沟道器件的集成电路及其制备方法。在半导体衬底内形成带有掺杂阱的沟槽隔离结构,掺杂阱上形成多晶硅牺牲栅极,并在其两侧分别形成源极和漏极,覆盖所形成的结构,淀积层间介质,抛光露出并蚀掉多晶硅牺牲栅极,通过光刻,在半导体衬底内形成U形沟道器件;再通过光刻,在半导体衬底内形成鳍形沟道结构,然后形成栅介质层和栅电极以形成鳍形沟道器件。本发明专利技术方法可在同一个芯片上集成鳍形沟道器件作为高性能器件并同时集成U形沟道器件作为低功耗器件,从而得到有很大形状差异的器件,获得小的关断电流和大的开启电流,提升芯片的性能。

【技术实现步骤摘要】
一种集成U形沟道器件和鳍形沟道器件的集成电路及其制备方法
本专利技术属于半导体器件制造
,具体涉及一种集成U形沟道器件和鳍形沟道器件的集成电路及其制备方法。
技术介绍
近年来,以硅集成电路为核心的微电子器件技术得到了迅速的发展,集成电路芯片的发展基本上遵循摩尔定律,即半导体芯片的集成度以每18个月翻一番的速度增长。随着半导体芯片集成度的不断增加,在芯片上往往需要同时集成高性能器件和低功耗器件,以提高芯片的性能。传统技术是通过调节器件的阈值电压来实现这两种器件,工艺过程复杂,难于控制。在半导体器件尺寸不断缩小的同时,MOS晶体管的沟道长度也在不断的缩短,当MOS晶体管的沟道长度变得非常短时,短沟道效应会使半导体芯片性能劣化,甚至无法正常工作。为解决随沟道长度的缩小而漏电流增大的问题,具有较长沟道长度的U形沟道器件和鳍形沟道器件(FinFET)被专利技术。U形沟道器件在不增大芯片面积的情况下可以有效增大沟道长度,从而可以降低漏电流。鳍形沟道器件具有漏电流小以及亚阈值摆幅小的特点,现已被广泛应用。
技术实现思路
本专利技术的目的在于提供一种同时集成U形沟道器件和鳍形沟道器件的集成电路及其制备方法,以方便的在同一个芯片上同时集成高性能器件和低功耗器件。本专利技术所提供的同时集成U形沟道器件和鳍形沟道器件的集成电路的制备方法,具体步骤如下:步骤S1:在半导体衬底内形成沟槽隔离结构并形成多个掺杂阱;步骤S2:在所述多个掺杂阱之上分别形成多晶硅牺牲栅极,在所述多晶硅牺牲栅极的两侧分别形成栅极侧墙;步骤S3:在所述多晶硅牺牲栅极的两侧分别形成源极和漏极;步骤S4:在所形成的结构上,淀积层间介质,并抛光以露出所述多晶硅牺牲栅极,然后刻蚀掉所述多晶硅牺牲栅极,之后进行步骤S5或者S6;步骤S5:首先通过光刻,暴露出需要形成U形沟道结构器件的区域,选择性刻蚀半导体衬底,在半导体衬底内形成U形沟道结构,去除光刻胶,然后形成栅介质层和栅电极以形成U形沟道器件;接着再次通过光刻,暴露出需要形成鳍形沟道结构器件的区域,选择性刻蚀沟槽隔离结构,再各向同性刻蚀半导体衬底,在半导体衬底内形成鳍形沟道结构,去除光刻胶,然后形成栅介质层和栅电极以形成鳍形沟道器件;步骤S6:首先通过光刻,暴露出需要形成鳍形沟道结构器件的区域,选择性刻蚀沟槽隔离结构,再各向同性刻蚀半导体衬底,在半导体衬底内形成鳍形沟道结构,去除光刻胶,然后形成栅介质层和栅电极以形成鳍形沟道器件;接着再次通过光刻,暴露出需要形成U形沟道结构器件的区域,选择性刻蚀半导体衬底,在半导体衬底内形成U形沟道结构,然后形成栅介质层和栅电极以形成U形沟道器件。本专利技术中,进一步地,在所述步骤S5或者S6之后,或者在步骤S4和步骤S5之间,或者在步骤S4和S6之间,还包括步骤S7,所述步骤S7为:首先通过光刻,暴露出需要形成鳍形沟道结构器件的区域,选择性刻蚀所述半导体衬底,在半导体衬底内形成U形沟道结构,再选择性刻蚀沟槽隔离结构,然后各向同性刻蚀所述半导体衬底,在半导体衬底内形成带U形沟道结构的鳍形沟道结构,去除光刻胶,然后形成栅介质层和栅电极以形成带U形沟道的鳍形沟道器件。本专利技术中,优选地,所述步骤S3中,在所述多晶硅牺牲栅极的两侧分别形成源极和漏极的方法是,通过离子注入工艺分别在半导体衬底形成内源极和漏极。本专利技术中,优选地,所述步骤S3中:在所述多晶硅牺牲栅极的两侧分别形成源极和漏极的方法是,先在所述多晶硅牺牲栅极的两侧进行源、漏刻蚀,然后外延锗化硅或者碳化硅材料并进行离子注入,在所述多晶硅牺牲栅极的两侧分别形成源极和漏极。本专利技术中,优选地,所述半导体衬底可以为硅或者绝缘体上的硅中的任意一种。本专利技术中,步骤S5是在半导体衬底内选择的对应区域内先形成U形沟道器件然后再形成鳍形沟道器件;步骤S6是在半导体衬底内选择的对应区域内先形成鳍形沟道器件再形成U形沟道器件;步骤S7是在半导体衬底内选择的对应区域内形成带U形沟道的鳍形沟道器件。可选的,U形沟道器件、鳍形沟道器件和带U形沟道器件的鳍形沟道器件的形成顺序可以互换。采用本专利技术的同时集成U形沟道器件和鳍形沟道器件的集成电路的制备方法,能在同一个芯片上集成鳍形沟道器件作为高性能器件,并同时集成U形沟道器件作为低功耗器件,从而得到有很大形状差异的集成电路器件,获得小的关断电流和大的开启电流,提升芯片的性能。采用本专利技术的一种同时集成U形沟道器件和鳍形沟道器件的集成电路制备方法,还可以方便的在同一个芯片上同时集成带U形沟道的鳍形沟道器件,以得到更小的关断电流,降低芯片的功耗。附图说明图1至图10是本专利技术的一种同时集成U形沟道器件和鳍形沟道器件的集成电路制备方法的一个实施例的工艺流程图;图11是普通的平面MOSFET、使用水平沟道的FinFET器件和本专利申请中的U形沟道器件的鳍形沟道器件的转移特性曲线比较。具体实施方式下面结合附图与具体实施方式对本专利技术作进一步详细的说明。在图中,为了方便说明,放大了层和区域的厚度,所示大小并不代表实际尺寸。参考图是本专利技术的理想化实施例的示意图,本专利技术所示的实施例不应该被认为仅限于图中所示区域的特定形状,而是包括所得到的形状,比如制备引起的偏差。例如刻蚀得到的曲线通常具有弯曲或圆润的特点,但在本专利技术实施例中,均以矩形表示,图中的表示是示意性的,但这不应该被认为是限制本专利技术的范围。同时在下面的描述中,所使用的术语衬底可以理解为包括正在工艺加工中的半导体衬底,可能包括在其上所制备的其它薄膜层。首先,如图1和图2所示,其中,图2为图1所示结构沿AA方向的剖面图。在提供的半导体衬底200内形成沟槽隔离结构202,沟槽隔离结构202将半导体衬底200分割为多个有源区,然后通过离子注入工艺在所形成的有源区内形成掺杂阱,掺杂阱可以为n型掺杂阱,也可以为p型掺杂阱,图1展示了在相邻的有源区内分别形成n型掺杂阱203和p型掺杂阱204的一个实施例的俯视图示意图,其中n型掺杂阱203用于形成p型MOS(PMOS)器件,p型掺杂阱204用于形成n型MOS(NMOS)器件。沟槽隔离结构202的形成工艺通常为:先在半导体衬底200的表面形成一层缓存层201,接着在缓冲层201之上淀积一层硬掩膜层,半导体衬底200可以为硅或者绝缘体上的硅中的任意一种,缓冲层201通常为一层热生长的几纳米厚的氧化硅薄膜,硬掩膜层为氮化硅薄膜,氧化硅薄膜用于改善氮化硅薄膜与硅衬底的应力对硅衬底的影响。接下来通过光刻工艺定义出沟槽隔离结构202的位置,然后对氮化硅薄膜进行刻蚀,并以氮化硅薄膜为掩膜层对半导体衬底200进行刻蚀,在半导体衬底200内形成凹槽,之后在凹槽内淀积绝缘材料以形成沟槽隔离结构202,沟槽隔离结构202通常由二氧化硅材料形成。剥除氮化硅掩膜层后,在所形成结构的表面淀积一层多晶硅,并在多晶硅层之上淀积一层防反射层205,防反射层205用于改善后续对多晶硅进行刻蚀时所形成的形状。接下来通过光刻工艺定义出多晶硅牺牲栅极的位置,然后对防反射层206和多晶硅层进行刻蚀,刻蚀后剩余的多晶硅材料形成多晶硅牺牲栅极504,如图3所示。接下来,在多晶硅牺牲栅极504的两侧分别形成栅极侧墙206。然后,对半导体衬底200进行离子注入,首先在n型掺杂阱203内形成PMOS器本文档来自技高网...

【技术保护点】
一种集成U形沟道器件和鳍形沟道器件的集成电路的制备方法,包括以下步骤:步骤S1:在半导体衬底内形成沟槽隔离结构并形成多个掺杂阱;步骤S2:在所述多个掺杂阱之上分别形成多晶硅牺牲栅极,在所述多晶硅牺牲栅极的两侧分别形成栅极侧墙;步骤S3:在所述多晶硅牺牲栅极的两侧分别形成源极和漏极;其特征在于,还包括以下步骤:步骤S4:在所形成的结构上,淀积层间介质,并抛光以露出所述多晶硅牺牲栅极,然后刻蚀掉所述多晶硅牺牲栅极,之后进行步骤S5或者S6;步骤S5:首先通过光刻,暴露出需要形成U形沟道结构器件的区域,选择性刻蚀半导体衬底,在半导体衬底内形成U形沟道结构,去除光刻胶,然后形成栅介质层和栅电极以形成U形沟道器件;接着再次通过光刻,暴露出需要形成鳍形沟道结构器件的区域,选择性刻蚀沟槽隔离结构,再各向同性刻蚀半导体衬底,在半导体衬底内形成鳍形沟道结构,去除光刻胶,然后形成栅介质层和栅电极以形成鳍形沟道器件;步骤S6:首先通过光刻,暴露出需要形成鳍形沟道结构器件的区域,选择性刻蚀沟槽隔离结构,再各向同性刻蚀半导体衬底,在半导体衬底内形成鳍形沟道结构,去除光刻胶,然后形成栅介质层和栅电极以形成鳍形沟道器件;接着再次通过光刻,暴露出需要形成U形沟道结构器件的区域,选择性刻蚀半导体衬底,在半导体衬底内形成U形沟道结构,然后形成栅介质层和栅电极以形成U形沟道器件。...

【技术特征摘要】
1.一种集成U形沟道器件和鳍形沟道器件的集成电路的制备方法,包括以下步骤:步骤S1:在半导体衬底内形成沟槽隔离结构并形成多个掺杂阱;步骤S2:在所述多个掺杂阱之上分别形成多晶硅牺牲栅极,在所述多晶硅牺牲栅极的两侧分别形成栅极侧墙;步骤S3:在所述多晶硅牺牲栅极的两侧分别形成源极和漏极;其特征在于,还包括以下步骤:步骤S4:在所形成的结构上,淀积层间介质,并抛光以露出所述多晶硅牺牲栅极,然后刻蚀掉所述多晶硅牺牲栅极,之后进行步骤S5或者S6;步骤S5:首先通过光刻,暴露出需要形成U形沟道结构器件的区域,选择性刻蚀半导体衬底,在半导体衬底内形成U形沟道结构,去除光刻胶,然后形成栅介质层和栅电极以形成U形沟道器件;接着再次通过光刻,暴露出需要形成鳍形沟道结构器件的区域,选择性刻蚀沟槽隔离结构,再各向同性刻蚀半导体衬底,在半导体衬底内形成鳍形沟道结构,去除光刻胶,然后形成栅介质层和栅电极以形成鳍形沟道器件;步骤S6:首先通过光刻,暴露出需要形成鳍形沟道结构器件的区域,选择性刻蚀沟槽隔离结构,再各向同性刻蚀半导体衬底,在半导体衬底内形成鳍...

【专利技术属性】
技术研发人员:王鹏飞周炜超
申请(专利权)人:复旦大学
类型:发明
国别省市:上海;31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1