一种CMOS晶体管及其制造方法技术

技术编号:8162553 阅读:179 留言:0更新日期:2013-01-07 20:08
本发明专利技术提供一种CMOS晶体管的制造方法,包括在基板上形成沟道、栅电极、欧姆接触层和源、漏电极;其中形成所述沟道的步骤包括:S1.在基板上沉积非晶硅层,然后将所述非晶硅层晶化为多晶硅层;将所述多晶硅层进行刻蚀形成N型沟道区域和P型沟道区域;通过一次构图工艺对应于所述N沟道区域形成光刻胶半保留区域,对应于所述P沟道区域形成光刻胶全保留区域;S3.采用灰化工艺将光刻胶半保留区域的光刻胶去除并保留部分光刻胶全保留区域的光刻胶,采用离子注入的方式注入磷原子,形成N沟道;S4.通过湿法或者干法剥离去除P型沟道区域表面的光刻胶并注入硼原子形成P沟道。本发明专利技术降低了低温多晶硅工艺的复杂度以及制造成本。

【技术实现步骤摘要】

本专利技术涉及低温多晶硅显示领域,具体涉及多晶硅的沟道掺杂工艺,尤其涉及一种低温多晶硅CMOS晶体管及其制造方法
技术介绍
对于传统的非晶硅IXD显示器,驱动IC与玻璃基板是不可集成的分离式设计,因此,在驱动IC与玻璃基板之间需要大量的连接器。一般来说,一块非晶硅LCD面板,需要的连接器数量在4000个左右,这不可避免导致结构变得复杂,模块制造成本居高不下,且面 板的稳定性较差,故障率会比较高。再者,驱动IC与玻璃基板的分离式设计也让LCD难以实现进一步轻薄化,这对轻薄型笔记本电脑和平板PC而言都是个不小的打击。相比之下,低温多晶硅技术没有这个问题。驱动IC可以同玻璃基板直接集成,所需的连接器数量锐减到200个以下,显示器的元器件总数比传统的a-Si非晶硅技术整整少了 40%。这也使得面板的结构变得很简单、稳定性更强,理论上说,多晶硅LCD面板的制造成本也将低于传统技术。与此同时,集成式结构让驱动IC不必占据额外的空间,LCD显示屏可以做得更轻更薄,低温多晶娃的全称是“Low Temperature Poly-Silicon (LTPS,多晶娃又简称为P-Si,下同)”,它是多晶硅技术的一个分支。对IXD显示器来说,采用多晶硅液晶材料有许多优点,如薄膜电路可以做得更薄更小、功耗更低等等。低温多晶硅半导体拥有较高的迁移率,且能形成CMOS半导体器件,因而可以应用于高开口率,高集成的TFT-IXD和AM0LED。然而,低温多晶硅CMOS工艺因为工艺流程复杂而成本较高。
技术实现思路
(一)技术问题本专利技术解决了现有技术中低温多晶硅工艺复杂、基于低温多晶硅工艺的显示器件成本高的技术问题。(二)技术方案本专利技术提供一种CMOS晶体管的制造方法,包括在基板上形成沟道、栅电极、欧姆接触层和源、漏电极;其中形成所述沟道的步骤包括SI.在基板上沉积非晶硅层,然后将所述非晶硅层晶化为多晶硅层;S2.将所述多晶硅层进行刻蚀形成N型沟道区域和P型沟道区域;通过一次构图工艺对应于所述N沟道区域形成光刻胶半保留区域,对应于所述P沟道区域形成光刻胶全保留区域;S3.采用灰化工艺将光刻胶半保留区域的光刻胶去除并保留部分光刻胶全保留区域的光刻胶,采用离子注入的方式注入磷原子,形成N沟道;S4.通过湿法或者干法剥离去除光刻胶全保留区域的光刻胶并注入硼原子形成P沟道。可选的,所述非晶硅层的厚度为200 2000人。可选的,在步骤S3中注入磷原子采用PH3/H2或者PC13/H2气体。可选的,在步骤S4中注入硼原子采用B2H6/H2或BF3/H2气体。可选的,在步骤SI中,将所述非晶硅层晶化为多晶硅层的过程包括除氢和激光辐照。可选的,在沉积非晶硅层前还包括步骤so :在基板上沉积厚度为100 4000人的缓冲层。可选的,形成所述栅电极的步骤包括 S5.沉积栅氧化层,然后在所述栅氧化层上沉积单层或多层的金属或者合金,并刻蚀形成栅电扱。可选的,形成所述欧姆接触层的步骤包括S6.采用离子注入的方式注入硼原子进行重掺杂,形成P沟道欧姆接触层;S7.在形成所述P沟道欧姆接触层后,采用离子注入的方式注入磷原子进行重掺杂,形成N沟道欧姆接触层。可选的,形成所述源、漏电极的步骤包括S8.通过PECVD的方式沉积层间绝缘层10,然后在所述层间绝缘层利用一次掩膜エ艺形成接触孔;S9.通过溅射或热蒸发的方法沉积形成单层或多层结构的金属层或者合金层,然后对所述金属层或合金层进行刻蚀形成信号线及源、漏电极。本专利技术还提供一种阵列基板制造方法,前面所述的CMOS晶体管的制造方法,所述阵列基板制造方法还包括S10.通过PECVD方法沉积钝化层,并在钝化层形成过孔;Sll.通过溅射或热蒸发的方法沉积透明导电层,通过一次光刻形成透明像素电扱。(三)技术效果本专利技术达到了減少一次构图エ艺的技术效果,节省了显示器件的制造成本。附图说明图I表示本专利技术ー种实施方式提出的ー种CMOS晶体管制造流程;图2表示本专利技术另一种实施方式提出的ー种CMOS晶体管制造流程;图3表示利用刻蚀エ艺形成的N型沟道区域和P型沟道区域;图4表示在N沟道区域注入磷原子的方式;图5表示在P沟道区域注入硼原子的方式;图6表示利用栅金属作为N型轻掺杂的掩膜板进行源漏轻掺杂的方式;图7表示采用离子注入的方式注入硼原子进行重掺杂的方式;图8表示采用离子注入的方式注入磷原子进行重掺杂的方式;图9表示沉积层间绝缘层,并在所述层间绝缘层上形成接触孔后的截面图;图10表示沉积透明导电层,并在所述透明导电层上形成透明像素电极后的截面图。具体实施例方式本专利技术通过一次构图的半色调/灰色调エ艺、磷离子注入及硼离子注入エ艺(少量注入,未在N沟区域形成反型层),形成多晶硅图案及N型、P型沟道的エ艺。实施例I :如图I所示,本实施例提供ー种CMOS晶体管的制造方法,包括在基板上形成沟道、栅电极、欧姆接触层和源、漏电极;其中形成所述沟道的步骤包括SI.在基板I上沉积厚度为200 2000人的非晶硅层3,然后对所述非晶硅采取除氢エ艺,并通过激光辐照等エ艺将非晶硅层晶化形成多晶硅层3,所述基板可为透明玻璃或者石英等基板;S2.如图3所示,将所述多晶硅层进行刻蚀形成N型沟道区域和P型沟道区域;通 过一次构图エ艺在对应于所述N沟道区域形成光刻胶半保留区域,在对应于所述P沟道区域形成光刻胶全保留区域;;其中,所述通过一次构图エ艺形成光刻胶半保留区域4和所述光刻胶全保留区域5可以利用半色调掩膜版或者灰色调掩膜版实现。S3.采用灰化工艺将光刻胶半保留区域的光刻胶去除并保留部分光刻胶全保留区域的光刻胶,如图4所示,采用离子注入的方式注入磷原子,形成N沟道4,离子注入采用的气体可以是PH3/H2或者PC13/H2 ;S4.如图5所示,通过湿法或者干法剥离去除光刻胶全保留区域的光刻胶并注入硼原子形成P沟道。控制硼原子注入量,不在N型区域形成反型沟道,硼原子注入采用的气体可以是B2H6/H2或BF3/H2。本实施例通过一次构图形成光刻胶半保留区域和光刻胶全保留区域,达到了減少一次构图エ艺的技术效果,节省了 CMOS器件的制造成本,解决了现有技术中低温多晶硅エ艺复杂、基于低温多晶硅エ艺的显示器件成本高的技术问题。可选的,在步骤SI前,可进行步骤SO :在基板上通过PECVD方法沉积厚度为100 4000A的缓冲层2,缓冲层可选用SiNx/Si02或SiO2 ;如图2所示可选的,形成所述栅电极的步骤包括S5.通过PECVD的方式沉积厚度为500 〗0000人的栅氧化层5,栅氧化层5可选用SiNx/Si02或SiO2 ;然后通过溅射或热蒸发的方法在所述栅氧化层上沉积单层或多层的金属或者合金形成金属层,该金属层的厚度约为1000 5000A,该金属可选自Al、Ta、Cr、Mo等的任ー种;利用一次光刻形成栅电极6。如图6所示,可利用栅电极作为N型轻掺杂的掩膜板进行源漏轻掺杂形成轻掺杂层7。可选的,形成所述欧姆接触层的步骤包括S6.如图7所示,采用离子注入的方式注入硼原子进行重掺杂,形成P沟道欧姆接触层8,离子注入采用的气体可以是B2H6/H2或BF3/H2 ;S7.在形成所述P沟道欧姆接触层后,通过掩膜板采用离子注入的方式注入磷原子进行重掺杂,形成N沟道欧姆接触层9。离本文档来自技高网...

【技术保护点】
一种CMOS晶体管的制造方法,包括在基板上形成沟道、栅电极、欧姆接触层和源、漏电极;其中形成所述沟道的步骤包括:S1.在基板上沉积非晶硅层,然后将所述非晶硅层晶化为多晶硅层;S2.将所述多晶硅层进行刻蚀形成N型沟道区域和P型沟道区域;通过一次构图工艺对应于所述N沟道区域形成光刻胶半保留区域,对应于所述P沟道区域形成光刻胶全保留区域;S3.采用灰化工艺将光刻胶半保留区域的光刻胶去除并保留部分光刻胶全保留区域的光刻胶,采用离子注入的方式注入磷原子,形成N沟道;S4.通过湿法或者干法剥离去除光刻胶全保留区域的光刻胶并注入硼原子形成P沟道。

【技术特征摘要】

【专利技术属性】
技术研发人员:孙冰
申请(专利权)人:京东方科技集团股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1