流水线模数转换器制造技术

技术编号:10696290 阅读:342 留言:0更新日期:2014-11-26 23:52
本发明专利技术公开了一种流水线模数转换器,相邻两级级模块中的后一级模块包括第二运算放大器,前后一级模块分别工作于保持模式和采样模式时,第二运算放大器的输入端连接前一级模块的第一运算放大器的输入端、第二运算放大器的输出端连接到后一级模块的采样保持模块的第一输入端,第二运算放大器将前一级模块的第一运算放大器的输入端的输入失调电压进行放大后得到误差放大信号并输入到采样保持模块中,采样保持模块将前一级模块的输出模拟信号减去误差放大信号得到采样模拟信号。本发明专利技术能有效减少或消除级模块的运算放大器的增益有限导致的非线性误差,能提高电路的工作速度。

【技术实现步骤摘要】
流水线模数转换器
本专利技术涉及一种半导体集成电路,特别是涉及一种流水线模数转换器(ADC)。
技术介绍
流水线ADC是一种既能实现高速又能实现相当分辨率的模数转换器结构,在通信系统中应用广泛,对性能的要求也越来越高。运算放大器是流水线ADC中的核心模块,理想状态下运放即运算放大器的直流增益为无穷大。然而实际中,运放的增益是有限的,从而在输入端产生误差电压即输入失调电压,导致流水线传输函数偏离理想曲线。现有的数字校正方法需要很长的时间实现准确校正,大大影响了流水线ADC的工作速度。现有流水线ADC是由多个级模块连接形成,如图1所示,是现有流水线ADC的级模块的运算放大器在理想状态下的结构示意图,级模块为1.5位每级(1.5bit/stage)结构,1.5位每级的级模块能输出2位数据,2位数据的有效值分别为00,01和10;11为冗余码。级模块包括:子模数转换器(未示出),用于将对输入模拟信号采样后形成的采样模拟信号转换为数字信号输出。余量增益电路,余量增益电路包括子数模转换器(未示出)、第一运算放大器101a和采样保持模块。子数模转换器用于将子模数转换器输出的数字信号转换为中间模拟信号Vdac,由于数字信号包括3个值即00,01和10,也即十进制的0,1和2;现有技术中中间模拟信号Vdac可以通过数字信号开关阵列进行控制使得中间模拟信号Vdac分别取电压-Vref、0和Vref之一。Vref为基准电压。用公式可以表示为:Vdac=(d-1)Vref,其中d取数字信号的值即0、1或2。余量增益电路包括采样模式和保持模式两种工作模式,工作模式由一对互为反相的第一时钟信号Φ1和第二时钟信号Φ1控制,即通过第一时钟信号Φ1和第二时钟信号Φ1控制对应的开关的通断来实现工作模式的切换。当第一时钟信号Φ1控制对应的开关导通、第二时钟信号Φ1控制对应的开关断开时,余量增益电路处于采样模式,此时采样保持模块为电容C1和电容C2形成的并联结构,电容C1和电容C2的第一端接地,第二端连接输入模拟信号Vin,采样后,电容C1和电容C2的第一端的电荷为:Q1=-(C1+C2)Vi(1)。当第一时钟信号Φ1控制对应的开关断开、第二时钟信号Φ1控制对应的开关导通时,余量增益电路处于保持模式,此时采样保持模块为电容C1和电容C2形成的串联结构,电容C1和电容C2的第一端连接第一运算放大器101a的反相输入端,电容C1的第二端连接第一运算放大器101a的输出端,电容C2的第二端连接中间模拟信号Vdac。由于理想状态下第一运算放大器101a的增益即放大倍数为无穷大,故第一运算放大器101a的正反相输入端为虚短,所以电容C1和电容C2的第一端的电压接地,此时电容C1和电容C2的第一端的电荷为:Q2=VdacC2-VoC1(2)。由Q1等于Q2,以及Vdac=(d-1)Vref,可以得到如下级模块的传输函数公式:上述分析是假设第一运算放大器101a的放大倍数为无穷大的前提下得出的,如果将考虑到运算放大器的增益为有限值以及运算放大器的输入端的寄生电容的影响在内,则传输函数和公式(3)会有偏离。如图2所示,是现有流水线ADC的级模块的运算放大器在非理想状态下的结构示意图;图2和图1相比,图2中增加了一个运算放大器101b的增益为有限值所等效的输入失调电压Vs的电压源,图2中输入失调电压Vs位于运算放大器101b的反相输入端,输入失调电压Vs的值为其中V0为运算放大器101b的输出电压,A为运算放大器101b的放大倍数。在运算放大器101b的反相输入端和地之间还包括由寄生电容Cp。当级模块处于采样模式时,电容C1和电容C2的第一端的电荷Q1的计算公式和公式(1)相同。而当级模块处于保持模式时,第一运算放大器101b开始工作,计算电容C1和电容C2的第一端的电荷Q2时需要将输入失调电压Vs和寄生电容CP考虑进来,此时的电荷Q2可以通过如下公式得到:Q2=(Vs-Vdac)C2+(Vs-Vo)C1+VsCp(4)由Q1和Q2的值相等可以得到如下级模块的传输函数公式:(5)其中是反馈系数,式(5)所示的输出电压与式(3)相比,损失了这是由有限的运放增益引起的,当A=∞,Vs=0时,式(5)会还原成式(3)的理想状态。在流水线ADC中,相邻的两级级模块交替工作在采样周期和放大即保持周期,且前一级在放大周期的输出电压作为后一级在采样周期的输入电压。如图3所示,现有流水线ADC的相邻两级级模块的工作状态结构示意图;图3中的级模块都采用全差分结构,前一级模块101i工作于放大周期,后一级模块101j工作于采样周期。运算放大器102i和102j都包括两个差分输入端和两个差分输出端。前一级模块101i包括两对由电容C101i和电容C102i串联形成的采样保持模块,每对电容C101i和电容C102i的第一端分别连接运算放大器102i的两个差分输入端中的一个,两个电容C101i的第二端分别连接运算放大器102i的两个差分输出端中的一个,两个电容C102i的第二端分别连接差分中间模拟信号Vdaci-和Vdaci+中的一个,运算放大器102i的两个差分输出端分别输出差分模拟输出信号Voi-和Voi+中的一个,运算放大器102i的两个差分输入端分别具有差分输入失调电压Vsi-和Vsi+中的一个。后一级模块101j包括两对由电容C101j和电容C102j并联形成的采样保持模块,两对并联的电容C101j和电容C102j的第一端分别连接运算放大器102j的两个差分输入端中的一个,运算放大器102j的两个差分输入端分别接地。两对并联的电容C101j和电容C102j的第二端分别连接差分模拟输出信号Voi-和Voi+中的一个。由图3可以看出,差分模拟输出信号Voi-和Voi+包括了差分中间模拟信号Vdaci-和Vdaci+所带来的误差损失,而差分模拟输出信号Voi-和Voi+又直接被后一级模块101j采样,这样后一级模块101j采样后得到的采样模拟信号的值和差分模拟输出信号Voi-和Voi+相同,后一级模块101j的采样模拟信号也会产生和差分模拟输出信号Voi-和Voi+相同的误差。后一级模块101j的采样模拟信号出现由前一级的输入失调电压Vs而传入的误差项,会导致流水线传输函数偏离理想曲线,大大增加流水线ADC的数字校正时间和校正难度,并大大降低了流水线ADC的工作速度。
技术实现思路
本专利技术所要解决的技术问题是提供一种流水线模数转换器,能有效减少或消除级模块的运算放大器的增益有限导致的非线性误差,能提高电路的工作速度。为解决上述技术问题,本专利技术提供的流水线模数转换器包括由多个级模块组成的流水线模数转换结构,各级所述级模块都包括模拟信号输入端、数字信号输出端和模拟信号输出端;第一级所述级模块的模拟信号输入端连接外部模拟信号,第一级外的其它各级所述级模块的模拟信号输入端连接上一级所述级模块的模拟信号输出端。各级所述级模块包括子模数转换器和余量增益电路,各级所述级模块的子模数转换器将输入模拟信号的采样模拟信号转换为数字信号输出;各级所述级模块的余量增益电路包括子数模转换器、第一运算放大器和采样保持模块,通过所述子数模转换器将输出的数字信号转化成中间模拟信号。各级所述级模块的余量增益本文档来自技高网
...
流水线模数转换器

【技术保护点】
一种流水线模数转换器,其特征在于:流水线模数转换器包括由多个级模块组成的流水线模数转换结构,各级所述级模块都包括模拟信号输入端、数字信号输出端和模拟信号输出端;第一级所述级模块的模拟信号输入端连接外部模拟信号,第一级外的其它各级所述级模块的模拟信号输入端连接上一级所述级模块的模拟信号输出端;各级所述级模块包括子模数转换器和余量增益电路,各级所述级模块的子模数转换器将输入模拟信号的采样模拟信号转换为数字信号输出;各级所述级模块的余量增益电路包括子数模转换器、第一运算放大器和采样保持模块,通过所述子数模转换器将输出的数字信号转化成中间模拟信号;各级所述级模块的余量增益电路包括采样模式和保持模式两种工作模式,各级所述级模块的余量增益电路的工作模式由一对互为反相的第一时钟信号和第二时钟信号控制,各奇数级的所述级模块的余量增益电路的工作模式相同且和各偶数级的所述级模块的余量增益电路的工作模式都相反;在采样模式时,各级所述级模块的余量增益电路的采样保持模块对输入模拟信号进行采样并得到采样模拟信号;在保持模式时,各级所述级模块的余量增益电路将所述采样模拟信号和所述中间模拟信号相减并通过所述第一运算放大器放大后形成输出模拟信号,所述第一运算放大器的输出端为对应的所述级模块的模拟信号输出端;至少一个相邻两级所述级模块中的后一级模块还包括一第二运算放大器,当相邻两级所述级模块的前一级模块工作于保持模式、所述后一级模块工作于采样模式时,所述第二运算放大器的输入端连接所述前一级模块的所述第一运算放大器的输入端、所述第二运算放大器的输出端连接到所述后一级模块的所述采样保持模块的第一输入端,所述采样保持模块的第二输入端作为所述后一级模块的模拟信号输入端并连接所述前一级模块的模拟信号输出端;所述第二运算放大器将所述前一级模块的所述第一运算放大器的输入端的输入失调电压进行放大后得到误差放大信号并输入到所述采样保持模块中,所述采样保持模块通过将所述前一级模块的输出模拟信号减去所述误差放大信号得到所述采样模拟信号;所述输入失调电压的值为所述第一运算放大器的输出模拟信号除以所述第一运算放大器的放大倍数,所述输入失调电压使所述第一运算放大器的输出模拟信号相对于放大倍数是无穷大的理想运算放大器小于一个误差偏离值,所述误差偏离值的大小为所述输入失调电压除以所述第一运算放大器的反馈系数,所述误差放大信号要求满足能够部分或全部抵消所述误差偏离值;当相邻两级所述级模块的前一级模块工作于采样模式、所述后一级模块工作于保持模式时,所述后一级模块的所述第二运算放大器的输出端和所述采样保持模块的第一输入端断开连接。...

【技术特征摘要】
1.一种流水线模数转换器,其特征在于:流水线模数转换器包括由多个级模块组成的流水线模数转换结构,各级所述级模块都包括模拟信号输入端、数字信号输出端和模拟信号输出端;第一级所述级模块的模拟信号输入端连接外部模拟信号,第一级外的其它各级所述级模块的模拟信号输入端连接上一级所述级模块的模拟信号输出端;各级所述级模块包括子模数转换器和余量增益电路,各级所述级模块的子模数转换器将输入模拟信号的采样模拟信号转换为数字信号输出;各级所述级模块的余量增益电路包括子数模转换器、第一运算放大器和采样保持模块,通过所述子数模转换器将输出的数字信号转化成中间模拟信号;各级所述级模块的余量增益电路包括采样模式和保持模式两种工作模式,各级所述级模块的余量增益电路的工作模式由一对互为反相的第一时钟信号和第二时钟信号控制,各奇数级的所述级模块的余量增益电路的工作模式相同且和各偶数级的所述级模块的余量增益电路的工作模式都相反;在采样模式时,各级所述级模块的余量增益电路的采样保持模块对输入模拟信号进行采样并得到采样模拟信号;在保持模式时,各级所述级模块的余量增益电路将所述采样模拟信号和所述中间模拟信号相减并通过所述第一运算放大器放大后形成输出模拟信号,所述第一运算放大器的输出端为对应的所述级模块的模拟信号输出端;至少一个相邻两级所述级模块中的后一级模块还包括一第二运算放大器,当相邻两级所述级模块的前一级模块工作于保持模式、所述后一级模块工作于采样模式时,所述第二运算放大器的输入端连接所述前一级模块的所述第一运算放大器的输入端、所述第二运算放大器的输出端连接到所述后一级模块的所述采样保持模块的第一输入端,所述采样保持模块的第二输入端作为所述后一级模块的模拟信号输入端并连接所述前一级模块的模拟信号输出端;所述第二运算放大器将所述前一级模块的所述第一运算放大器的输入端的输入失调电压进行放大后得到误差放大信号并输入到所述采样保持模块中,所述采样保持模块通过将所述前一级模块的输出模拟信号减去所述误差放大信号得到所述采样模拟信号;所述输入失调电压的值为所述第一运算放大器的输出模拟信号除以所述第一运算放大器的放大倍数,所述输入失调电压使所述第一运算放大器的输出模拟信号相对于放大倍数是无穷大的理想运算放大器小于一个误差偏离值,所述误差偏离值的大小为所述输入失调电压除以所述第一运算放大器的反馈系数,所述误差放大信号要求满足能够部分或全部抵消所述误差偏离值;当相邻两级所述级模块的前一级模块工作于采样模式、所述后一级模块工作于保持模式时,所述后一级模块的所述第二运算放大器的输出端和所述采样保持模块的第一输入端断开连接。2.如权利要求1所述的流水线模数转换器,其特征在于:各级所述级模块的余量增益电路包括所述子数模转换器、所述第一运算放大器、第一电容和第二电容;在采样模式时,由所述第一电容和所述第二电容并联形成所述采样保持模块,所述第一电容和所述第二电容的第一端连接在一起并作为所述采样保持模块的第一输入端,所述第一电容和所述第二电容的第二端连接在一起并作为所述采样保持模块的第二输入端;在保持模式时,所述第一电容和所述第二电容的第一端连接在一起并连接到所述第一运算放大器的输入端,所述第一电容的第二端连接所述第一运算放大器的...

【专利技术属性】
技术研发人员:朱红卫赵郁炜
申请(专利权)人:上海华虹宏力半导体制造有限公司
类型:发明
国别省市:上海;31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1