一种阵列基板及其驱动方法、显示装置制造方法及图纸

技术编号:8681800 阅读:148 留言:0更新日期:2013-05-09 01:59
本发明专利技术实施例提供一种阵列基板及其驱动方法、显示装置,涉及显示技术领域,可以避免水平线不良,提高显示装置产品的良率。阵列基板包括:以矩阵形式排列的多个像素组、与各像素组对应的横向排列的多行栅线、纵向排列的多列第一数据线和多列第二数据线,每个像素组包括第一像素单元和第二像素单元,第一像素单元和第二像素单元位于相邻的两行;栅线分别连接于所对应的像素组中的第一像素单元以及第二像素单元,第一数据线连接所对应的像素组中第一像素单元以向该第一像素单元提供数据信号,第二数据线连接所对应的像素组中第二像素单元以向该第二像素单元提供数据信号;其中,位于像素单元外围的所述栅线由同一层金属形成。

【技术实现步骤摘要】

本专利技术涉及显示
,尤其涉及一种阵列基板及其驱动方法、显示装置
技术介绍
目前,窄边框显示装置已逐渐成为显示产品发展的主流,得到具有更窄边框的显示装置的关键在于降低阵列基板中位于显示区域四周的栅线或数据线电路的范围。现有阵列基板可以如图1所示,包括由横纵交叉的栅线11和数据线12分割成的多个像素单元13,每一个像素单元13内具有TFT (Thin Film Transistor,薄膜晶体管)区域14,栅线11和数据线12通过TFT区域14内的TFT驱动该像素单元13工作。在现有的阵列基板中,位于像素单元13所在区域内部的栅线可以全部是由同一层金属形成,而在像素单元13的外围,由于封装区域宽度的限制,为了进一步降低栅线11的电阻,像素单元13外围的栅线通常采用不同层金属形成,例如,在实际显示装置产品中,奇数行的栅线输入的栅极驱动信号可以是从左侧进入像素区的,偶数行的栅线输入的栅极驱动信号可以是从右侧进入像素区的,其中,相邻两奇数行栅线的外围引线Illa与Illb由不同层金属形成,相邻两偶数行栅线的外围引线112a与112b同样由不同层金属形成。这样一种结构的阵列基板的不足之处在于,像素单元13外围的线路通常较长,且不同层的金属之间会出现比较大的电阻差异,尤其是对于线宽较细的栅线而言,相邻两行栅线之间所表现出的电阻差异整体偏大,在显示装置进行显示的过程中容易出现行与行之间显示的差异,造成水平线(H-1 ine)不良,这对产品的良率有很大的影响。
技术实现思路
本专利技术的实施例提供一种阵列基板及其驱动方法、显示装置,可以避免水平线不良,提闻显不装置广品的良 率。为达到上述目的,本专利技术的实施例采用如下技术方案:本专利技术实施例的一方面,提供一种阵列基板,其特征在于,包括:以矩阵形式排列的多个像素组、与各所述像素组对应的横向排列的多行栅线、纵向排列的多列第一数据线和多列第二数据线,每个所述像素组包括第一像素单元和第二像素单元,所述第一像素单元和所述第二像素单元位于相邻的两行;所述栅线分别连接于所对应的像素组中的第一像素单元以及第二像素单元,所述第一数据线连接所对应的像素组中第一像素单元以向该第一像素单元提供数据信号,所述第二数据线连接所对应的像素组中第二像素单元以向该第二像素单元提供数据信号;其中,位于所述像素单元外围的所述栅线由同一层金属形成。本专利技术实施例的另一方面,提供一种显示装置,包括如上所述的阵列基板。本专利技术实施例的又一方面,提供一种用于如权利要求1所述的阵列基板的驱动方法,其特征在于,所述方法包括以下述顺序执行的步骤:第一当前行栅线输入行驱动信号,控制与其对应的像素组中的第一像素单元以及第二像素单元打开;第一数据线输入第一控制信号,以使得对应于该行栅线的所述第一像素单元进行充电;第二数据线输入第二控制信号,以使得对应于该行栅线的所述第二像素单元进行充电;当前行栅线停止输入行驱动信号,对下一行栅线输入行驱动信号。本专利技术实施例提供的阵列基板及其驱动方法、显示装置,通过一条栅线控制与其相邻的相邻两行的第一像素单元以及第二像素单元,采用第一数据线向所述第一像素单元进行充电,第二数据线向所述第二像素单元进行充电,通过第一数据线和第二数据线依次向第一像素单元和第二像素单元输出信号从而实现阵列基板的逐行扫描,其中,位于所述像素单元外围的相邻的两条栅线由同一层金属形成。这样一来,可以有效的降低了栅线的布线数量,实现了栅线的单层金属布线,由于可以采用同一掩模工艺形成,从而降低了相邻两行栅线之间的电阻差异,避免了显示装置水平线不良现象的发生,提高了显示装置产品的良率。附图说明为了更清楚地说明本专利技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1为现有技术中一种阵列基板的结构示意图;图2为本专利技术实施例提供的一种阵列基板的结构示意图;图3为本专利技术实施例提供的另一阵列基板的结构示意图;图4为本专利技术实施例提供的阵列基板中多级输出单元的结构示意图;图5为本专利技术实施例提供的阵列基板中多级输出单元的电路连接示意图;图6为驱动本专利技术实施例所提供的阵列基板的控制信号的波形示意图;图7为本专利技术实施例提供的一种阵列基板驱动方法的流程示意图。具体实施例方式下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员所获得的所有其他实施例,都属于本专利技术保护的范围。本专利技术实施例提供的阵列基板,如图2所示,包括:以矩阵形式排列的多个像素组21、与各像素组21对应的横向排列的多行栅线22、纵向排列的多列第一数据线231和多列第二数据线232。每个像素组21包括第一像素单元211和第二像素单元212,该第一像素单元211和第二像素单元212位于相邻的两行。栅线22分别连接于所对应的像素组21中的第一像素单元211以及第二像素单元212,第一数据线231连接所对应的像素组21中第一像素单元211以向该第一像素单元211提供数据信号,第二数据线232连接所对应的像素组21中第二像素单元212以向该第二像素单元212提供数据信号;其中,位于像素单元外围的栅线22由同一层金属形成。本专利技术实施例提供的阵列基板,通过一条栅线控制与其相邻的相邻两行的第一像素单元以及第二像素单元,采用第一数据线向所述第一像素单元进行充电,第二数据线向所述第二像素单元进行充电,通过第一数据线和第二数据线依次向第一像素单元和第二像素单元输出信号从而实现阵列基板的逐行扫描,其中,位于所述像素单元外围的相邻的两条栅线由同一层金属形成。这样一来,可以有效的降低了栅线的布线数量,实现了栅线的单层金属布线,由于可以采用同一掩模工艺形成,从而降低了相邻两行栅线之间的电阻差异,避免了显示装置水平线不良现象的发生,提高了显示装置产品的良率。需要说明的是,第一数据线231与第二数据线232可以相互平行地设置于像素区域内的任意位置。在如图2所示的液晶显示面板中,第一数据线231和第二数据线232分别位于像素组21的两侧。这样一来,位于当前像素组21的第二数据线232与相邻像素区域的第一数据线231紧密相邻,从而无需额外增加黑矩阵结构以遮挡第二数据线232,保证了液晶显示面板的开口率。进一步地,当用一行栅线控制两行像素时,会遇到一个问题,S卩,栅线为高电平时,这两行像素都处于打开的状态。如果使用不同的数据线在这个时段同时充电,则因为数据信号不同,需要数据线加倍,这样数据线驱动电路(例如为数据线驱动集成电路(IC))的成本提高。而如果使用相同数量的数据线在不同的时段分别充电,则会遇到当在第一行像素充电完成,对第二行像素充电时,第一行像素发生漏电的问题。本专利技术通过设置多级输出单元,尤其是通过增加保持电容的方式,解决了这个问题。如图3所示,阵列基板还可以包括至少一个多级输出单元24。该多级输出单元24可以将数据线23驱动电路输出的信号分解为分别由第一数据线231和第二数据线232输出的数据信号。本文档来自技高网...

【技术保护点】
一种阵列基板,其特征在于,包括:以矩阵形式排列的多个像素组、与各所述像素组对应的横向排列的多行栅线、纵向排列的多列第一数据线和多列第二数据线,每个所述像素组包括第一像素单元和第二像素单元,所述第一像素单元和所述第二像素单元位于相邻的两行;所述栅线分别连接于所对应的像素组中的第一像素单元以及第二像素单元,所述第一数据线连接所对应的像素组中第一像素单元以向该第一像素单元提供数据信号,所述第二数据线连接所对应的像素组中第二像素单元以向该第二像素单元提供数据信号;其中,位于所述像素单元外围的所述栅线由同一层金属形成。

【技术特征摘要】
1.一种阵列基板,其特征在于,包括:以矩阵形式排列的多个像素组、与各所述像素组对应的横向排列的多行栅线、纵向排列的多列第一数据线和多列第二数据线, 每个所述像素组包括第一像素单元和第二像素单元,所述第一像素单元和所述第二像素单元位于相邻的两行; 所述栅线分别连接于所对应的像素组中的第一像素单元以及第二像素单元,所述第一数据线连接所对应的像素组中第一像素单元以向该第一像素单元提供数据信号,所述第二数据线连接所对应的像素组中第二像素单元以向该第二像素单元提供数据信号; 其中,位于所述像素单元外围的所述栅线由同一层金属形成。2.根据权利要求1所述的阵列基板,其特征在于,所述第一数据线和所述第二数据线分置于所述像素组的两侧。3.根据权利要求1或2所述的阵列基板,其特征在于,所述阵列基板还包括至少一个多级输出单元; 所述多级输出单元将数据线驱动电路输出的信号分解为分别由所述第一数据线和所述第二数据线输出的数据信号。4.根据权利要求3所述的阵列基板,其特征在于,所述多级输出单元包括: 第一输出模块,其将所述数据线驱动电路输出的信号转换为由所述第一数据线输出的第一数据信号; 第二输出模块,其将所述数据线驱动电路输出的信号转换为由所述第二数据线输出的第二数据信号。5.根据权利要求4所述的阵列基板,其特征在于,所述第一输出模块包括:...

【专利技术属性】
技术研发人员:李月薛艳娜王磊
申请(专利权)人:北京京东方光电科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1