本发明专利技术涉及一种集成电路,所述集成电路包括:时序信号分配电路,配置为分配一个指示预定的时序的时序信号;同步操作电路,配置为与所分配的时序信号同步操作;逻辑电路,配置为根据同步操作电路的操作结果执行预定的逻辑操作;以及电源部件,配置为把一个低于驱动时序信号分配电路的时序信号分配电路驱动电压的电压作为逻辑电路驱动电压供应到逻辑电路。
【技术实现步骤摘要】
本技术涉及集成电路。具体地讲,本技术涉及一种与时序信号同步操作的集成电路。
技术介绍
众所周知,当降低包括与诸如时钟信号的时序信号同步操作的电路(例如,触发器)的集成电路的驱动电压时,时滞的变化随驱动电压的降低呈指数形式增加。时滞为时序信号到达某一电路之前的延迟时间和时序信号到达与该电路不同的一个电路之前的延迟时间之间的差。时滞变化的增加可能导致诸如触发器的电路中时序误差的出现。时序误差指的是当时序信号从设计中所假定的范围到达电路时,由于时序的偏差所导致的电路中故障的出现。为了抑制时滞变化的这一增加,人们已经推出了一种控制集成电路的方法。在这一方法中,当降低驱动电压时,也同时降低集成电路的操作频率(例如,参照申请号为2010-118746的日本专利公开物)。通过把操作频率最多降低至不出现时序误差的程度,可在确保集成电路稳定操作的情况下,降低功耗。
技术实现思路
然而,在以上所描述的相关技术中,通常难以降低集成电路的功耗量。例如,如果需要把操作频率保持不变时降低驱动电压,则时滞变化会增加,如以上所描述的。而且,由于时滞变化的增大,集成电路的故障发生率变高。因此,当保持操作频率不变时,难以在确保集成电路稳定操作的情况下降低功耗量。人们将需要本技术,以容易地降低集成电路中的功耗量。根据本技术的一个实施例,提供了一种集成电路,所述集成电路包括时序信号分配电路,配置为分配一个指示预定的时序的时序信号;同步操作电路,配置为与所分配的时序信号同步操作;逻辑电路,配置为根据同步操作电路的操作结果执行预定的逻辑操作;以及电源部件,配置为把一个低于驱动时序信号分配电路的时序信号分配电路驱动电压的电压作为逻辑电路驱动电压供应到逻辑电路。这提供了这样一个操作供应了低于时序信号分配电路驱动电压的逻辑电路驱动电压。而且,在这一实施例中,电源部件还可以向同步操作电路供应具有与逻辑电路驱动电压的电压值相同电压值的电压。这提供了这样一个操作向同步操作电路供应了具有与逻辑电路驱动电压的电压值相同电压值的电压。另外,在这一实施例中,电源部件还可以向同步操作电路供应具有与时序信号分配电路驱动电压的电压值相同电压值的电压。这提供了这样一个操作向同步操作电路供应了具有与时序信号分配电路驱动电压的电压值相同电压值的电压。而且,在这一实施例中,电源部件还可以包括一个时序信号分配电路驱动电压控制器,其降低电源电压,并且把所降低的电压作为时序信号分配电路驱动电压供应到时序信号分配电路;以及一个逻辑电路驱动电压控制器,其降低所供应的时序信号分配电路驱动电压,并且把所降低的电压作为逻辑电路驱动电压供应到逻辑电路。这提供了这样一个操作把通过降低时序信号分配电路驱动电压所获得的电压作为逻辑电路驱动电压加以供应。另外,在这一实施例中,电源部件还可以包括一个时序信号分配电路驱动电压控制器,其降低电源电压,并且把所降低的电压作为时序信号分配电路驱动电压供应到时序信号分配电路;以及一个逻辑电路驱动电压控制器,其把电源电压降至一个比时序信号分配电路驱动电压低的电压,并且把所降低的电压作为逻辑电路驱动电压供应到逻辑电路。这提供了这样一个操作把通过降低电源电压所获得的电压作为时序信号分配电路驱动电压或者逻辑电路驱动电压加以供应。而且,在这一实施例中,集成电路还可以包括一个误差检测器,配置为检测同步操作电路中的误差,如果误差的检测频度等于或者高于一个预定的值,则电源部件可以升高时序信号分配电路驱动电压。这提供了这样一个操作如果误差的检测频度等于或者高于预定的值,则升高时序信号分配电路驱动电压。另外,在这一实施例中,如果误差的检测频度等于或者高于预定的值,则电源部件可以升高逻辑电路驱动电压。这提供了这样一个操作如果误差的检测频度等于或者高于预定的值,则升高逻辑电路驱动电压。根据本技术的另一个实施例,提供了一种集成电路,所述集成电路包括时序信号分配电路,配置为分配一个指示预定的时序的时序信号;同步操作电路,配置为与所分配的时序信号同步操作;逻辑电路,配置为根据同步操作电路的操作结果执行预定的逻辑操作;以及电源部件,配置为如果逻辑电路驱动电压低于第一电压,则把一个高于驱动逻辑电路的逻辑电路驱动电压的电压作为时序信号分配电路驱动电压供应到时序信号分配电路。这提供了这样一个操作如果逻辑电路驱动电压低于第一电压,则供应一个高于逻辑电路驱动电压的时序信号分配电路驱动电压。而且,在这一实施例中,如果逻辑电路驱动电压比高于第一电压的第二电压高,则电源部件可以把一个低于逻辑电路驱动电压的电压作为时序信号分配电路驱动电压供应到时序信号分配电路。这提供了这样一个操作如果逻辑电路驱动电压比第二电压高,则供应低于逻辑电路驱动电压的时序信号分配电路驱动电压。另外,在这一实施例中,如果逻辑电路驱动电压低于第一电压,则电源部件可以保持逻辑电路驱动电压的电压值和时序信号分配电路驱动电压的电压值之间的差不变。这提供了这样一个操作如果逻辑电路驱动电压低于第一电压,则保持逻辑电路驱动电压的电压值和时序信号分配电路驱动电压的电压值之间的差不变。而且,在这一实施例中,如果逻辑电路驱动电压低于第一电压,则电源部件可以把第一电压作为时序信号分配电路驱动电压供应到时序信号分配电路。这提供了这样一个操作如果逻辑电路驱动电压低于第一电压,则把第一电压作为时序信号分配电路驱动电压加以供应。本技术的实施例可以提供在集成电路中能够容易地降低功耗量的良好效果。附图简述附图说明图1为描述第一实施例中集成电路的一个配置实例的结构图;图2A和2B描述了第一实施例中时钟分配器的一个配置实例;图3为描述第一实施例中时钟分配器和同步操作电路的一个配置实例的电路图;图4为描述第一实施例中与时钟信号的上升同步的同步操作电路的一个操作实例的时序图;图5为描述第一实施例的第一修改实例中时钟分配器和同步操作电路的一个配置实例的电路图;图6为描述第一实施例的第二修改实例中时钟分配器和同步操作电路的一个配置实例的电路图;图7为描述第一实施例的第三修改实例中时钟分配器和同步操作电路的一个配置实例的电路图;图8为描述第一实施例的第三修改实例中与时钟信号的下降同步的同步操作电路的一个操作实例的时序图;图9为描述第一实施例的第四修改实例中时钟分配器和同步操作电路的一个配置实例的电路图;图10为描述第一实施例的第五修改实例中时钟分配器和同步操作电路的一个配置实例的电路图;图11为描述第二实施例中集成电路的一个配置实例的结构图;图12为描述第二实施例中时钟分配器和同步操作电路的一个配置实例的电路图;图13为描述第二实施例中触发器的一个配置实例的电路图;图14为描述第二实施例中主时钟分配电路的一个配置实例的电路图;图15为描述第二实施例中子时钟分配电路的一个配置实例的电路图;图16为描述第二实施例中误差测量部件的一个配置实例的结构图;图17为描述第二实施例中误差检测电路的一个配置实例的电路图;图18为描述第二实施例中时钟分配电路控制器的一个配置实例的结构图;图19为描述第二实施例中时钟分配电路控制器的一个操作实例的流程图;图20为描述第二实施例的第一修改实例中时钟分配器和同步操作电路的一个配置实例的电路图;图21为描述第二实施例的第二修改实例中时钟分配器和同步操作电本文档来自技高网...
【技术保护点】
一种集成电路,包含时序信号分配电路,配置为分配指示预定的时序的时序信号;同步操作电路,配置为与所分配的时序信号同步操作;逻辑电路,配置为根据同步操作电路的操作结果执行预定的逻辑操作;以及电源部件,配置为把低于驱动时序信号分配电路的时序信号分配电路驱动电压的电压作为逻辑电路驱动电压供应到逻辑电路。
【技术特征摘要】
...
【专利技术属性】
技术研发人员:平入孝二,
申请(专利权)人:索尼公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。