【技术实现步骤摘要】
本技术涉及集成电路。具体地讲,本技术涉及一种与时序信号同步操作的集成电路。
技术介绍
众所周知,当降低包括与诸如时钟信号的时序信号同步操作的电路(例如,触发器)的集成电路的驱动电压时,时滞的变化随驱动电压的降低呈指数形式增加。时滞为时序信号到达某一电路之前的延迟时间和时序信号到达与该电路不同的一个电路之前的延迟时间之间的差。时滞变化的增加可能导致诸如触发器的电路中时序误差的出现。时序误差指的是当时序信号从设计中所假定的范围到达电路时,由于时序的偏差所导致的电路中故障的出现。为了抑制时滞变化的这一增加,人们已经推出了一种控制集成电路的方法。在这一方法中,当降低驱动电压时,也同时降低集成电路的操作频率(例如,参照申请号为2010-118746的日本专利公开物)。通过把操作频率最多降低至不出现时序误差的程度,可在确保集成电路稳定操作的情况下,降低功耗。
技术实现思路
然而,在以上所描述的相关技术中,通常难以降低集成电路的功耗量。例如,如果需要把操作频率保持不变时降低驱动电压,则时滞变化会增加,如以上所描述的。而且,由于时滞变化的增大,集成电路的故障发生率变高。因此,当保持 ...
【技术保护点】
一种集成电路,包含时序信号分配电路,配置为分配指示预定的时序的时序信号;同步操作电路,配置为与所分配的时序信号同步操作;逻辑电路,配置为根据同步操作电路的操作结果执行预定的逻辑操作;以及电源部件,配置为把低于驱动时序信号分配电路的时序信号分配电路驱动电压的电压作为逻辑电路驱动电压供应到逻辑电路。
【技术特征摘要】
...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。