移位寄存器及其驱动方法和阵列基板、显示装置制造方法及图纸

技术编号:8272047 阅读:201 留言:0更新日期:2013-01-31 04:29
本发明专利技术公开了一种移位寄存器及其驱动方法和阵列基板、显示装置,用以减少移位寄存器所需要的布线空间,其中,移位寄存器包括控制单元和多个输出子单元,其中:所述控制单元,包含多个输出端口,各输出端口用于在第一设定时间段内,按照控制时序依次输出栅线控制信号;并在第二设定时间段内,按照控制时序以与第一设定时间段内栅线控制信号的输出顺序相反或者相同的顺序依次输出栅线控制信号;每一输出子单元分别与所述控制单元的一输出端口连接,各输出子单元用于将与自身连接的输出端口输出的栅线控制信号至少分为第一栅线控制信号和第二栅线控制信号分别输出。

【技术实现步骤摘要】
本专利技术涉及平板显示
,尤其涉及一种移位寄存器及其驱动方法和阵列基板、显示装置
技术介绍
平板显示器,因其超薄节能而发展迅速。多数平板显示器中要用到移位寄存器,目前,通过GOA (Gate on Array)方法实现的移位寄存器不但能够节约成本,还能减少一道显示面板的制作工序,所以近几年来,GOA技术被广泛应用于平板显示器制造工艺中。如图I所示,其为一种目前的GOA设计方案,其中包括多个分层且级联的移位寄存器单元U1, U2, U3. . . Uno每一单元Un( l〈n〈N)的输出信号除了分别连接到一条栅线G_1,G_2,G_2,……-1,G_N外,还分别连接到其相邻的上下单元Ulri和Un+1,分别对相邻的单元起到复位和启动的作用,其中,第一级移位寄存器与启动脉冲信号STP连接。各移位寄存器还分 别与参考信号VSS和复位信号Reset连接,以及编号为奇数的移位寄存器与时钟脉冲信号CLK连接,编号为偶数的移位寄存器与时钟脉冲信号CLKB连接。由于现有设计方案中,每一个GOA单元只能控制一条栅线,因此需要的布线空间较大,尤其在小尺寸的面板上比较难应用。
技术实现思路
本专利技术实施例提供一种移位寄存器及其驱动方法、阵列基板和显示装置,用以减少移位寄存器所需要的布线空间。本专利技术实施例提供一种移位寄存器,包括控制单元和多个输出子单元,其中所述控制单元,包含多个输出端口,各输出端口用于在第一设定时间段内,按照控制时序依次输出栅线控制信号;并在第二设定时间段内,按照控制时序以与第一设定时间段内栅线控制信号的输出顺序相反的顺序依次输出栅线控制信号;每一输出子单元分别与所述控制单元的一输出端口连接,各输出子单元用于将与自身连接的输出端口输出的栅线控制信号至少分为第一栅线控制信号和第二栅线控制信号分别输出。本专利技术实施例提供一种移位寄存器驱动方法,包括接收控制单元输出的栅线控制信号,其中,在第一设定时间段内,所述栅线控制信号为所述控制单元按照控制时序依次输出的;且在第二设定时间段内,所述栅线控制信号为所述控制子元按照控制时序,以与第一设定时间段内的栅线控制信号的输出顺序相反或者相同的顺序依次输出的;将接收到的栅线控制信号分为第一栅线控制信号和第二栅线控制信号分别输出。本专利技术实施例提供一种阵列基板,包括上述移位寄存器。本专利技术实施例提供一种显示装置,包括彩膜基板、阵列基板以及位于所述彩膜基板和阵列基板之间的液晶,所述阵列基板包括上述移位寄存器。本专利技术实施例提供的移位寄存器及其驱动方法、阵列基板和显示装置,移位寄存器有控制子单元和输出子单元组成,其中,控制单元包含多个输出端口,每一输出端口分别与一输出子单兀连接,各输出端口用于在第一设定时间段内按照控制时序依次输出栅线控制信号;并在第二设定时间段内,按照控制时序,以与第一设定时间段内栅线控制信号的输出顺序相反的顺序依次输出栅线控制信号,输出子单元用于将与自身连接的输出端口输出的控制信号分为两个栅线控制信号分别输出,这样,由于一个输出端口可以分别输出两个栅线控制信号,从而,减小了移位寄存器所需要的布线空间。本专利技术的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本专利技术而了解。本专利技术的目的和其他优点可通过在所写的说明书、权利要求书、以及附图中所特别指出的结构来实现和获得。附图说明图I为现有技术中,GOA结构示意图;·图2为本专利技术实施例中,移位寄存器的结构示意图;图3为本专利技术实施例中,控制子单元的一种可能的结构示意图;图4为本专利技术实施例中,输出子单元的一种可能的结构示意图;图5为本专利技术实施例中,控制子单元与输出子单元的连接示意图;图6为本专利技术实施例中,控制信号、脉冲信号、启动脉冲信号及复位单元在一帧显示画面的控制时序示意图;图7为本专利技术实施例中,前半帧的驱动过程中对应的电路结构示意图;图8为本专利技术实施例中,后半帧的驱动过程中对应的电路结构示意图;图9为本专利技术实施例中,第一栅线控制信号和第二栅线控制信号在每一控制时序的输出示意图;图10为本专利技术实施例中,控制子单元中包括放电电路的具体结构示意图;图11为本专利技术实施例中,移位寄存器驱动方法实施流程示意图。具体实施例方式本专利技术实施例提供一种移位寄存器及其驱动方法、阵列基板和显示装置,用以减小移位寄存器所需要的布线空间。以下结合说明书附图对本专利技术的优选实施例进行说明,应当理解,此处所描述的优选实施例仅用于说明和解释本专利技术,并不用于限定本专利技术,并且在不冲突的情况下,本专利技术中的实施例及实施例中的特征可以相互组合。如图2所示,为本专利技术实施例提供的移位寄存器的结构示意图,包括控制单元21和多个输出子单元22,控制单元21包含多个输出端口 211,每一输出端口 211分别与一输出子单元22连接,其中各输出端口用于在第一设定时间段内,按照控制时序依次输出栅线控制信号;并在第二设定时间段内,按照控制时序,以与第一设定时间段内栅线控制信号的输出顺序相反或者相同的顺序依次输出栅线控制信号;各输出子单元22,用于将与自身连接的输出端口输出的栅线控制信号至少分为第一栅线控制信号和第二栅线控制信号分别输出。其中,当在第二设定时间段内,按照控制时序以与第一设定时间段内栅线控制信号的输出顺序相反的顺序依次输出栅线控制信号时,在第一设定时间段结束后,需要向控制单元输入一个反向的启动脉冲,该启动脉冲可以是通过人为控制输入,也可以通过系统电路自动实现,当采用第二种方式,即通过系统电路自动实现时,本专利技术实施例提供的移位寄存器还可以包括一复位单元,用于第一设定时间段结束后,向控制单元21输入启动信号,以使得控制单元21在第二设定时间段内按照控制时序以与第一设定时间段内栅线控制信号的输出顺序相反的顺序依次输出栅线控制信号。 具体实施时,每一输出子单元22可以用于在第一设定时间段内,按照控制时序依次输出第一栅线控制信号,以及在第二设定时间段内,按照控制时序依次输出第二栅线控制信号。较佳地,上述第一设定时间段可以为每一显示画面的前半帧,第二设定时间段可以为每一显示画面的后半帧,这样,输出子单元22可以用于在每一显示画面的前半帧,按 照控制时序依次输出第一栅线控制信号,在每一显示画面的后半帧,按照控制时序依次输出第二栅线控制信号。具体实施时,控制单元21内部可以包含多个级联的控制子单元,每一控制子单元具有一个输出端口 211,每一输出端口连接一个输出子单兀22,用于输出栅线控制信号,除第一级和最后一级控制子单元,每一控制子单元Un (1<η<Ν,η,Ν为自然数,N为控制子单元的数目)的输出信号除了分别连接到一个输出子单元外,还分别连接到其相邻的上下单元Un-I和Un+Ι,其中,在正向扫描(从U1到Un扫描(I彡η彡N))时,分别对相邻的单元Un-I起到复位作用,还作为Un+Ι的启动和控制信号输入作用;其中,在反向扫描(从仏到仏扫描(I彡η彡N))时,分别对相邻的单元Un-I起到启动和控制信号输入作用,还作为Un+Ι的复位作用。各控制子单元还分别与参考信号VSS连接。或者,当每一控制子单元Un (l〈n〈N)的输出信号只作为Un-I或Un+Ι的启动信号时,每一控制子单元Un还与信号控制线Bil或Bi2连接,Bil或Bi2的信号作为本文档来自技高网...

【技术保护点】
一种移位寄存器,其特征在于,包括控制单元和多个输出子单元,其中:所述控制单元,包含多个输出端口,各输出端口用于在第一设定时间段内,按照控制时序依次输出栅线控制信号;并在第二设定时间段内,按照控制时序以与第一设定时间段内栅线控制信号的输出顺序相反或者相同的顺序依次输出栅线控制信号;每一输出子单元分别与所述控制单元的一输出端口连接,各输出子单元用于将与自身连接的输出端口输出的栅线控制信号至少分为第一栅线控制信号和第二栅线控制信号分别输出。

【技术特征摘要】
1.一种移位寄存器,其特征在于,包括控制单元和多个输出子单元,其中 所述控制单元,包含多个输出端口,各输出端口用于在第一设定时间段内,按照控制时序依次输出栅线控制信号;并在第二设定时间段内,按照控制时序以与第一设定时间段内栅线控制信号的输出顺序相反或者相同的顺序依次输出栅线控制信号; 每一输出子单元分别与所述控制单元的一输出端口连接,各输出子单元用于将与自身连接的输出端口输出的栅线控制信号至少分为第一栅线控制信号和第二栅线控制信号分别输出。2.如权利要求I所述的移位寄存器,其特征在于, 所述输出子单元,具体用于在第一设定时间段内,按照所述控制时序依次输出第一栅线控制信号,以及在第二设定时间段内,按照所述控制时序依次输出第二栅线控制信号。3.如权利要求I或2所述的移位寄存器,其特征在于,所述第一设定时间为每一显示画面的前半帧,所述第二设定时间为每一显示画面的后半帧。4.如权利要求I所述的移位寄存器,其特征在于,所述输出子单元,包括第一薄膜晶体管和第二薄膜晶体管,其中 所述第一薄膜晶体管和第二薄膜晶体管的漏极分别与所述控制子单元输出的栅线控制信号连接; 所述第一薄膜晶体管的栅极与第一控制信号连接; 所述第二薄膜晶体管的栅极和第二控制信号连接; 所述第一薄膜晶体管源极与第一栅线控制信号连接; 所述第二薄膜晶体管的源极与第二栅线控制信号连接。5.如权利要求4所述的移位寄存器,其特征在于, 在所述第一设定时间段内,所述第一控...

【专利技术属性】
技术研发人员:杨通马睿邵贤杰胡明
申请(专利权)人:合肥京东方光电科技有限公司京东方科技集团股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1