移位寄存器及其驱动方法和阵列基板、显示装置制造方法及图纸

技术编号:8272047 阅读:219 留言:0更新日期:2013-01-31 04:29
本发明专利技术公开了一种移位寄存器及其驱动方法和阵列基板、显示装置,用以减少移位寄存器所需要的布线空间,其中,移位寄存器包括控制单元和多个输出子单元,其中:所述控制单元,包含多个输出端口,各输出端口用于在第一设定时间段内,按照控制时序依次输出栅线控制信号;并在第二设定时间段内,按照控制时序以与第一设定时间段内栅线控制信号的输出顺序相反或者相同的顺序依次输出栅线控制信号;每一输出子单元分别与所述控制单元的一输出端口连接,各输出子单元用于将与自身连接的输出端口输出的栅线控制信号至少分为第一栅线控制信号和第二栅线控制信号分别输出。

【技术实现步骤摘要】
本专利技术涉及平板显示
,尤其涉及一种移位寄存器及其驱动方法和阵列基板、显示装置
技术介绍
平板显示器,因其超薄节能而发展迅速。多数平板显示器中要用到移位寄存器,目前,通过GOA (Gate on Array)方法实现的移位寄存器不但能够节约成本,还能减少一道显示面板的制作工序,所以近几年来,GOA技术被广泛应用于平板显示器制造工艺中。如图I所示,其为一种目前的GOA设计方案,其中包括多个分层且级联的移位寄存器单元U1, U2, U3. . . Uno每一单元Un( l〈n〈N)的输出信号除了分别连接到一条栅线G_1,G_2,G_2,……-1,G_N外,还分别连接到其相邻的上下单元Ulri和Un+1,分别对相邻的单元起到复位和启动的作用,其中,第一级移位寄存器与启动脉冲信号STP连接。各移位寄存器还分 别与参考信号VSS和复位信号Reset连接,以及编号为奇数的移位寄存器与时钟脉冲信号CLK连接,编号为偶数的移位寄存器与时钟脉冲信号CLKB连接。由于现有设计方案中,每一个GOA单元只能控制一条栅线,因此需要的布线空间较大,尤其在小尺寸的面板上比较难应用。专利技术内容本专利技术实施例本文档来自技高网...

【技术保护点】
一种移位寄存器,其特征在于,包括控制单元和多个输出子单元,其中:所述控制单元,包含多个输出端口,各输出端口用于在第一设定时间段内,按照控制时序依次输出栅线控制信号;并在第二设定时间段内,按照控制时序以与第一设定时间段内栅线控制信号的输出顺序相反或者相同的顺序依次输出栅线控制信号;每一输出子单元分别与所述控制单元的一输出端口连接,各输出子单元用于将与自身连接的输出端口输出的栅线控制信号至少分为第一栅线控制信号和第二栅线控制信号分别输出。

【技术特征摘要】
1.一种移位寄存器,其特征在于,包括控制单元和多个输出子单元,其中 所述控制单元,包含多个输出端口,各输出端口用于在第一设定时间段内,按照控制时序依次输出栅线控制信号;并在第二设定时间段内,按照控制时序以与第一设定时间段内栅线控制信号的输出顺序相反或者相同的顺序依次输出栅线控制信号; 每一输出子单元分别与所述控制单元的一输出端口连接,各输出子单元用于将与自身连接的输出端口输出的栅线控制信号至少分为第一栅线控制信号和第二栅线控制信号分别输出。2.如权利要求I所述的移位寄存器,其特征在于, 所述输出子单元,具体用于在第一设定时间段内,按照所述控制时序依次输出第一栅线控制信号,以及在第二设定时间段内,按照所述控制时序依次输出第二栅线控制信号。3.如权利要求I或2所述的移位寄存器,其特征在于,所述第一设定时间为每一显示画面的前半帧,所述第二设定时间为每一显示画面的后半帧。4.如权利要求I所述的移位寄存器,其特征在于,所述输出子单元,包括第一薄膜晶体管和第二薄膜晶体管,其中 所述第一薄膜晶体管和第二薄膜晶体管的漏极分别与所述控制子单元输出的栅线控制信号连接; 所述第一薄膜晶体管的栅极与第一控制信号连接; 所述第二薄膜晶体管的栅极和第二控制信号连接; 所述第一薄膜晶体管源极与第一栅线控制信号连接; 所述第二薄膜晶体管的源极与第二栅线控制信号连接。5.如权利要求4所述的移位寄存器,其特征在于, 在所述第一设定时间段内,所述第一控...

【专利技术属性】
技术研发人员:杨通马睿邵贤杰胡明
申请(专利权)人:合肥京东方光电科技有限公司京东方科技集团股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1