差分AB类放大器电路、驱动器电路以及显示装置制造方法及图纸

技术编号:4041233 阅读:228 留言:0更新日期:2012-04-11 18:40
本发明专利技术涉及差分AB类放大器电路、驱动器电路以及显示装置。本发明专利技术的驱动器电路包括差分AB类放大器电路,其包括:第一差分放大器电路,该第一差分放大器电路被构造为放大差分输入信号并且输出第一电压范围内的第一信号;第二差分放大器电路,该第二差分放大器电路被构造为放大差分输入信号并且输出第二电压范围内的第二信号;以及AB类输出电路,该AB类输出电路被构造为输入第一和第二信号作为差分信号并且放大差分信号,其中AB类输出电路包括:相位补偿电容部件;和电流缓冲器电路,该电流缓冲器电路被构造为控制流过相位补偿电容部件的电流。

【技术实现步骤摘要】

本专利技术涉及差分AB类放大器电路、以及提供有差分AB类放大器电路的驱动器电 路和显示装置。
技术介绍
为了同时驱动大量的电容负载,显示装置包括多个差分AB类放大器电路作为驱 动器电路。例如,这些驱动器电路中的每一个电压驱动LCD(液晶显示)面板的每列中的数 据线并且输出与显示数据相对应的模拟信号。因此,要求在电源电压的整个范围内能够进 行所谓的轨对轨输入/输出,并且连接差分AB类放大器的电压跟随器已经被用于此目的。 此外,这些驱动器电路要求低功率消耗。同时,液晶面板在尺寸上已经增加并且导致数据线上的寄生电容也已经增加。通 常,在连接两级差分放大器电路的电压跟随器与具有差分放大器的输入电路和用于放大来 自于差分放大器的信号的输出电路一起使用的情况下,当被施加给输出的负载电容增加时 其操作容易变得不稳定。在某些情况下,电路可能振荡。为此,连接两级差分放大器电路的 电压跟随器始终被提供有相位补偿电路以稳定操作。然而,相位补偿电路通常占据大面积, 并且对于具有大量的差分AB类放大器电路的整个显示装置驱动器电路的芯片面积的增加 有很大的影响,从而导致制造成本增加。因此,要被使用的差分AB类放大器电路特别要求 节省面积并且更加有效的相位补偿电路。例如,日本专利申请No. JP-2005-124120A公布了 AB类放大器电路作为具有相位 补偿的驱动器电路。图1是示出放大器电路的电路图。放大器电路包括N接收差分放大器 11、P接收差分放大器12以及AB类输出电路13。N接收差分放大器11包括N沟道MOS晶体管112、113、N沟道MOS晶体管111以 及P沟道MOS晶体管114、115。N沟道MOS晶体管112、113形成输入差分输入信号Vin (+) 和Vin(-)的N接收差分对。N沟道MOS晶体管111将由偏置电压層1控制的恒流提供给N 接收差分对。P沟道MOS晶体管114、115形成电流镜电路作为用于N接收差分对的有源负载。P接收差分放大器12包括P沟道MOS晶体管122、123、P沟道MOS晶体管121以 及N沟道MOS晶体管124、125。P沟道MOS晶体管122、123形成输入差分输入信号Vin (+) 和Vin(-)的P接收差分对。P沟道MOS晶体管121将由偏置电压BPl控制的恒流提供给P 接收差分对。N沟道MOS晶体管124、125形成电流镜电路作为用于P接收差分对的有源负载。AB类输出电路13包括P沟道MOS晶体管131、N沟道MOS晶体管132、P沟道MOS 晶体管133、N沟道MOS晶体管134、P沟道MOS晶体管135、N沟道MOS晶体管136以及相 位补偿电容145、146。P沟道MOS晶体管131在其栅极处接收N接收差分放大器11的输出 并且被连接在电压源VDD和输出节点Vout之间。N沟道MOS晶体管132在其栅极处接收P 接收差分放大器12的输出并且被连接在电压源VSS和输出节点之间。P沟道MOS晶体管133由偏置电压BP2控制并且将偏置馈送到P沟道MOS晶体管131。N沟道MOS晶体管134 由偏置电压BN2控制并且将偏置馈送到N沟道MOS晶体管132。P沟道MOS晶体管135和 N沟道MOS晶体管136被连接在晶体管131、132的栅极之间并且在各栅极处分别接收偏置 电压BP3、BN3以用作电平移位器。相位补偿电容145被连接在从N接收差分放大器11输 出的信号被施加到的输入节点(晶体管131的栅极)和输出节点Vout之间。相位补偿电 容146被连接在从P接收差分放大器12输出的信号被施加到的输入节点(晶体管132的 栅极)和输出节点Vout之间。在差分AB类放大器电路中,甚至在N接收差分放大器11和P接收差分放大器12 中的一个不进行操作的输入电压范围内,N接收差分放大器11和P接收差分放大器12中 的另一个进行操作,使得在由电压源VDD和VSS提供的电压之间的整个输入电压范围内能 够将信号传输到AB类输出电路13,即,能够进行轨对轨输入。如图1中所示,AB类差分放大器电路包括相位补偿镜电容145、146。相位补偿镜 电容145被连接在输出级中的P沟道MOS晶体管131的栅极和输出节点Vout之间。相位 补偿镜电容146被连接在输出级中的N沟道MOS晶体管132的栅极和输出节点Vout之间。 通过此种构造,在高频操作中,存在通过镜电容145、146的电流路径和通过输出级晶体管 131,132的驱动电流路径,从而必须引起相位延迟零点。相位延迟零点劣化相位裕度。提出多个众所周知的电路作为具有零点补偿效果的相位补偿电路。例如,在通常 简单的两级差分放大器中,已知使用零点补偿电阻的方法和通过电流缓冲晶体管切断作为 相位延迟零点的原因的依赖于频率的电流前馈路径的方法。将参考图2中所示的两级放大器电路描述使用零点补偿电阻的方法,其中通过具 有恒流源204和晶体管202的放大器电路放大差分放大器200的输出。差分放大器200的 输出被施加给晶体管202的栅极。从被连接至电压源VDD的恒流源204和晶体管202的漏 极之间的连接节点Vout输出放大的信号。相位补偿电容206被连接在晶体管202的栅极 和漏极之间。在这样的情况下,零点补偿电阻201与相位补偿电容206串联地连接在输出 节点Vout和晶体管202的栅极之间。零点补偿电阻201通常是数百kQ的电阻并且占据 大面积。将参考图3中所示的放大器电路描述切断电流前馈路径的方法,其中通过包括恒 流源304和晶体管302的放大器电路放大差分放大器200的输出。差分放大器200的输出 被施加给晶体管302的栅极。从被连接至电压源VDD的恒流源304和晶体管302的漏极之 间的连接节点Vout输出放大的信号。相位补偿电容306经由电流缓冲器晶体管301连接 在晶体管302的栅极和漏极之间。恒流源303、电流缓冲器晶体管301以及恒流源305按顺 序串联地连接在电压源VDD、VSS之间。因此,相位补偿电容306被连接在恒流源303和晶 体管301的连接节点与输出节点Vout之间,并且晶体管301和恒流源305的连接节点被连 接至晶体管302的栅极。如图3中所示,在其中通过电流缓冲器晶体管301切割依赖于频率的电流前馈路 径的相位补偿电路中,由于除了电流缓冲器晶体管301之外被添加到相位补偿电路的恒流 源303、305,使得相位补偿电路的面积增加。此外,电压源VDD和VSS之间的电流路径的数 目增加,导致功率消耗增加。引用列表专利文献1 JP2005-124120A
技术实现思路
本专利技术提供能够改进相位裕度的驱动器电路、显示装置以及驱动电路的方法。本专利技术的驱动器电路包括差分AB类放大器电路,其包括第一差分放大器电路, 该第一差分放大器电路被构造为放大差分输入信号并且输出第一电压范围内的第一信号; 第二差分放大器电路,该第二差分放大器电路被构造为放大差分输入信号并且输出第二电 压范围内的第二信号;以及AB类输出电路,该AB类输出电路被构造为输入第一和第二信号 作为差分信号并且放大差分信号,其中AB类输出电路包括相位补偿电容部件;和电流缓 冲器电路,该电流缓冲器电路被构造为控制流过相位补偿电容部件的电流。本专利技术的显示装置包括显示面板;和差分A本文档来自技高网
...

【技术保护点】
一种驱动器电路,所述驱动器电路具有差分AB类放大器电路,包括:第一差分放大器电路,所述第一差分放大器电路被构造为放大差分输入信号并且输出第一电压范围内的第一信号;第二差分放大器电路,所述第二差分放大器电路被构造为放大所述差分输入信号并且输出第二电压范围内的第二信号;以及AB类输出电路,所述AB类输出电路被构造为输入所述第一和所述第二信号作为差分信号并且放大所述差分信号,其中所述AB类输出电路包括:相位补偿电容部件;和电流缓冲器电路,所述电流缓冲器电路被构造为控制流过所述相位补偿电容部件的电流。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:久野晴彦
申请(专利权)人:瑞萨电子株式会社
类型:发明
国别省市:JP[日本]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1