The invention discloses a memory system including the memory system: a nonvolatile memory device includes a first storage region and a second storage area; and a controller, which comprises a first interface and the second interface and the first interface for data exchange between the first storage area and the main machine, and the second interface for data exchange between the second storage area and the host.
【技术实现步骤摘要】
包括多接口的存储器系统相关申请的交叉引用本申请要求于2016年8月22日向韩国知识产权局提交的申请号为10-2016-0106072的韩国专利申请的优先权,其公开内容通过引用而整体并入本文。
示例性实施例通常涉及一种半导体设计技术,并且更特别地,涉及一种包括非易失性存储器装置的存储器系统。
技术介绍
计算机环境范例已经转变至可随时随地使用的普适计算系统。由于该事实,诸如移动电话、数码相机和笔记本电脑的便携式电子装置的使用已经快速增长。这些便携式电子装置通常使用具有用于数据存储的存储器装置的存储器系统。存储器系统可以用作便携式电子装置的主存储器装置或辅助存储器装置。因为使用存储器装置的存储器系统不具有移动部件,所以它们提供优良的稳定性、耐久性、高信息访问速度和低功耗。具有这种优点的存储器系统的示例包括通用串行总线(USB)存储器装置、具有各种接口的存储卡和固态硬盘(SSD)。
技术实现思路
各种实施例涉及一种改进的存储器系统,其包括非易失性存储器装置以及能够在非易失性存储器装置和主机之间交换数据的至少两个接口。存储器系统可以用于各种用途。在实施例中,一种存储器系统可以包 ...
【技术保护点】
一种存储器系统,其包括:非易失性存储器装置,其包括第一存储区域和第二存储区域;以及控制器,其包括第一接口和第二接口,所述第一接口适于在所述第一存储区域和主机之间交换数据,并且所述第二接口适于在所述第二存储区域和所述主机之间交换数据。
【技术特征摘要】
2016.08.22 KR 10-2016-01060721.一种存储器系统,其包括:非易失性存储器装置,其包括第一存储区域和第二存储区域;以及控制器,其包括第一接口和第二接口,所述第一接口适于在所述第一存储区域和主机之间交换数据,并且所述第二接口适于在所述第二存储区域和所述主机之间交换数据。2.根据权利要求1所述的存储器系统,其中所述控制器进一步适于在预定时间段内检查所述第一接口和所述第二接口中的每一个的使用中的容量,并且适于基于所述第一接口和所述第二接口的所述检查的使用中的容量来改变所述非易失性存储器装置中的所述第一存储区域和所述第二存储区域中的每一个的容量。3.根据权利要求2所述的存储器系统,其中当在所述预定时间段内通过所述第一接口输入/输出的第一数据的第一大小比在所述预定时间段内通过所述第二接口输入/输出的第二数据的第二大小大至少预定大小时,所述控制器将所述非易失性存储器装置中的所述第一存储区域的所述容量增加预定数量,并且将所述非易失性存储器装置中的所述第二存储区域的所述容量减少所述预定数量,其中,当在所述预定时间段内通过所述第一接口输入/输出的第一数据的第一大小比在所述预定时间段内通过所述第二接口输入/输出的第二数据的第二大小小至少预定大小时,所述控制器将所述非易失性存储器装置中的所述第一存储区域的所述容量减少预定数量,并且将所述非易失性存储器装置中的所述第二存储区域的所述容量增加所述预定数量,并且其中,当在所述预定时间段内通过所述第一接口输入/输出的第一数据的第一大小与在所述预定时间段内通过所述第二接口输入/输出的第二数据的第二大小的差小于预定大小时,所述控制器将所述非易失性存储器装置中的所述第一存储区域和所述第二存储区域的所述容量保持为与在进入所述预定时间段之前确定的容量相同。4.根据权利要求2所述的存储器系统,其中当在所述预定时间段内通过所述第一接口输入/输出的第一数据的第一大小大于第一参考大小并且在所述预定时间段内通过所述第二接口输入/输出的第二数据的第二大小小于第二参考大小时,所述控制器将所述非易失性存储器装置中的所述第一存储区域的所述容量增加预定数量,并且将所述非易失性存储器装置中的所述第二存储区域的所述容量减少预定数量,并且其中当在所述预定时间段内通过所述第一接口输入/输出的所述第一数据的所述第一大小小于所述第一参考大小并且在所述预定时间段内通过所述第二接口输入/输出的所述第二数据的所述第二大小大于所述第二参考大小时,所述控制器将所述非易失性存储器装置中的所述第一存储区域的所述容量减少所述预定数量,并且将所述非易失性存储器装置中的所述第二存储区域的所述容量增加所述预定数量。5.根据权利要求4所述的存储器系统,其中当在所述预定时间段内通过所述第一接口输入/输出的所述第一数据的所述第一大小大于所述第一参考大小并且在所述预定时间段内通过所述第二接口输入/输出的所述第二数据的所述第二大小大于所述第二参考大小时,并且在所述预定时间段内通过所述第一接口输入/输出的所述第一数据的所述第一大小小于所述第一参考大小并且在所述预定时间段内通过所述第二接口输入/输出的所述第二数据的所述第二大小小于所述第二参考大小的情况下,所述控制器将所述非易失性存储器装置中的所述第一存储区域和所述第二存储区域的所述容量保持为与在进入所述预定时间段之前确定的容量相同。6.根据权利要求2所述的存储器系统,其中所述预定时间段的长度对应于预定时间间隔,并且其中所述控制器在从供给电力时或每当发生预定事件时开始以预定周期重复地应用所述预定时间段。7.根据权利要求1所述的存储器系统,其中所述控制器包括:时钟生成单元,其适于生成第一时钟和第二时钟,所述第一时钟具有比所述第二时钟相对更高的频率;以及传送单元,其适于通过响应于所述第一时钟操作的所述第一接口向/从所述主机输入/输出所述第一存储区域的输出/输入数据,并且适于通过响应于所述第二时钟操作的所述第二接口向/从所述主机输入/输出所述第二存储区域的输出/输入数据。8.根据权利要求1所述的存储器系统,其中所述控制器使用所述第一存储区域作为所述主机的主存储器装置,并且使用所述第二存储区域作为所述主机的存储器。9.根据权利要求8所述的存储器系统,其中所述第一接口包括双列直插存储器模块接口,即DIMM接口,并且第二接口包括高速-PCI接口,即高速外围组件互连:PCI-e接口。10.根据权利要求9所述的存储器系统,其中所述非易失性存储器装置包括以下存储器中的任意一种存储器:闪速存储器、相变随机存取存储器,即PCRAM、电阻随机存取存储器,即RRAM、铁电随机存取存储器,即FRAM、磁阻RAM,即MRAM和自旋转移力矩随机存取存储器,即STT-RAM。11.一种存储器系统,其包括:第一非易失性存储器装置,其包括第一存储区域和第二存储区域;第二非易失性存储器装置,其包括第三存储区域和第四存储区域;以及控制器,其包括用于关于主机输入/输出数据的第一接口和第二接口,并且其适...
【专利技术属性】
技术研发人员:李峻瑞,
申请(专利权)人:爱思开海力士有限公司,
类型:发明
国别省市:韩国,KR
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。