时钟传输电路和包括时钟传输电路的半导体装置制造方法及图纸

技术编号:46625245 阅读:0 留言:0更新日期:2025-10-14 21:21
一种时钟传输电路包括:第一反相器,被配置成将通过时钟输入端子接收的输入时钟信号反相以生成反相时钟信号,以及将反相时钟信号输出到时钟输出端子;反馈阻抗电路,与第一反相器并联连接在时钟输出端子和时钟输入端子之间;以及反相器链单元,包括以链形式连接的奇数个第二反相器,连接到时钟输出端子,并且被配置成将反相时钟信号反相以生成输出时钟信号,并且将输出时钟信号输出到时钟输出端子,其中第二反相器的大小小于第一反相器的大小。

【技术实现步骤摘要】

本公开的多种实施例涉及一种半导体设计,更具体地,涉及能够最小化传播延迟的时钟传输电路和包括时钟传输电路的半导体装置


技术介绍

1、电子装置可以包括许多电子组件。在电子装置之中,计算机系统可以包括许多由半导体制成的半导体装置。构成计算机系统的半导体装置可以通过传输和接收时钟信号和数据来彼此通信。随着近来半导体装置的操作速度的提高,时钟信号的频率也增大。

2、半导体装置包括诸如时钟树的时钟分配网络,以便将时钟信号分配到各种内部电路。时钟树可以通过驱动时钟信号来将时钟信号供应到半导体装置内部的各种电路。然而,随着时钟信号的频率增大以及时钟信号的脉冲宽度减小,精确地供应时钟信号变得愈发困难。时钟信号的传输定时也可能被延迟。为了精确地驱动和供应时钟信号,已经提出了各种方法,代表性的方法是通过执行去加重(de-emphasis)操作来驱动时钟信号。


技术实现思路

1、本公开的多种实施例旨在提供一种时钟传输电路以及包括时钟传输电路的半导体装置,该时钟传输电路能够通过最小的电路改变来最小化传播延迟。

...

【技术保护点】

1.一种时钟传输电路,包括:

2.根据权利要求1所述的时钟传输电路,其中,所述第一反相器的大小是所述第二反相器的大小的六倍。

3.根据权利要求1所述的时钟传输电路,其中,所述第二反相器包括至少三个反相器。

4.根据权利要求1所述的时钟传输电路,其中,所述反相器链单元的输入端子和输出端子共同连接到所述时钟输出端子。

5.一种半导体装置,包括:

6.根据权利要求5所述的半导体装置,其中,所述第一反相器的大小是所述第二反相器的大小的六倍。

7.根据权利要求5所述的半导体装置,其中,所述第二反相器包括至少三个反相器。

...

【技术特征摘要】

1.一种时钟传输电路,包括:

2.根据权利要求1所述的时钟传输电路,其中,所述第一反相器的大小是所述第二反相器的大小的六倍。

3.根据权利要求1所述的时钟传输电路,其中,所述第二反相器包括至少三个反相器。

4.根据权利要求1所述的时钟传输电路,其中,所述反相器链单元的输入端子和输出端子共同连接到所述时钟输出端子。

5.一种半导体装置,包括:

6.根据权利要求5所述的半导体装置,其中,所述第一反相器的大小是所述第二反相器的大小的六倍。

7.根据权利要求5所述的半导体装置,其中,所述第二反相器包括至少三个反相器。

8.根据权利要求5所述的半导体装置,其中,所述反相器链单元的输入端子和输出端子共同连接到所述时钟输出端子。

9.根据权利要求5所述的半导体装置,进一步包括:

10.一种时钟传输电路,包括:

11.根据权利要求10所述的时钟传输电路,其中,所述传输单元通过以链形式连接在所述第一节点和所述第二节点之间的奇数编号顺序的所述第一驱动单元和偶数编号顺序的所述第二驱动单元来传输所述时钟信号。

12.根据权利要求10所述的时钟传输电路,其中,所述传输单元通过以链形式连接在所述第一节点和所述第二节点之间的偶数编号顺序的所述第一驱动单元和奇数编号顺序的所述第二驱动单元来传输所述时钟信号。

...

【专利技术属性】
技术研发人员:徐范圭具本光安顺成玉成华张俊瑞崔恩志洪在亨
申请(专利权)人:爱思开海力士有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1