【技术实现步骤摘要】
本公开涉及一种集成电路技术,包括但不限于接收器电路,以及包括该接收器电路的半导体装置和半导体系统。
技术介绍
1、电子设备包括许多电子元件,在电子设备中,计算机系统包括许多由半导体制成的半导体装置。构成计算机系统的半导体装置与时钟信号同步地执行数据通信。第一半导体装置与时钟信号同步地传输数据,而与第一半导体装置相连的第二半导体装置与该时钟信号同步地接收数据。
2、为了执行高速数据通信,半导体装置通过串行总线被连接。半导体装置可串行化内部数据并通过串行总线将串行化数据传输至另一半导体装置。该半导体装置可并行化通过串行总线从另一半导体装置接收的数据并将并行化数据生成为内部数据。半导体装置可包括串行化器-解串器(serdes),该串行化器-解串器串行化内部数据或并行化所接收的数据。数据可作为单端信号通过串行总线传输。因此,半导体装置可包括具有伪差分结构的接收器电路,该接收器电路通过将数据与参考电压进行比较来接收通过串行总线传输的数据。
技术实现思路
1、在实施例中,一种接收器电路可以
...【技术保护点】
1.一种接收器电路,包括:
2.根据权利要求1所述的接收器电路,其中,所述第一接收器包括:
3.根据权利要求1所述的接收器电路,其中,所述第二接收器包括:
4.根据权利要求1所述的接收器电路,其中,所述第一延迟电路包括:
5.根据权利要求4所述的接收器电路,其中,所述电压信息信号包括高电压信号和低电压信号;
6.根据权利要求4所述的接收器电路,其中,所述电压信息信号包括高电压信号、中间电压信号和低电压信号;
7.根据权利要求4所述的接收器电路,其中,所述第一延迟控制信号包括第一控制信号和第二控制信
...
【技术特征摘要】
1.一种接收器电路,包括:
2.根据权利要求1所述的接收器电路,其中,所述第一接收器包括:
3.根据权利要求1所述的接收器电路,其中,所述第二接收器包括:
4.根据权利要求1所述的接收器电路,其中,所述第一延迟电路包括:
5.根据权利要求4所述的接收器电路,其中,所述电压信息信号包括高电压信号和低电压信号;
6.根据权利要求4所述的接收器电路,其中,所述电压信息信号包括高电压信号、中间电压信号和低电压信号;
7.根据权利要求4所述的接收器电路,其中,所述第一延迟控制信号包括第一控制信号和第二控制信号;以及
8.根据权利要求4所述的接收器电路,其中,所述第二延迟电路包括:
9.根据权利要求1所述的接收器电路,还包括对齐电路,所述对齐电路与对齐时钟信号同步地分别从所述第一延迟输出信号和所述第二延迟输出信号生成第一对齐输出信号和第二对齐输出信号。
10.根据权利要求1所述的接收器电路,其中,所述电压信息信号包括高电压信号和低电压信号;以及
11.根据权利要求1所述的接收器电路,其中,所述电压信息信号包括高电压信号、中间电压信号和低电压信号;
12.一种接收器电路,包括:
13.根据权利要求12所述的接收器电路,其中,所述第一延迟电路:随着所述第一输出信号的所述电压电平与所述参考电压的所述电压电平之差减小而减小所述第一输出信号的延迟时间段;以及随着所述第一输出信号的所述电压电平与所述参考电压的所述电压电平之差增大而增大所述第一输出信号的所述延迟时间段。
14.根据权利要求12所述的接收器电路,其中,所述第一延迟电路包括:
15.根据权利要求12所述的接收器电路,其中,所述第二延迟电路:随着所述第二输出信号的所述电压电平与所述参考电压的所述电压电平之差减小而减小所述第二输出信号的延迟时间段;以及随着所述第二输出信号的所述电压电平与所述参考电压的所述电压电平之差增大而增大所述第二输出信号的所述延迟时间段。
16.根据权利要求12所述的接收器电路,其中,所...
【专利技术属性】
技术研发人员:崔盛弼,
申请(专利权)人:爱思开海力士有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。