移位寄存器及其驱动方法、栅极驱动电路技术

技术编号:13675223 阅读:64 留言:0更新日期:2016-09-08 00:51
本发明专利技术提供一种移位寄存器及其驱动方法、栅极驱动电路,属于栅极驱动电路技术领域,其可至少部分解决现有的具有分时驱动功能的移位寄存器在暂停工作时第一节点的电平可能变化,从而影响后续显示的问题。本发明专利技术的移位寄存器包括电容、第一暂停端,所述电容的第一极连接第一节点,所述第一暂停端用于输入第一暂停信号以使移位寄存器暂停工作,且所述移位寄存器还包括:保持单元,与所述第一节点和第一暂停端相连,用于在所述第一暂停端输入第一暂停信号且第一节点为第一电平时,向所述第一节点输入第一电平。

【技术实现步骤摘要】

本专利技术属于栅极驱动电路
,具体涉及一种移位寄存器及其驱动方法、栅极驱动电路
技术介绍
显示装置(液晶显示装置、有机发光二极管显示装置等)的阵列基板可采用栅极驱动电路(GOA)驱动栅线。栅极驱动电路由多个级联的移位寄存器构成,每个移位寄存器驱动一条栅线,同时也为其他移位寄存器提供信号,以改变其他移位寄存器的工作状态。栅线有些情况下要被分时驱动,例如在具有触控功能的阵列基板中,栅线在显示阶段进行扫描,而在触控阶段则可作为触控电极。因此在触控阶段栅极驱动电路不能输出导通信号,而在触控阶段结束后栅极驱动电路要“继续”工作,向下一条栅线输出导通信号。换言之,触控阶段中栅极驱动电路的各移位寄存器应“暂停工作”,其各节点的电平应保持触控阶段(暂停阶段)前的水平,以在暂停结束后立即进入下一阶段的工作。一种具有分时驱动功能的移位寄存器及其驱动时序如图1、图2,该移位寄存器包括第一晶体管M1、第二晶体管M2、第三晶体管M3、第四晶体管M4、第五晶体管M5、第六晶体管M6、第七晶体管M7、第八晶体管M8、第九晶体管M9、第十晶体管M10、电容C、第一电压端VDS、第二电压端VSD、第三电压端VSS、第一暂停端GCL、第二暂停端GCH、输出端OUTPUT、第一输入端INPUT1、第二输入端INPUT2、时钟端CLK、第一节点PU、第二节点PD等。在显示阶段,移位寄存器的第一暂停端GCL和第二暂停端GCH分别输入低电平和高电平,而在触控阶段(暂停阶段)中,二者的电平互换,从而使第三电压端VSS的低电平可
经第一晶体管M1进入输出端OUTPUT,保证移位寄存器在触控阶段输出低电平;同时,第八晶体管M8、第九晶体管M9、第十晶体管M10均关断,以使第一节点PU(上拉节点)保持之前的电平(多数移位寄存器中均为低电平),移位寄存器暂停工作。如图2所示,在触控阶段(暂停阶段)开始时必有一个移位寄存器正好刚结束第一显示阶段,该移位寄存器的第一节点PU此时为高电平,且应在触控阶段保持高电平,以便在暂停结束后(即第二显示阶段中)使三晶体管M3导通,通过第三晶体管M3将时钟端CLK的高电平传输至输出端OUTPUT,输出导通信号。但是,第八晶体管M8、第九晶体管M9、第十晶体管M10不可避免的存在漏电流,且触控阶段一般持续时间较长,故在触控阶段中第一节点PU的电平会逐渐降低,导致暂停结束后其电平偏低,第三晶体管M3的导通不良,从而该移位寄存器无法输出合格的导通信号,导致屏幕上出现黑线。且由于显示阶段和触控阶段是快速交替的,故屏幕上会出现多条黑线,影响显示效果。
技术实现思路
本专利技术至少部分解决现有的具有分时驱动功能的移位寄存器在暂停工作时第一节点的电平可能变化,从而影响后续显示的问题,提供一种可保证暂停工作时第一节点电平不变的移位寄存器及其驱动方法、栅极驱动电路。解决本专利技术技术问题所采用的技术方案是一种移位寄存器,包括电容、第一暂停端,所述电容的第一极连接第一节点,所述第一暂停端用于输入第一暂停信号以使移位寄存器暂停工作,且所述移位寄存器还包括:保持单元,与所述第一节点和第一暂停端相连,用于在所述第一暂停端输入第一暂停信号且第一节点为第一电平时,向所述第一节点输入第一电平。优选的是,所述第一暂停信号为第一电平;所述保持单元用于在所述第一暂停端输入第一暂停信号且第一节点为第一电平
时,将第一暂停端与第一节点导通。进一步优选的是,所述保持单元包括:第十一晶体管,其第一极连接第一暂停端,第二极连接第一节点;第十二晶体管,其第一极连接第一暂停端,第二极连接第十一晶体管的栅极,栅极连接第一节点;所述第十一晶体管与第十二晶体管均在栅极为第一电平时导通。进一步优选的是,所述移位寄存器包括:第一节点模块,用于根据第一输入端、第二输入端、第二节点的信号将第一电压端、第二电压端、第三电压端的信号传输至第一节点;第二节点模块,用于根据第一节点、第二暂停端的信号将第二暂停端、第三电压端的信号传输至第二节点;输出模块,用于根据第一节点、第二节点的信号将时钟端、第三电压端的信号传输至输出端;暂停模块,用于根据第一暂停端的信号将第三电压端的信号传输至输出端。进一步优选的是,所述第一节点模块包括第八晶体管、第九晶体管、第十晶体管;第二节点模块包括第四晶体管、第五晶体管、第六晶体管、第七晶体管;输出模块包括第二晶体管、第三晶体管;所述暂停模块包括第一晶体管;其中,所述第一晶体管的第一极连接输出端,第二极连接第三电压端,栅极连接第一暂停端;所述第二晶体管的第一极连接时钟端,第二极连接输出端,栅极连接第一节点;所述第三晶体管的第一极连接输出端,第二极连接第三电压端,栅极连接第二节点;所述第四晶体管的第一极连接第五晶体管的第二极,第二极连接第三电压端,栅极连接第一节点;所述第五晶体管的第一极和栅极连接第二暂停端;所述第六晶体管的第一极连接第二节点,第二极连接第三电
压端,栅极连接第一节点;所述第七晶体管的第一极连接第二暂停端,第二极连接第二节点,栅极连接第五晶体管的第二极;所述第八晶体管的第一极连接第一电压端,第二极连接第一节点,栅极连接第一输入端;所述第九晶体管的第一极连接第一节点,第二极连接第二电压端,栅极连接第二输入端;所述第十晶体管的第一极连接第一节点,第二极连接第三电压端,栅极连接第二节点;所述电容的第二极连接输出端。进一步优选的是,所有所述晶体管均为N型晶体管,所述第一电平为高电平,第二电平为低电平;或者,所有所述晶体管均为P型晶体管,所述第一电平为低电平,第二电平为高电平。解决本专利技术技术问题所采用的技术方案是一种上述移位寄存器的驱动方法,其包括:暂停阶段:向所述第一暂停端输入第一暂停信号,以使所述移位寄存器暂停工作,若此时所述第一节点为第一电平,则所述保持单元向第一节点输入第一电平。优选的是,在驱动过程中,持续向所述第三电压端输入第二电平,向所述第一电压端输入第一电平,向所述第二电压端输入第二电平;在所述暂停阶段前,还包括第一显示阶段:向所述第一输入端输入第一电平,向所述第二输入端输入第二电平,向所述时钟端输入第二电平,向所述第一暂停端输入第二电平,向所述第二暂停端输入第一电平;所述暂停阶段具体包括:向所述第一输入端输入第二电平,向所述第二输入端输入第二电平,向所述时钟端输入第二电平,向所述第一暂停端输入第一电平,向所述第二暂停端输入第二电平;在所述暂停阶段后,还包括:第二显示阶段:向所述第一输入端输入第二电平,向所述第二输入端输入第二电平,向所述时钟端输入第一电平,向所述第一暂停端输入第二电平,向所述第二暂停端输入第一电平;第三显示阶段:向所述第一输入端输入第二电平,向所述第二输入端输入第一电平,向所述时钟端输入第二电平,向所述第一暂停端输入第二电平,向所述第二暂停端输入第一电平;第四显示阶段:向所述第一输入端输入第二电平,向所述第二输入端输入第二电平,向所述第一暂停端输入第二电平,向所述第二暂停端输入第一电平。优选的是,在驱动过程中,持续向所述第三电压端输入第二电平,向所述第一电压端输入第二电平,向所述第二电压端输入第一电平;在所述暂停阶段前,还包括第一显示阶段:向所述第一输入端输入第二电平,向所述第二输入端输入第一电本文档来自技高网
...

【技术保护点】
一种移位寄存器,包括电容、第一暂停端,所述电容的第一极连接第一节点,所述第一暂停端用于输入第一暂停信号以使移位寄存器暂停工作,其特征在于,所述移位寄存器还包括:保持单元,与所述第一节点和第一暂停端相连,用于在所述第一暂停端输入第一暂停信号且第一节点为第一电平时,向所述第一节点输入第一电平。

【技术特征摘要】
1.一种移位寄存器,包括电容、第一暂停端,所述电容的第一极连接第一节点,所述第一暂停端用于输入第一暂停信号以使移位寄存器暂停工作,其特征在于,所述移位寄存器还包括:保持单元,与所述第一节点和第一暂停端相连,用于在所述第一暂停端输入第一暂停信号且第一节点为第一电平时,向所述第一节点输入第一电平。2.根据权利要求1所述的移位寄存器,其特征在于,所述第一暂停信号为第一电平;所述保持单元用于在所述第一暂停端输入第一暂停信号且第一节点为第一电平时,将第一暂停端与第一节点导通。3.根据权利要求2所述的移位寄存器,其特征在于,所述保持单元包括:第十一晶体管,其第一极连接第一暂停端,第二极连接第一节点;第十二晶体管,其第一极连接第一暂停端,第二极连接第十一晶体管的栅极,栅极连接第一节点;所述第十一晶体管与第十二晶体管均在栅极为第一电平时导通。4.根据权利要求3所述的移位寄存器,其特征在于,包括:第一节点模块,用于根据第一输入端、第二输入端、第二节点的信号将第一电压端、第二电压端、第三电压端的信号传输至第一节点;第二节点模块,用于根据第一节点、第二暂停端的信号将第二暂停端、第三电压端的信号传输至第二节点;输出模块,用于根据第一节点、第二节点的信号将时钟端、
\t第三电压端的信号传输至输出端;暂停模块,用于根据第一暂停端的信号将第三电压端的信号传输至输出端。5.根据权利要求4所述的移位寄存器,其特征在于,所述第一节点模块包括第八晶体管、第九晶体管、第十晶体管;第二节点模块包括第四晶体管、第五晶体管、第六晶体管、第七晶体管;输出模块包括第二晶体管、第三晶体管;所述暂停模块包括第一晶体管;其中,所述第一晶体管的第一极连接输出端,第二极连接第三电压端,栅极连接第一暂停端;所述第二晶体管的第一极连接时钟端,第二极连接输出端,栅极连接第一节点;所述第三晶体管的第一极连接输出端,第二极连接第三电压端,栅极连接第二节点;所述第四晶体管的第一极连接第五晶体管的第二极,第二极连接第三电压端,栅极连接第一节点;所述第五晶体管的第一极和栅极连接第二暂停端;所述第六晶体管的第一极连接第二节点,第二极连接第三电压端,栅极连接第一节点;所述第七晶体管的第一极连接第二暂停端,第二极连接第二节点,栅极连接第五晶体管的第二极;所述第八晶体管的第一极连接第一电压端,第二极连接第一节点,栅极连接第一输入端;所述第九晶体管的第一极连接第一节点,第二极连接第二电压端,栅极连接第二输入端;所述第十晶体管的第一极连接第一节点,第二极连接第三电压端,栅极连接第二节点;所述电容的第二极连接输出端。6.根据权利要求5所述的移位寄存器,其特征在于,所有所述晶体管均为N型晶体管,所述第一电平为高电平,第二电平为低电平;或者,所有所述晶体管均为P型晶体管,所述第一电平为低电平,第二电平为高电平。7.一种移位寄存器的驱动方法,所述移位寄存器为权利要求...

【专利技术属性】
技术研发人员:龙跃黄炜赟王杨
申请(专利权)人:京东方科技集团股份有限公司成都京东方光电科技有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1