移位寄存器电路、栅极驱动电路及显示装置制造方法及图纸

技术编号:15438993 阅读:120 留言:0更新日期:2017-05-26 04:46
本发明专利技术提供一种移位寄存器电路、栅极驱动电路及显示装置,所述移位寄存器电路包括:输入模块、储能模块、上拉模块和下拉模块,其中,输入模块连接到信号输入端、第一时钟信号端和第一节点,用于在第一时钟信号和输入信号的控制下将输入信号输出至第一节点;储能模块连接在第一节点与信号输出端之间,用于存储并保持第一节点的电压信号;下拉模块连接到第一节点、第一电压端、第二时钟信号端、第三时钟信号端和信号输出端,用于在第一节点的电压的控制下将第二时钟信号输出至信号输出端;上拉模块连接到第一节点、第三时钟信号端、第一电压端、第二电压端和信号输出端,用于在第三时钟信号的控制下将第二电压端的第二电压信号输出至信号输出端。

Shift register circuit, grid drive circuit and display device

The invention provides a shift register circuit, gate driving circuit and display device, wherein the shift register circuit includes an input module, storage module, pull-up module and pull-down module, the input module is connected to the signal input terminal, a first clock signal and a first node, used in the control of the first clock signal and the input signal the input signal is output to the first node; the storage module is connected between the first node and the signal output terminal is used to store and maintain the voltage signal of the first node; pull-down module is connected to the first node, the first voltage terminal, a second clock signal, the third clock signal terminal end and the signal output end, used in the control voltage of the first node the second output clock signal to a signal output; pull module is connected to the first node, a third clock signal, a first electrical terminal The voltage terminal, the second voltage end and the signal output end are used for outputting the second voltage signal of the second voltage end to the output end of the signal under the control of the third clock signal.

【技术实现步骤摘要】
移位寄存器电路、栅极驱动电路及显示装置
本专利技术总体说来涉及显示
,更具体地讲,尤其涉及一种移位寄存器电路、栅极驱动电路及显示装置。
技术介绍
液晶显示器(LiquidCrystalDisplay,LCD)以及有源矩阵驱动有机发光二极管(ActiveMatrixDriving,OLED)显示器以其高显示品质、价格低廉、携带方便等优点在高性能显示领域中得到了广泛的应用。目前,液晶显示器或者有源矩阵驱动有机发光二极管显示器的面板驱动技术逐渐趋向于采用GOA(GateDriveonArray)技术,GOA技术即阵列基板驱动技术,它是一种利用薄膜晶体管阵列在基板上实现逐行扫描的驱动方式。具体说来,GOA电路可以输出栅极扫描驱动信号,驱动面板内的栅极线,导通显示区的薄膜晶体管(ThinFilmTransistor,TFT),以对像素进行充电。GOA技术能简化平板显示面板的制作工序,提升产量并降低产品成本,同时还可以提升显示面板的集成度使之更适合制作窄边框显示产品,以满足现代人们的视觉追求。然而,对于柔性OLED显示器,由于需要抑制电压的漂移,因此需要提供更多的栅极扫描驱动信号,但是现有的设置有GOA电路的显示装置无法提供更多的栅极扫描驱动信号。
技术实现思路
有鉴于此,本专利技术目的是提供一种移位寄存器电路、栅极驱动电路及显示装置,以解决现有的设置有GOA电路的显示装置无法提供更多的栅极扫描信号以抑制电压漂移的缺陷。根据本专利技术示例性实施例的一方面,提供一种移位寄存器电路,其特征在于,所述移位寄存器电路包括:输入模块、储能模块、上拉模块和下拉模块,其中,输入模块连接到信号输入端、第一时钟信号端和第一节点,用于在第一时钟信号和输入信号的控制下将信号输入端的电压信号输出至所述第一节点;储能模块连接在所述第一节点与信号输出端之间,用于存储并保持所述第一节点的电压信号;下拉模块连接到第一节点、第一电压端、第二时钟信号端、第三时钟信号端和信号输出端,用于在所述第一节点的电压信号的控制下将第二时钟信号输出至信号输出端;上拉模块连接到所述第一节点、第三时钟信号端、第一电压端、第二电压端和信号输出端,用于在第三时钟信号的控制下将第二电压端的第二电压信号输出至信号输出端。可选地,输入模块包括第一晶体管和第二晶体管,其中,第一晶体管的栅极和第一极连接到信号输入端,第二极连接到第二晶体管的第一极;第二晶体管的栅极连接到第一时钟信号端,第二极连接到所述第一节点,其中,第一晶体管和第二晶体管为PMOS晶体管。可选地,所述储能模块包括第一电容器,其中,第一电容器的一端连接到所述第一节点,另一端连接到信号输出端。可选地,所述下拉模块包括第三晶体管和第四晶体管,其中,第三晶体管的栅极连接到第三时钟信号端,第一极连接到所述第一节点,第二极连接到第一电压端;第四晶体管的栅极连接到所述第一节点,第一极连接到信号输出端,第二极连接到第二时钟信号端,其中,第三晶体管和第四晶体管为PMOS晶体管。可选地,所述上拉模块包括第五晶体管、第六晶体管、第七晶体管和第二电容器,其中,第五晶体管的栅极连接到第三时钟信号端,第一极连接到第二电压端,第二极连接到第二节点;第六晶体管的栅极连接到所述第二节点,第一极连接到第一电压端,第二极连接到信号输出端;第七晶体管的栅极连接到所述第一节点,第一极连接到所述第二节点,第二极连接到第一电压端;第二电容器的一端连接到第二电压端,另一端连接到所述第二节点,其中,第五晶体管、第六晶体管和第七晶体管为PMOS晶体管。可选地,第一电压端的第一电压信号的电平高于第二电压端的第二电压信号的电平。根据本专利技术示例性实施例的另一方面,提供一种栅极驱动电路,其特征在于,包括多级移位寄存器电路,每级移位寄存器电路均为如上所述的移位寄存器电路,其中,每一级移位寄存器电路的信号输入端与上一级移位寄存器电路的信号输出端相连接,并且第一级移位寄存器电路的信号输入端与起始驱动信号输入端相连接。根据本专利技术示例性实施例的另一方面,提供一种显示装置,包括如上所述的栅极驱动电路。根据本专利技术示例性实施例的移位寄存器电路及其栅极驱动电路、显示装置,不仅可以减少晶体管的数目,还可以通过移位寄存器提供更多的行扫描驱动信号,从而节省制程,提高生产效率。附图说明通过下面结合附图进行的详细描述,本专利技术示例性实施例的上述和其它目的、特点和优点将会变得更加清楚,其中:图1示出根据本专利技术示例性实施例的移位寄存器电路的结构示意图;图2示出根据本专利技术示例性实施例的移位寄存器电路的示例;图3示出根据本专利技术示例性实施例的移位寄存器电路的信号时序图;图4示出根据本专利技术示例性实施例的栅极驱动电路的结构示意图。具体实施方式现在,将参照附图更充分地描述不同的示例实施例,其中,一些示例性实施例在附图中示出,其中,相同的标号始终表示相同的部件。图1示出根据本专利技术示例性实施例的移位寄存器电路的结构示意图。如图1所示,根据本专利技术示例性实施例的移位寄存器电路包括:输入模块10、储能模块20、上拉模块30和下拉模块40。具体说来,输入模块10连接到信号输入端IN、第一时钟信号端和第一节点M,用于在第一时钟信号和输入信号的控制下将信号输入端IN的电压信号输出至所述第一节点M。这里,第一时钟信号端从时钟信号线CK1接收第一时钟信号。储能模块20连接在所述第一节点M与信号输出端OUTPUT之间,用于存储并保持所述第一节点M的电压信号。下拉模块30连接到第一节点M、第一电压端VGH、第二时钟信号端、第三时钟信号端和信号输出端OUTPUT,用于在所述第一节点M的电压信号的控制下将第二时钟信号输出至信号输出端OUTPUT。这里,第二时钟信号端和第三时钟信号端分别从时钟信号线CK2和时钟信号线CK3接收第二时钟信号和第三时钟信号。上拉模块40连接到所述第一节点M、第三时钟信号端、第一电压端VGH、第二电压端VGL和信号输出端OUTPUT,用于在第三时钟信号的控制下将第二电压端VGL的第二电压信号输出至信号输出端OUTPUT。这里,作为示例,第一电压端VGH的第一电压信号的电平高于第二电压端VGL的第二电压信号的电平。通过以上描述可以看出,可根据实际情况来控制信号输出端OUTPUT输出相应的栅极扫描驱动信号。以下通过具体的实施例来对上述移位寄存器电路中的各个模块的具体结构进行详细的举例说明。图2示出根据本专利技术示例性实施例的移位寄存器电路的示例。如图2所示,输入模块10包括第一晶体管T1和第二晶体管T2,其中,第一晶体管T1的栅极和第一极连接到信号输入端IN,第二极连接到第二晶体管T2的第一极;第二晶体管T2的栅极连接到第一时钟信号端,第二极连接到所述第一节点M,这里,第一晶体管T1和第二晶体管T2为PMOS晶体管。储能模块20包括第一电容器C1,其中,第一电容器C1的一端连接到所述第一节点M,另一端连接到信号输出端OUTPUT。下拉模块30包括第三晶体管T3和第四晶体管T4,其中,第三晶体管T3的栅极连接到第三时钟信号端,第一极连接到所述第一节点M,第二极连接到第一电压端VGH;第四晶体管T4的栅极连接到所述第一节点M,第一极连接到信号输出端OUTPUT,第二极连接到第二时钟信号端,这里,第三晶体管T3和第四晶体管T4为本文档来自技高网...
移位寄存器电路、栅极驱动电路及显示装置

【技术保护点】
一种移位寄存器电路,其特征在于,所述移位寄存器电路包括:输入模块、储能模块、上拉模块和下拉模块,其中,输入模块连接到信号输入端、第一时钟信号端和第一节点,用于在第一时钟信号和输入信号的控制下将信号输入端的电压信号输出至所述第一节点;储能模块连接在所述第一节点与信号输出端之间,用于存储并保持所述第一节点的电压信号;下拉模块连接到第一节点、第一电压端、第二时钟信号端、第三时钟信号端和信号输出端,用于在所述第一节点的电压信号的控制下将第二时钟信号输出至信号输出端;上拉模块连接到所述第一节点、第三时钟信号端、第一电压端、第二电压端和信号输出端,用于在第三时钟信号的控制下将第二电压端的第二电压信号输出至信号输出端。

【技术特征摘要】
1.一种移位寄存器电路,其特征在于,所述移位寄存器电路包括:输入模块、储能模块、上拉模块和下拉模块,其中,输入模块连接到信号输入端、第一时钟信号端和第一节点,用于在第一时钟信号和输入信号的控制下将信号输入端的电压信号输出至所述第一节点;储能模块连接在所述第一节点与信号输出端之间,用于存储并保持所述第一节点的电压信号;下拉模块连接到第一节点、第一电压端、第二时钟信号端、第三时钟信号端和信号输出端,用于在所述第一节点的电压信号的控制下将第二时钟信号输出至信号输出端;上拉模块连接到所述第一节点、第三时钟信号端、第一电压端、第二电压端和信号输出端,用于在第三时钟信号的控制下将第二电压端的第二电压信号输出至信号输出端。2.如权利要求1所述的移位寄存器电路,其特征在于,输入模块包括第一晶体管和第二晶体管,其中,第一晶体管的栅极和第一极连接到信号输入端,第二极连接到第二晶体管的第一极;第二晶体管的栅极连接到第一时钟信号端,第二极连接到所述第一节点,其中,第一晶体管和第二晶体管为PMOS晶体管。3.如权利要求1所述的移位寄存器电路,其特征在于,所述储能模块包括第一电容器,其中,第一电容器的一端连接到所述第一节点,另一端连接到信号输出端。4.如权利要求1所述的移位寄存器电路,其特征在于,所述下拉模块包括第三晶体管和第四晶体管,其中,第三晶体管的栅极...

【专利技术属性】
技术研发人员:李骏
申请(专利权)人:武汉华星光电技术有限公司
类型:发明
国别省市:湖北,42

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1