一种验证快闪存储器隧穿氧化层可靠性的方法技术

技术编号:13238943 阅读:53 留言:0更新日期:2016-05-15 01:03
本发明专利技术公开了一种验证快闪存储器隧穿氧化层可靠性的方法,包括在硅片中形成N阱,沉积隧穿氧化层并退火,沉积浮栅层及氮化硅层,通过光刻及干法刻蚀形成浅槽隔离沟槽并填充氧化层,通过湿法刻蚀去除部分氧化层形成浅槽隔离结构,采用热磷酸去除氮化硅层并沉积栅极层,通过光刻及干法刻蚀形成场效应管器件及形成侧墙和电极,对完成的测试器件进行隧穿氧化层可靠性测试,可以在短时间内快速验证隧穿氧化层的质量,得到实验反馈结果,并可在反馈结果上继续改进,从而大大缩短了工艺反馈时间及研发周期,有效加快了工艺开发速度。

【技术实现步骤摘要】

本专利技术涉及硅半导体器件制造工艺
,更具体地,涉及。
技术介绍
快闪存储器(Flashmemory)现在已经被广泛应用在各种存储介质上(诸如智能卡,存储卡等),是一种非常重要的半导体器件。隧穿氧化层(tunnel oxide)是快闪存储器制作中最重要的工艺步骤,它的质量直接影响到快闪存储器的性能。很多工艺步骤(例如STI填充,退火等)都会影响隧穿氧化层的性能。半导体器件中可靠性是很重要的参数。一般的器件(逻辑,高压器件等)都要达到一些器件可靠性标准诸如热电子HCI (Hot carrier in ject1n)、栅氧质量GOI (Gate oxideIntegrity)等。闪存作为存储器件,可靠性标准比一般的逻辑器件更严格。在快闪存储器中有很多特殊的工艺评价标准,其中第一个重要参数是数据保持性(Data Retent1n)。为了确保器件正常使用,一般需要使数据能在常温条件下保持达到10年。一般隧穿氧化层和介电氧化层(0N0)都会影响数据保持性。第二个重要参数是耐久性(Endurance)。为了保证使用寿命,一般需要达到100K的反复读写次数。而影响耐久性的最重要的工艺步骤就是隧穿氧化层的质量。如果隧穿氧化层质量不好,在读写过程中就会有电子陷在隧穿氧化层中,在长时间反复读写中电荷越积越多,久而久之会使阈值电压窗口(Vt window)关闭,导致器件失效。在闪存工艺中很多步骤会影响隧穿氧化层的质量,诸如有源区刻蚀(AAetch),浅槽隔离填充(STI filling),隧穿氧化层退火(anneal)等。一般检验隧穿氧化层质量的方法是用电性测试(QBD)的方法。请参阅图1,图1是一种隧穿氧化层测试结构。如图1所示,其测试的基本原理是利用电容结构来测试隧穿氧化层电性。测试结构是三明治结构,上方是栅极G a t e,下方是衬底S u b s t r a t e,中间是隧穿氧化层。在测试时,分别在栅极Gate和衬底Substrate加电压,如果当漏电达到一定数量级(通常为ΙμΑ/cm2)的话,就认为隧穿氧化层已经被击穿(oxide breakdown)。如果从开始加压到击穿时间越久,说明隧穿氧化层的质量越好。在通常情况下,为了提高隧穿氧化层质量,需要做很多工艺优化来改进,但需要大约50-60天左右才能完成整个工艺周期(从硅片下线到完成电性测试),而很多关于提高隧穿氧化层质量的实验结果要到电性测试结束完才能得到,时间会比较久,这将影响整个项目的研发进度。
技术实现思路
本专利技术的目的在于克服现有技术存在的上述缺陷,提供,以缩短工艺开发时间。为实现上述目的,本专利技术的技术方案如下:,包括以下步骤:步骤SO1:在硅片中通过离子注入形成N阱,然后在硅片上沉积隧穿氧化层并退火,接着沉积浮栅层及氮化硅层;步骤S02:通过光刻及干法刻蚀在硅片中形成浅槽隔离沟槽;步骤S03:进行浅槽隔离沟槽的氧化层填充;步骤S04:通过湿法刻蚀去除部分氧化层,停止在浮栅层,形成浅槽隔离结构;步骤S05:采用热磷酸去除氮化硅层,并沉积栅极层;步骤S06:通过光刻及干法刻蚀形成场效应管器件;步骤S07:形成侧墙;步骤S08:在有源区表面形成电极,完成测试器件制备;步骤S09:对测试器件进行隧穿氧化层可靠性测试。优选地,步骤SOl中,采用三道次磷离子注入形成N阱,用以调节器件阈值电压及进行器件隔离,防止漏电。 优选地,步骤SOl中,采用ISSG工艺沉积隧穿氧化层,并采用N2O气氛进行退火。优选地,步骤S02中,在干法刻蚀形成浅槽隔离沟槽时,通过同时刻蚀有源区、隧穿氧化层、浮栅层及氮化硅层,以确保所形成的浅槽隔离沟槽的形貌及深度。优选地,步骤S03中,采用HARP工艺进行浅槽隔离沟槽的氧化层填充。优选地,步骤S04中,通过湿法刻蚀去除部分氧化层时,其刻蚀量应保证器件的有效隔离及耦合效率。优选地,所述浮栅层和栅极层材料为多晶硅。优选地,步骤S06中,利用栅极层掩模版进行光刻及干法刻蚀,形成作为测试器件的场效应管器件。优选地,步骤S07中,通过沉积氮化硅及氧化硅以形成侧墙。优选地,步骤S08中,在有源区表面形成镍硅化合物电极。从上述技术方案可以看出,本专利技术提出了一种短工艺流程(Short loop Flow),通过采用两道光刻步骤,仅需二十几步工艺流程就可以形成器件测试结构,使得从硅片下线到完成整个流程大约只要6天左右时间,这样就可以在短时间内快速验证隧穿氧化层的质量,得到实验反馈结果,并可以在反馈结果上继续改进,从而大大缩短了工艺反馈时间及研发周期,有效加快了工艺开发速度。【附图说明】图1是一种隧穿氧化层测试结构;图2是本专利技术的流程图;图3-图10是本专利技术一较佳实施例中根据图2的方法制作测试器件的工艺步骤示意图。【具体实施方式】下面结合附图,对本专利技术的【具体实施方式】作进一步的详细说明。需要说明的是,在下述的【具体实施方式】中,在详述本专利技术的实施方式时,为了清楚地表示本专利技术的结构以便于说明,特对附图中的结构不依照一般比例绘图,并进行了局部放大、变形及简化处理,因此,应避免以此作为对本专利技术的限定来加以理解。在以下本专利技术的【具体实施方式】中,请参阅图2,图2是本专利技术的流程图;同时,请参阅图3-图10,图3-图10是本专利技术一较佳实施例中根据图2的方法制作测试器件的工艺步骤示意图。如图2所示,本专利技术的,包括以下步骤:步骤SO1:在硅片中通过离子注入形成N阱,然后在硅片上沉积隧穿氧化层并退火,接着沉积浮栅层及氮化硅层。请参阅图3。本专利技术可非限制性地采用晶向为〈110〉的P型硅片作为衬底来进行工艺流程。首先,在硅片100上可通过离子注入形成N阱(N Well),例如采用磷离子注入来形成N阱。作为优选的实施方式,可采用三个道次当前第1页1 2 本文档来自技高网
...
一种<a href="http://www.xjishu.com/zhuanli/59/CN105551994.html" title="一种验证快闪存储器隧穿氧化层可靠性的方法原文来自X技术">验证快闪存储器隧穿氧化层可靠性的方法</a>

【技术保护点】
一种验证快闪存储器隧穿氧化层可靠性的方法,其特征在于,包括以下步骤:步骤S01:在硅片中通过离子注入形成N阱,然后在硅片上沉积隧穿氧化层并退火,接着沉积浮栅层及氮化硅层;步骤S02:通过光刻及干法刻蚀在硅片中形成浅槽隔离沟槽;步骤S03:进行浅槽隔离沟槽的氧化层填充;步骤S04:通过湿法刻蚀去除部分氧化层,停止在浮栅层,形成浅槽隔离结构;步骤S05:采用热磷酸去除氮化硅层,并沉积栅极层;步骤S06:通过光刻及干法刻蚀形成场效应管器件;步骤S07:形成侧墙;步骤S08:在有源区表面形成电极,完成测试器件制备;步骤S09:对测试器件进行隧穿氧化层可靠性测试。

【技术特征摘要】

【专利技术属性】
技术研发人员:陈精纬陈广龙
申请(专利权)人:上海华力微电子有限公司
类型:发明
国别省市:上海;31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1