高k金属栅极结构及其制造方法技术

技术编号:10052762 阅读:129 留言:0更新日期:2014-05-16 00:46
本发明专利技术公开了一种制造高k金属栅极结构的方法,包括:在半导体衬底上依次形成界面层、高k介电层、底部TiN层/TaN层/顶部TiN层、替代栅极层;根据要形成的栅极图案对半导体衬底上的各层进行刻蚀;形成源漏区;依次沉积接触刻蚀停止层和层间介电层;利用替代栅极层作为停止层进行平坦化;利用干法刻蚀工艺去除替代栅极层和部分的顶部TiN层;利用湿法刻蚀工艺去除顶部TiN层的剩余部分;沉积金属以及平坦化形成金属栅极层。

【技术实现步骤摘要】
【专利摘要】本专利技术公开了一种制造高k金属栅极结构的方法,包括:在半导体衬底上依次形成界面层、高k介电层、底部TiN层/TaN层/顶部TiN层、替代栅极层;根据要形成的栅极图案对半导体衬底上的各层进行刻蚀;形成源漏区;依次沉积接触刻蚀停止层和层间介电层;利用替代栅极层作为停止层进行平坦化;利用干法刻蚀工艺去除替代栅极层和部分的顶部TiN层;利用湿法刻蚀工艺去除顶部TiN层的剩余部分;沉积金属以及平坦化形成金属栅极层。【专利说明】
本专利技术涉及一种用于半导体集成电路的器件结构及其制造方法,特别涉及一种。
技术介绍
随着晶体管尺寸的不断缩小,高k金属栅极(HKMG)技术由于能够减轻多晶Si栅极耗尽、杂质渗透和高栅极薄层电阻的问题而广泛应用于45nm节点的集成电路。高k金属栅极的形成方法主要分为先栅(Gate-first)和后栅(Gate-last)。在后栅工艺中,以Si衬底为例,一般在Si衬底上依次形成SiO2界面层、HfO2基高k介电层、TiN层、多晶Si栅极层,形成栅极图案后,需要先去除多晶Si栅极层,然后再沉积金属栅极材料。EMacKenziea等人在 Appl.Phys.Lett.88,192112(2006)的研究中表明,在 TiN与多晶Si的界面处可能发生了界面反应,可能产生例如SiON的界面反应产物,如图1和图2所示。这样的界面反应产物将对集成电路中器件的阈值电压等电学性能带来不利的影响。因此,需要去除TiN与多晶Si之间的界面层。由于通过利用HF酸的湿法刻蚀难以完全去除TiN的表面界面层,现有技术一般采用诸如等离子体刻蚀的干法刻蚀工艺来去除TiN的表面界面层。然而,在等离子刻蚀中,高k介电层容易受到等离子体的损伤,形成不平整的表面,如图3所示,从而对器件的阈值电压、饱和电流、漏电等电学性能带来不利的影响。
技术实现思路
本专利技术的一个目的是提供一种新颖的高k金属栅极结构的制造方法,其能够完全去除TiN的表面界面层,而不会对器件的电学性能带来不利的影响。根据本专利技术的第一方面,提供了一种制造高k金属栅极结构的方法,包括:在半导体衬底上依次形成界面层、高k介电层、底部TiN层/TaN层/顶部TiN层、替代栅极层;根据要形成的栅极图案对半导体衬底上的各层进行刻蚀;形成源漏区;依次沉积接触刻蚀停止层和层间介电层;利用替代栅极层作为停止层进行平坦化;利用干法刻蚀工艺去除替代栅极层和部分的顶部TiN层;利用湿法刻蚀工艺去除顶部TiN层的剩余部分;以及在底部TiN层/TaN层上形成金属棚极层。优选地,所述界面层包括通过氧化形成的SiO2或SiON。优选地,所述高k介电层包括通过原子层沉积形成的氧化铪、氧化铪硅、氮氧化铪、氮氧化铪娃、氮氧化铪钽、氧化错、氮氧化错、氮氧化错娃、氧化错娃、氧化镧、氧化钛、氧化钽、氧化钡锶钛、氧化钡钛、氧化锶钛和氧化铝中的一种或其任意组合,厚度为10-30 A。优选地,所述底部TiN层/TaN层/顶部TiN层通过原子层沉积形成,其中顶部TiN层的厚度为10-30人,TaN层的厚度为10-30人,底部TiN层的厚度为10-30 A。优选地,所述替代栅极层包括通过化学气相沉积或炉管沉积形成的多晶Si,厚度为400-800 Ac优选地,所述接触刻蚀停止层包括通过化学气相沉积形成的SiN或SiNO。优选地,所述层间介电层包括通过化学气相沉积形成的Si02。优选地,利用化学机械抛光工艺进行平坦化。优选地,所述干法刻蚀工艺包括等离子体刻蚀。优选地,所述湿法刻蚀工艺包括采用双氧水和氨水的混合液体或硫酸和双氧水的混合液体,其中,所述双氧水和氨水的混合液体的温度为40-70°C,由体积比为1: 2: 50的氨水(wt29 % )、双氧水(wt31 % )和去离子水组成,所述硫酸和双氧水的混合液体的温度为100-180°C,由体积比为4:1的硫酸(wt98%)和双氧水(wt31%)组成。优选地,所述金属栅极层包括Al、Cu、Ag、Au、Pt、N1、T1、TiN, TaN, Ta、TaC, TaSiN,W、WN、WSi中的一种或多种的组合。根据本专利技术的第二方面,提供了一种高k金属栅极结构,包括:半导体衬底,所述半导体衬底中形成有源漏区;位于半导体衬底上的图案化的界面层、高k介电层、TiN层/TaN层和金属栅极层的叠层;以及位于图案化的叠层的侧面上的接触刻蚀停止层和层间介电层。优选地,所述界面层包括SiO2或SiON。优选地,所述高k介电层包括氧化铪、氧化铪硅、氮氧化铪、氮氧化铪硅、氮氧化铪钽、氧化错、氮氧化错、氮氧化错娃、氧化错娃、氧化镧、氧化钛、氧化钽、氧化钡银钛、氧化钡钛、氧化银钛和氧化招中的一种或其任意组合。优选地,所述TiN层/TaN层中,TiN层的厚度为10-30 l,TaN层的厚度为10-30 A。优选地,所述高k介电层的厚度为10-30人。优选地,所述接触刻蚀停止层包括SiN 或 SiNO。优选地,所述层间介电层包括Si02。优选地,所述金属栅极层包括Al、Cu、Ag、Au、Pt、N1、T1、TiN, TaN, Ta、TaC, TaSiN,W、WN、WSi中的一种或多种的组合。本专利技术的一个优点在于,能够更有效地去除TiN的表面界面层,而不会对器件的电学性能带来不利的影响。通过以下参照附图对本专利技术的示例性实施例的详细描述,本专利技术的其它特征及其优点将会变得清楚。【专利附图】【附图说明】构成说明书的一部分的附图描述了本专利技术的实施例,并且连同说明书一起用于解释本专利技术的原理。参照附图,根据下面的详细描述,可以更加清楚地理解本专利技术,其中:图1是示出现有技术中Si衬底上依次形成有Si0x、Hf02、TiN和多晶Si的结构的TEM截面图。图2是与图1的结构对应的EELS元素分布图。图3是现有技术的后栅工艺中去除多晶Si的示意图。图4是示意性地示出制造根据本专利技术的实施例的高k金属栅极结构的工艺流程图。图5是示意性地示出根据本专利技术的实施例的高k金属栅极结构在各个制造阶段的正视图。【具体实施方式】现在将参照附图来详细描述本专利技术的各种示例性实施例。应注意到:除非另外具体说明,否则在这些实施例中阐述的部件和步骤的相对布置、数字表达式和数值不限制本专利技术的范围。同时,应当明白,为了便于描述,附图中所示出的各个部分的尺寸并不是按照实际的比例关系绘制的。以下对至少一个示例性实施例的描述实际上仅仅是说明性的,决不作为对本专利技术及其应用或使用的任何限制。对于相关领域普通技术人员已知的技术、方法和设备可能不作详细讨论,但在适当情况下,所述技术、方法和设备应当被视为说明书的一部分。在这里示出和讨论的所有示例中,任何具体值应被解释为仅仅是示例性的,而不是作为限制。因此,示例性实施例的其它示例可以具有不同的值。应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步讨论。图4是示意性地示出制造根据本专利技术的实施例的高k金属栅极结构的工艺流程图。·图5A至5G是示意性地示出根据本专利技术的实施例的高k金属栅极结构在各个制造阶段的正视图。下面参考图4所示出的工艺流程图描述图5A至5G所示的根据本专利技术的实施例的高k金属栅极结构在各个制造阶段的示图。首先,在步骤S4本文档来自技高网
...

【技术保护点】
一种制造高k金属栅极结构的方法,包括:在半导体衬底上依次形成界面层、高k介电层、底部TiN层/TaN层/顶部TiN层、替代栅极层;根据要形成的栅极图案对半导体衬底上的各层进行刻蚀;形成源漏区;依次沉积接触刻蚀停止层和层间介电层;利用替代栅极层作为停止层进行平坦化;利用干法刻蚀工艺去除替代栅极层和部分的顶部TiN层;利用湿法刻蚀工艺去除顶部TiN层的剩余部分;以及在底部TiN层/TaN层上形成金属栅极层。

【技术特征摘要】

【专利技术属性】
技术研发人员:李凤莲倪景华韩秋华
申请(专利权)人:中芯国际集成电路制造上海有限公司
类型:发明
国别省市:上海;31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1