布局电路制造技术

技术编号:3720186 阅读:163 留言:0更新日期:2012-04-11 18:40
本发明专利技术涉及一种布局电路,包含第一3*2栅格阵列,其包含第一信号接触点,第二信号接触点以及第三信号接触点;第一固定电势接触点以及第二固定电势接触点,耦接至第一固定电势;其中第一固定电势接触点以及第二固定电势接触点按照对角排列成第一2*2阵列,且第一信号接触点以及第二信号接触点按照对角排列成第一2*2阵列。因此,本发明专利技术可以减少布局面积并提供更多的信号通路。

【技术实现步骤摘要】

本专利技术有关于布局(layout)电路,特别有关运用于基板(substrates),芯片, 以及印刷电路板(printed circuit board,以下简称PCB板)的布局电路
技术介绍
随着集成电路设备速度的提高以及复杂度的增加,电路板上的设备或者 组件之间的相互连接关系会限制集成电路系统的能效。例如芯片的集成电路 设备在过去具有较少相互连接关系。目前,在更复杂的设备中,需要更多的 相互连接关系以及在此相互联接关系中传送的信号。因此对芯片来说需要更 多的相互连接关系。芯片的封装通常会面临效能以及成本之间的权衡问题。除此之外,芯片 的封装设计会影响芯片封装所使用的电路板的能效以及成本。尤其是,系统 能效会受到在芯片封装以及电路板之间传输的信号所带来噪声的影响。PCB板的额外的信号层可以提供更多的信号通路。但是额外的信号层也 会增加PCB板的制造成本以及瑕疵。因此,在没有增加信号层的情况下能提 供更多的信号通路是一个重要的课题。
技术实现思路
为了克服现有技术中为了获得更多的信号通路必须增加信号层的技术问 题,本专利技术提供一种在不增加信号层的情况下能提供更多的信号通路的布局 电本文档来自技高网...

【技术保护点】
一种布局电路,其特征在于,所述的布局电路包含:    第一3*2栅格阵列,包含:    第一信号接触点,第二信号接触点以及第三信号接触点;    第一固定电势接触点以及第二固定电势接触点,耦接至第一固定电势;    其中所述的第一固定电势接触点以及所述的第二固定电势接触点按照对角排列成第一2*2阵列,且所述的第一信号接触点以及所述的第二信号接触点按照对角排列成所述的第一2*2阵列。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:李锦智
申请(专利权)人:联发科技股份有限公司
类型:发明
国别省市:71[中国|台湾]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利