具有识别电路的半导体集成电路芯片制造技术

技术编号:3223519 阅读:248 留言:0更新日期:2012-04-11 18:40
一种具有一个识别电路的半导体集成电路芯片包括一对电源供给端、多个输入端及一个连接在任一电源供给端和任一输入端间的识别电路装置。该识别电路装置包括:一个限制在电源供给端和输入端之间的输入电位差、具有一预定限幅电压电平的电压限幅器及与电压限幅器连接的选择装置,根据电流通路是否在制造工艺中形成来决定芯片的识别信息。芯片的识别测试是用已有的输入端、输出端和电源端完成的,无须额外测试、特征管脚、激光设备等。(*该技术在2010年保护过期,可自由使用*)

【技术实现步骤摘要】

本专利技术涉及一种半导体集成电路芯片,特别涉及一种在其内具有识别电路的半导体集成电路(IC)芯片,该识别电路用于通过测试把芯片分类。最近,随着半导体技术的发展,在整个工业界存在一种实行电子电路系列化的不断增长的趋势。因此,要求电子系统的特征要适应每个领域的特色。由于这个原因,半导体制造厂家一直没有忽视将半导体产品多样化的努力,以满足用户的各种各样的需求。例如,按照动态随机询问存贮器(DRAM)的存储容量已被增大到兆位,开发了除一种基本操作模式外的其它操作模式。也就是,在1M或4M的DRAM中,根据输出数据的数目,其操作模式可分为1位,4位和8位等等,根据输入的控制信号,其操作模式又可分为快速页模式(fast page mode),半字节模式(nibble mode)和静态列模式(static column mode)等等。所以,为了满足用户的各种需求,DRAM的供应者现在提供了各种执行不同模式的DRAM,这取决于在制造工艺当中,除配置一种DRAM基本操作模式外,通过有选择地提供一些专用操作模式而选定不同模式。例如,快速页模式在单一DRAM生产线中做为一种基本操作模式,而半字节或静态列模式DRAM则可通过分别在制造过程中有选择地提供操作模式而得到。这种选择措施是逐片进行的,制得的DRAM按模式分拣。接着,在DRAM被制成之后,在组装工艺当中,经过划片工艺,片子被分割成一个个的晶片或芯片,经过晶片固定,焊线和模塑成型工艺,分开的晶片封装在一个专用的封装组件,通过产品测试,再标上产品数据,诸如系列号、生产日期和生产线后,封装的DRAM成为最终产品。然而,用前面所述工艺来制造DRAM时,当在单一生产线上生产晶片和芯片时,分拣成各种模式的晶片或芯片经常与其它种类芯片相混淆。在这种情况下,操作模式不一致的产品在下一步测试当中,被做为一个错误芯片检出,并按劣质产品处理,致使成品率下降。另外,为防止同类晶片与其它类晶片相混淆,需要加倍小心,因而也降低了工作效率。于是,需要一种技术,即当不同模式的芯片在封装前相互混杂时,在测试步骤当中,可以分拣或识别出同类芯片的技术。在美国专利US-4,150,331和US-4,510,673中已公开这样一种半导体芯片的识别技术。在US-4,150,331中,公开了一种利用在芯片表面上的可编程的电路装置识别各种芯片的技术。该电路装置是根据附加设置的测试及识别管脚和选择的输入/输出管脚之间是否形成一二极管,而编程一个识别码。然而,上述技术有一个缺点,即因为设置了额外的测试管脚,包装尺寸变大,严重影响半导体芯片的成本。在US-4,510,673中公开了一种技术,按此技术,用激光器在半导体芯片背面做出一专用的识别标记,人或设备可用激光或光学设备加以区别这些识别标记。然而,这种专利技术也有一个缺陷,即要配备昂贵的激光设备,来标出该专用识别标记,例如,生产线,制造日期。本专利技术的一个目的是提供一种具有新的识别电路而不需要附加测试和识别管脚的半导体集成电路芯片,从而解决了上述现有技术中的问题。本专利技术的另一个目的是提供一种具有识别电路的半导体集成电路芯片,该识别电路的结构简单、易于识别半导体芯片。为了实现本专利技术的上述目的,提供一种半导体集成电路芯片,它具有一对电源供电端和多个输入端,以及一种连在任一电源供电端和任一输入端之间的识别电路装置。其中,所说的识别电路装置包括一个电压限幅器,它具有预定的限定电压电平,用以限制在一个所说的电源供给端和一个所说的输入端之间的输入电位差,和一个选择装置,它与所说的电压限幅器串联,用以根据在所说的芯片制造过程中是否形成电流通路来确定所说的芯片的识别信息。根据本专利技术,还提供一种半导体集成电路芯片,它具有一对电源供给端和至少三个输入端,以及一个与一个所说的电源供给端相连,又与所说的至少三个输入端中的三个端子相连的识别电路装置。其中,所说的识别电路装置包括一个电压限幅器,它具有预定的限定电压电平,用以限制在所说的电源供给端和所说的三个输入端之一之间的输入电位差,然后根据对限定的电压电平的分压产生一个预定的控制电压;一个选择装置,它连在所说三个输入端中的二个输入端之间,用以根据在所说芯片的制造工艺中是否形成电流通路来决定所说的芯片的识别信息;以及一个与所说的选择装置串联的开关装置,所说的开关装置被由来自所说的电压限幅器的所说控制电压来接通。按这些结构,本专利技术可采用一种不附加额外的管脚(诸如测试脚和识别脚)的芯片识别电路。附图说明图1是一种根据本专利技术的具有识别电路的半导体集成电路芯片的实施例简图。图2是一种根据本专利技术的具有识别电路的半导体集成电路芯片的另一实施例简图。图3是图1和图2所示的选择装置的一种变型的电路图。图4以简化的形式表明了根据本专利技术的具有识别电路的半导体集成电路芯片的又一实施例。下文将参照附图详细介绍本专利技术的一个优选实施例。图1以原理图的形式叙述了具有本专利技术的识别电路的半导体集成电路芯片。在图1中,一个集成电路芯片1包括一个内电路10、输入保护电路PC1~PCn、输出缓冲器B1~Bn、输入端IN1~INn、输出端OUT1~OUTn以及一对电源供给端Vdd和Vss。IC芯片与一个电源连接(未示出),通过电源供给端Vdd,比如接受5V的电源电压,通过电源供给端Vss接受一个地电位。从所说的电源供给端Vdd和Vss接受工作电压的内电路10,根据在输入端IN1~INn收到的外加输入信号执行一种给定的功能,并产生预定的输出信号,送到输出端OUT1~OUTn。另外,所说的输入端IN1~INn均通过各自的输入保护电路PC1~PCn与内电路10相连接,防止内电路10由于加到输入端的噪声电压、电冲击等产生的损坏。输出端OUT1~OUTn均通过各自的输出缓冲器B1~Bn与内电路10相连接。一个识别电路20,本专利技术的特征部分被接在诸输入端的一个输入端IN1和IC芯片1的电源供给端Vss之间。该识别电路包括一个电压限幅器22和一个选择装置24。提供电压限幅器22是为把施加在输入端IN1和电源端Vss之间的输入信号的电平限制在一个预定的逻辑电平,然后再施加到内电路10。此电压限幅器22由多个串接的MOS晶体管M1~Mn组成,它们各自的栅极与各自的漏极相连接。另外,该电压限幅器22能用每个MOS晶体管的阈值电压和设定预定逻辑电平。例如,当TTL电平被施加到输入端时,预定逻辑电平将设置得略高于2.5V;当CMOS电平被施加到输入端时,该预定逻辑电平将略高于+3V。虽然,在本实施例中用了MOS晶体管的二极管的接法,人们应注意,任何具有一预定阈值电压而单向导电的器件,例如PN结二极管或齐纳二极管等均可用作电压限幅器。提供选择装置24是为在制造过程当中确定流过电压限幅器22的电流,它与电压限幅器22串联。为设置选择装置24,这里采用了一种简单的选择处理技术,即用一根在制造工艺当中形成的熔断丝或金属丝的连接或不连接确定芯片的模式。在此实施例中,在熔断丝形成之后,芯片的识别信息被在其内规定了用激光烧毁工艺把熔断丝熔断的选择工艺写入。例如,在芯片制造工艺中,芯片中的熔断丝FU处于连接状态,使DRAM为快速页模式操作,FU熔掉后,使DRAM为半字节模式操作,由此可识别芯片。在本文档来自技高网...

【技术保护点】
一种半导体集成电路芯片,该芯片具有一对电源供给端、多个输入端、以及一个连接在任意一个所说的电源供给端和任意一个所说的输入端之间的识别电路装置,其特征在于,所说的识别电路装置包括:一个用于限制所说的电源供给端和所说的输入端之间的输入电位差的、具有预定的限幅电压电平的电压限幅器;以及一个用于根据电流通路是否在芯片的制造过程当中被形成来决定芯片的识别信息的、与所说的电压限幅器相串联连接的选择装置。

【技术特征摘要】
KR 1990-5-23 7481/901.一种半导体集成电路芯片,该芯片具有一对电源供给端、多个输入端、以及一个连接在任意一个所说的电源供给端和任意一个所说的输入端之间的识别电路装置,其特征在于,所说的识别电路装置包括一个用于限制所说的电源供给端和所说的输入端之间的输入电位差的、具有预定的限幅电压电平的电压限幅器;以及一个用于根据电流通路是否在芯片的制造过程当中被形成来决定芯片的识别信息的、与所说的电压限幅器相串联连接的选择装置。2.一种如权利要求1所限定的半导体集成电路芯片,其中,所说的电压限幅器包括多个串联连接的MOS晶体管,其各自的栅极与各自的漏极相连接,所以,所说的预定限制电压电平由这些所说的MOS晶体管的阈值电压的总和所设定的;3.一种如权利要求1所限定的半导体集成电路芯片,其中,所说的选择装置由一根在芯片的制造过程中进行连接或不连接的熔断丝组成;4.一种如权利要求1所限定的半导体集成电路芯片,其中,所说的选择装置由一根设置在与所说的电压限幅器相连的MOS晶体管的栅极和源极之间的金属丝组成,该金属丝的形成是在所说的芯片制造过程的金属化过程的金属化过程中完成的;5.一种如权利要求1所限定的半导体集成电路芯片,其中,所说的选择装置包括一支MOS晶体管和一根熔断丝组成的多个组合线路,所说的MOS晶体管的栅极与它的漏极相连接,所说的熔断丝与所说的MOS晶体管的源极相连接,所说的...

【专利技术属性】
技术研发人员:全东守昔容轼
申请(专利权)人:三星电子株式会社
类型:发明
国别省市:KR[韩国]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1