具有下弯部扰流板结构的封装构件制造技术

技术编号:3216446 阅读:201 留言:0更新日期:2012-04-11 18:40
一种具有下弯部的扰流板结构,应用于半导体的导线架型态封装构件,至少包括:一导线架、一芯片、一粘着层、多个扰流板、上胶体、以及下胶体。其中导线架具多个导脚,藉由粘着层将芯片配置于导脚下。位于芯片的两侧具有二片扰流板,而扰流板的第一弯曲与第二弯曲形成下弯而产生一空间。藉由调整第一弯曲与第二弯曲形成所空间的大小,以达到上下模组件内的胶体比例平衡,使其在冷凝时收缩量相等,防止封装构件扭曲变形。(*该技术在2020年保护过期,可自由使用*)

【技术实现步骤摘要】

本专利技术涉及一种具有下弯部的扰流板,且特别是涉及一种应用于半导体的导线架型态封装的扰流板。在现今信息爆炸的世界,集成电路已与日常生活有密不可分的关系,无论在食衣住行还是娱乐方面,都常会用到集成电路元件所组成的产品。随着电子科技的不断演进,更人性化、功能性更复杂的电子产品不断推陈出新,然而各种产品无不朝向轻、薄、短、小的趋势设计,以提供更便利舒适的使用。在半导体制造工艺上,已迈入0.18微米集成电路的大量生产时代,集成度更高的半导体产品已垂手可得。而集成电路(Integrated Circuits,IC)的生产,主要分为三个阶段硅芯片的制造、集成电路的制作以及集成电路的封装(Package)等。就集成电路的封装而言,此即是完成集成电路成品的最后步骤。封装的目的在于提供芯片(Die)与印刷电路板(Printed Circuit Board,PCB)或其他适当元件之间电连接的媒介及保护芯片。在完成半导体制造工艺后,芯片由晶片(Wafer)切割形成。一般在芯片的周边具有焊垫(Bonding Pad),其作用为提供芯片检测的测试点,以及提供芯片与其他元件间连接的端点。为了连接芯片和其他元件,因此必须使用导线(Wire)或凸块(Bump)作为连接的媒介。对一般的半导体存储器而言,如动态随机存取存储器(Dynamic RandomAccess Memory,DRAM),其芯片所使用的封装的方式,目前主要有J型小外型引脚封装(Small Outline J-Lead,SOJ),与薄小外型引脚封装(Thin SmallOutline Package,TSOP)两种。然而,值得一提的是,在小外型J型引脚封装(SOJ)或薄小外型引脚封装(TSOP)中,就导线架(Lead Frame)而言,又可区分为芯片上有导脚封装(LeadOn Chip,LOC),主要做为动态随机存取存储器(DRAM)的封装结构,其优点为传输速度快、散热佳、以及结构小,为IBM在1988年的专利技术,比如US4,862,245。或导脚上有芯片封装(Chip On Lead COL),如US 4,989,068等的导线架。请参照附图说明图1,其所绘示为现有小外型引脚封装LOC架构剖面示意图。如图1所示,以现有芯片上有导脚封装(LOC)为例,其中芯片108利用粘着层110固定于导脚109下,再覆盖以封装胶体(Mold Compound),具有上胶体106及下胶体102,以封装成型。上胶体106具有厚度116,而下胶体102具有厚度114,而厚度116与厚度114的比例为1∶3,封装后会因上下胶体的厚度及体积不同,因此上胶体106与下胶体102在冷凝时收缩量亦不同,而导致整个封装构件产生扭曲变形(Warpage)。因此,本专利技术就是在提供一种具有下弯部的扰流板,以达到上下胶体的体积比例平衡,使其在冷凝时收缩量相等,而防止封装构件扭曲变形。根据本专利技术的上述及其他目的,提出一种具有下弯部的扰流板,应用于半导体的导线架型态封装构件,至少包括一导线架、一芯片、一粘着层、多个扰流板、上胶体、以及下胶体。其中导线架具多个导脚,并藉由粘着层将芯片配置导脚下。位于芯片的两侧具有二片扰流板,而扰流板的第一弯曲与第二弯曲形成下弯而产生一空间。最后,覆盖封装胶体于导线架的上、下方,以完成封装。依照本专利技术的优选实施例,本专利技术具有下弯部的扰流板,应用于半导体的导线架型态封装构件,可藉由调整第一弯曲与第二弯曲形成所空间的大小,使上胶体与该下胶体具有相同的体积。其在冷凝时收缩量相等,因而防止封装构件的扭曲变形。根据本专利技术,提出一种具有下弯部的扰流板,应用于半导体的导线架型态封装构件,该具有下弯部的扰流板至少包括一导线架,具有多个导脚;一芯片,粘置于该导线架的该些导脚下;一粘着层,介于该芯片与该导线架的该些导脚间,用以固定该些芯片;多个扰流板,位于该芯片的两侧,至少具有一第一弯曲与一第二弯曲;以及一封装胶体,包括一上胶体、以及一下胶体,覆盖于该导线架的上、下方;其中该第一弯曲与该第二弯曲体形成一空间,藉由调整该些空间的大小,使上胶体与该下胶体具有大致上相同的体积。为使本专利技术的上述和其他目的、特征、和优点能更明显易懂,下文特举一优选实施例,并配合附图作详细说明。附图中图1所绘示为现有小型外引脚封装LOC架构剖面示意图;图2绘示依照本专利技术优选实施例一种具有下弯部的扰流板结构剖面示意图;以及图3A及图3B绘示依照本专利技术优选实施例一种具有下弯部的扰流板结构平面及半剖面示意图。附图的标示说明102、202下胶体106、206上胶体104、204导线架108、208芯片110、210粘着层114、116厚度216第一弯曲218第二弯曲220扰流板222空间109、224导脚302开孔如图2所示,本专利技术的具有下弯部的扰流板结构,应用于半导体的导线架型态封装构件,至少包括一导线架204、一芯片208、一粘着层210、数个扰流板220、上胶体206、以及下胶体202,其中导线架204具有多个导脚224。本专利技术的具有下弯部的扰流板结构采用导线架204作为承载器,而导线架204包括多个导脚(lead)224,藉由粘着层210将芯片208配置于导脚224下。其中粘着层可为聚亚酰胺(Polyimide)或不导电胶。导脚224又可细分为内导脚部分及外导脚部分。而芯片208比如是动态随机存取存储器(DRAM)、只读存储器(ROM)、静态随机存取存储器(SRAM)、快闪存储器(FlashMemory)、逻辑电路芯片(LOGIC)或模拟芯片(ANALOG)等各种集成电路芯片,均可应用于本专利技术的封装中。芯片208的表面上均具有多个金属垫(pad),至于芯片208与导线架204电接合部分,可以利用现有导线接合方式(wirebonding),以线型导电材料,比如金线、铝线或其他金属线,将金属垫与导脚224的内导脚部分导电地连接。位于芯片208的两侧具有二片扰流板220,而扰流板220的第一弯曲216与第二弯曲218形成下弯而产生一空间222。最后,覆盖封装胶体206于导线架204的上、下方。藉由调整第一弯曲216与第二弯曲218所形成空间222的大小,可使上胶体206与该下胶体202具有相同的体积,并完成最后包装及成型的部分。其中,上胶体206与下胶体202的材质,比如是环氧树脂(Epoxy)等绝缘材质,具有相同的体积,可使其在冷凝时收缩量相等,而防止封装构件的扭曲变形。请参照图3A及图3B,其所绘示依照本专利技术优选实施例一种具有下弯部的扰流板结构平面及半剖面示意图。如图3A所示,在具有下弯部的扰流板结构的上视图中,可观察到扰流板220还包括数个开孔302,目的是为了在不影响模流的情况下,改善应力分布的问题,增强封装构件的结构力。如图3B所示,其所绘示依照本专利技术优选实施例一种具有下弯部的扰流板结构半剖面示意图。为对应图3A的3B-3B剖视图,亦为2A的部分详图,仅以半剖面的方式绘示。而后续将外导脚折弯成型(forming)的部分,以及外导脚与电路板间以表面封装技术(Surface Mount Technique,SMT)接合部分,由于与现有技术相同,在此不再赘述。综上所述,本专利技术至少具有下列优点1.在原有的导线架的两本文档来自技高网...

【技术保护点】
一种具有下弯部的扰流板,应用于半导体的导线架型态封装构件,该具有下弯部的扰流板至少包括: 一导线架,具有多个导脚; 一芯片,粘置于该导线架的该些导脚下; 多个扰流板,位于该芯片的两侧,至少具有一第一弯曲与一第二弯曲;以及 一封装胶体,包括一上胶体、以及一下胶体,覆盖于该导线架的上、下方; 其中该第一弯曲与该第二弯曲体形成一空间,藉由调整该些空间的大小,使该上胶体与该下胶体具有大致上相同的体积。

【技术特征摘要】
1.一种具有下弯部的扰流板,应用于半导体的导线架型态封装构件,该具有下弯部的扰流板至少包括一导线架,具有多个导脚;一芯片,粘置于该导线架的该些导脚下;多个扰流板,位于该芯片的两侧,至少具有一第一弯曲与一第二弯曲;以及一封装胶体,包括一上胶体、以及一下胶体,覆盖于该导线架的上、下方;其中该第一弯曲与该第二弯曲体形成一空间,藉由调整该些空间的大小,使该上胶体与该下胶体具有大致上相同的体积。2.如权利要求1所述的具有下弯部的扰流板,其中该封装胶体的材质为环氧树脂。3.如权利要求1所述的具有下弯部的扰流板,其中该扰流板还包括多个开孔。4.一种具有下弯部的扰流板,应用于半导体的导线架型态封装构件,该具有下弯部的扰流板至少包括一导线架,具...

【专利技术属性】
技术研发人员:张月琼赖雅怡侯至聪黄焜铭叶清昆
申请(专利权)人:矽品精密工业股份有限公司
类型:发明
国别省市:71[中国|台湾]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利