【技术实现步骤摘要】
本专利技术涉及一种集成电路,该集成电路具有多个处理元件,用于基本上并行地执行多个指令的至少一个子集;发布装置,用于通过向多个处理元件发布程序计数器驱动指令流来配置多个处理元件;以及可配置互连装置,用于将多个处理元件的每个处理元件连接到多个处理元件的其他处理元件的至少一个子集上。日益缩减的半导体尺寸已经导致且仍然导致集成在半导体器件(例如,集成电路)的可用区域上构建块的数目增加。因此,这种设备变得更为通用,并因此提高了对这种设备的性能需求。特别是对于设计成执行专用任务的电路的情况,例如视频信号处理的实时数字音频,并且其包括所谓的专用指令集处理机(ASIP),其可以具有在起始段落中定义的体系结构。对ASIP日益增加的性能需求与缩减尺寸技术相结合,通常意味着对于下一代ASIP而言,不只将更多的处理元件集成到设计中,而且还要重新再设计IC结构,这是因为上一代处理元件的性能已不再能够满足新一代ASIP的要求。然而,这个趋势与对于即将来临的集成电路技术来说成为日益难于克服的问题有关。增加这些集成电路中的处理元件、以及上述未来的IC中这些处理元件有限的可再用性意味着,将增 ...
【技术保护点】
一种集成电路,包括:多个处理元件,用于基本上并行地执行多个指令的至少一个子集;发布装置,用于通过将程序计数器驱动指令流发布到多个处理元件来配置多个处理元件;以及可配置的互连装置,用于将多个处理元件中的每个处理元件连接 到多个处理元件中其他处理元件的至少一个子集上;其特征在于:多个处理元件中的处理元件基本上都彼此类似,多个处理元件中的每个处理元件都能够执行多个指令中的每个指令;以及多个处理元件以规则网格的形式布局,其中在第一方向上一 个处理元件和多个处理元件中的邻近处理元件之间的距离基 ...
【技术特征摘要】
...
【专利技术属性】
技术研发人员:B德奥里维拉卡斯特鲁普佩雷拉,
申请(专利权)人:皇家飞利浦电子股份有限公司,
类型:发明
国别省市:NL[荷兰]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。