提高IIS通讯数据可靠性的电路制造技术

技术编号:12722571 阅读:94 留言:0更新日期:2016-01-15 07:23
本实用新型专利技术公开一种提高IIS通讯数据可靠性的电路,包括发送器、接收器以及驱动电路,所述发送器与接收器之间通过SD数据传输线、SCK数据传输线以及WS数据传输线进行数据连接,所述驱动电路设置在SD数据传输线上,且驱动电路与电源相连,发送器接收音频信号并转化成数字信号,经驱动电路加快SD数据上升速度后进入接收器,进入接收器的数字信号转化成模拟数据信号输出。通过在发送器与接收器的SD数据传输线上设置驱动电路,首先增加了对数据线的电流驱动能力,其次因为电源的设置,使得SD数据线上存在上拉电压,从而SD数据传输线的上升沿也变得更陡,满足了在接收器中SD数据与SCK数据的时序关系。

【技术实现步骤摘要】

本技术涉及IIS通讯数据传输的
,尤其涉及一种提高IIS通讯数据可靠性的电路
技术介绍
IIS(Inter-1C Sound)是菲利浦公司针对数字音频设备(如⑶播放器、数码音效处理器、数字电视音响系统)之间的音频数据传输而制定的一种总线标准。它采用了沿独立的导线传输时钟与数据信号的设计,通过将数据和时钟信号分离,避免了因时差诱发的失真,为用户节省了购买抵抗音频抖动的专业设备的费用。标准的IIS总线电缆是由3根串行导线组成的根是时分多路复用数据线;1根是字选择线;1根是时钟线。IIS总线电缆的三种主要信号分别为:1.串行时钟SCLK,也叫位时钟(BCLK),即对应数字音频的每一位SCK数据,SCLK都有1个脉冲,SCLK的频率=2X采样频率X采样位数;2.帧时钟LRCK,也称WS数据,用于切换左右声道的数据,WS数据为"1〃表示正在传输的是右声道的数据,为"0〃则表示正在传输的是左声道的数据,WS数据的频率等于采样频率;3.串行数据SD数据,就是用二进制补码表示的音频数据。为了保证数字音频信号的正确传输,发送端和接收端应该采用相同的数据格式和长度。在发送端传送到接收端的过程中,因为SDIN波形上升沿太慢而导致传输到音频接收端1C的数据出错,从而导致模拟音频信号输出异常,带来难听的”Ρ0Ρ0”声。导致SDIN波形上升沿太慢主要由于以下两方面造成:1)发送端的10 口驱动能力太弱,例如高阻状态,导致对数据线的电流驱动能力弱;2) SDIN数据线走线太长,PCB走线对地耦合电容太大。
技术实现思路
针对上述技术中存在的不足之处,本技术提供一种结构简单、有效变陡上升沿的提高IIS通讯数据可靠性的电路。为了达到上述目的,本技术一种提高IIS通讯数据可靠性的电路,包括发送器、接收器以及驱动电路,所述发送器与接收器之间通过SD数据传输线、SCK数据传输线以及WS数据传输线进行数据连接,所述驱动电路设置在SD数据传输线上,且驱动电路与电源相连,发送器接收音频信号并转化成数字信号,经驱动电路加快SD数据上升速度后进入接收器,进入接收器的数字信号转化成模拟数据信号输出。 其中,所述驱动电路包括驱动电阻以及耦合寄生电容,所述驱动电阻一端连接在发送器与接收器之间的SD数据传输线上,所述驱动电阻的另一端接通电源,所述耦合寄生电容的一端也连接在发送器与接收器之间的SD数据传输线上,所述耦合寄生电容的另一端接地。其中,所述发送器包括移位寄存器、第一 D触发器、左声道输入块以及右声道输入块,所述第一 D触发器的SCK数据输出端与移位寄存器的输入端相连,所述第一 D触发器的WS数据输出端分别与左声道输入块以及右声道输入块相连。其中,所述接收器包括多个第二 D触发器、多个第三D触发器、左声道输出块以及右声道输出块,所述多个第二 D触发器接收驱动电路传送的SD数据以及发送器发送的SCK数据,且多个第二触发器的输出端分别与左声道输出块以及右声道输出块相连,所述多个第三D触发器接收发送器发送的WS数据,且多个第三D触发器的输出端分别与左声道输出块以及右声道输出块相连。本技术的有益效果是:与现有技术相比,本技术的提高IIS通讯数据可靠性的电路,通过在发送器与接收器的SD数据传输线上设置驱动电路,首先增加了对数据线的电流驱动能力,其次因为电源的设置,使得SD数据线上存在上拉电压,从而SD数据传输线的上升沿也变得更陡,满足了在接收器中SD数据与SCK数据的时序关系。【附图说明】图1为本技术提高IIS通讯数据可靠性的电路的示意图;图2为本技术发送器内部的信号转换发送流程图;图3为本技术接收器内部的信号接收转换流程图。主要元件符号说明如下:1、发送器2、驱动电路3、接收器。【具体实施方式】为了更清楚地表述本技术,下面结合附图对本技术作进一步地描述。参阅图1,本技术一种提高IIS通讯数据可靠性的电路,包括发送器1、接收器3以及驱动电路2,发送器1与接收器3之间通过SD数据传输线、SCK数据传输线以及WS数据传输线进行数据连接,驱动电路2设置在SD数据传输线上,且驱动电路2与电源相连,发送器1接收音频信号并转化成数字信号,经驱动电路2加快SD数据上升速度后进入接收器3,进入接收器3的数字信号转化成模拟数据信号输出。相较于现有技术,本技术的提高IIS通讯数据可靠性的电路,通过在发送器1与接收器3的SD数据传输线上设置驱动电路2,首先增加了对数据线的电流驱动能力,其次因为电源的设置,使得SD数据线上存在上拉电压,从而SD数据传输线的上升沿也变得更陡,满足了在接收器3中SD数据与SCK数据的时序关系。在本实施例中,驱动电路2包括驱动电阻以及耦合寄生电容,驱动电阻一端连接在发送器1与接收器3之间的SD数据传输线上,驱动电阻的另一端接通电源,耦合寄生电容的一端也连接在发送器1与接收器3之间的SD数据传输线上,耦合寄生电容的另一端接地。在SD数据传输线上增加一个驱动电阻并连接到电源,首先增加了对数据线的电流驱动能力,其次因为上拉电压的存在,对PCB走线的耦合寄生电容充电速度加快,从而SD据线的上升沿也变得更陡,满足SD与SCK的时序关系。进一步参阅图2,发送器1包括移位寄存器、第一 D触发器D1、左声道输入块以及右声道输入块,第一 D触发器D1的SCK数据输出端与移位寄存器的输入端相连,第一 D触发器D1的WS数据输出端分别与左声道输入块以及右声道输入块相连。SCK数据传送到移位寄存器中,第一 D触发器D1接收WS数据以及SCK数据后,受时序影响的WS数据分别传送到左声道输入器以及右声道输入器并控制左声道输入器与右声道输入器的信号输入,当WS数据输出为高电平时,右声道输入器输入信号到移位寄存器中,当WS数据输出为低电平时,左声道输入器输入信号到移位寄存器中,最终从移位寄存器中输出与SCK数据时序相对应的SD数据。进一步参阅图3,接收器3包括多个第二 D触发器、多个第三D触发器、左声道输出块以及右声道输出块,多个第二 D触发器接收驱动电路2传送的SD数据以及发送器1发送的SCK数据,且多个第二触发器的输出端分别与左声道输出块以及右声道输出块相连,多个第三D触发器接收发送器1发送的WS数据,且多个第三D触发器的输出端分别与左声道输出块以及右声道输出块相连。SD数据输入到第二触发器后,在SCK数据的排序下进行信号分离,当WS数据为高电平时,信号从右声道输出器输出,当WS数据为低电平时,信号从左声道输出器输出。以上公开的仅为本技术的几个具体实施例,但是本技术并非局限于此,任何本领域的技术人员能思之的变化都应落入本技术的保护范围。【主权项】1.一种提高IIS通讯数据可靠性的电路,其特征在于,包括发送器、接收器以及驱动电路,所述发送器与接收器之间通过SD数据传输线、SCK数据传输线以及WS数据传输线进行数据连接,所述驱动电路设置在SD数据传输线上,且驱动电路与电源相连;发送器接收音频信号并转化成数字信号,经驱动电路加快SD数据上升速度后进入接收器,进入接收器的数字信号转化成模拟数据信号输出。2.根据权利要求1所述的提高IIS通讯数据可靠性的电路,其特征在于,所述驱动电路包括驱动电阻以及耦本文档来自技高网...

【技术保护点】
一种提高IIS通讯数据可靠性的电路,其特征在于,包括发送器、接收器以及驱动电路,所述发送器与接收器之间通过SD数据传输线、SCK数据传输线以及WS数据传输线进行数据连接,所述驱动电路设置在SD数据传输线上,且驱动电路与电源相连;发送器接收音频信号并转化成数字信号,经驱动电路加快SD数据上升速度后进入接收器,进入接收器的数字信号转化成模拟数据信号输出。

【技术特征摘要】

【专利技术属性】
技术研发人员:李文兵刘一红
申请(专利权)人:深圳市迅族科技有限公司
类型:新型
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1