A non resistance reference source belongs to the field of power management technology. Including the start circuit, the reference from the zero state power in the establishment, in the exit after starting; reference voltage generating circuit, select the PMOS tube and the negative temperature coefficient of threshold voltage of negative temperature coefficient of the NMOS tube, PMOS tube and NMOS tube by the threshold voltage difference of negative temperature voltage reference voltage the positive temperature voltage by thermal voltage, subthreshold slope factor and MOS aspect ratio decision, which can obtain the reference voltage VREF good temperature characteristics; the bias circuit, tube bias current has a positive winter of use in sub region of NMOS, and with the increase of temperature, the temperature is the characteristics will be enhanced. The present invention reduces the power consumption of the reference circuit and improves the PSRR of the reference voltage on the basis of the traditional subthreshold reference.
【技术实现步骤摘要】
一种无电阻式基准源
本专利技术属于电源管理
,具体涉及一种无电阻式基准源电路的设计,具有低压、低功耗、高电源抑制比PSRR的特性。
技术介绍
基准源作为电子系统的核心模块,是模数转换器(ADC)、数模转换器(DAC)、线性稳压器、开关稳压器、温度传感器、充电电池保护芯片和通信电路等众多电路中不可缺少的部分,为电路提供精确、稳定的参考信号源。随着电子系统,尤其是电池供电或者自供电系统,譬如环境传感器网络、能量收集系统、生物电子系统等,对低压低功耗要求的日益迫切,降低基准源功耗且保持基准源的稳定性受到了越来越多的关注。由于传统带隙结构所得到的基准输出电压为1.2V左右,要求基准源的最低供电电压至少在1.5V左右,并且该电压值并不会随着工艺的改进而发生较多的降低,限制了基准源的应用范围;另外电阻的使用会增加芯片的面积,会增加芯片的设计成本。
技术实现思路
针对现有技术中基准源普遍存在的功耗高、电源抑制比低等问题,本专利技术提出一种无电阻式基准源,基于亚阈值MOSFET产生的超低功耗亚阈值基准源具有纳瓦量级功耗以及宽频范围高电源抑制比PSRR特性。本专利技术的技术方案是 ...
【技术保护点】
一种无电阻式基准源,其特征在于,包括:启动电路,在电源建立时使所述基准源脱离零状态,在启动完成后退出;基准电压产生电路,利用不同负温系数的阈值电压产生基准电压(VREF);偏置电流产生电路,受所述启动电路使能产生具有正温特性的电流并作为所述基准电压产生电路的偏置电流;所述偏置电流产生电路包括第一NMOS管(MN1)、第二NMOS管(MN2)、第三NMOS管(MN3)、第一PMOS管(MP1)和第二PMOS管(MP2),第一NMOS管(MN1)的栅极连接第二NMOS管(MN2)的栅极、第一NMOS管(MN1)和第一PMOS管(MP1)的漏极并作为所述偏置电流产生电路的控制端连 ...
【技术特征摘要】
1.一种无电阻式基准源,其特征在于,包括:启动电路,在电源建立时使所述基准源脱离零状态,在启动完成后退出;基准电压产生电路,利用不同负温系数的阈值电压产生基准电压(VREF);偏置电流产生电路,受所述启动电路使能产生具有正温特性的电流并作为所述基准电压产生电路的偏置电流;所述偏置电流产生电路包括第一NMOS管(MN1)、第二NMOS管(MN2)、第三NMOS管(MN3)、第一PMOS管(MP1)和第二PMOS管(MP2),第一NMOS管(MN1)的栅极连接第二NMOS管(MN2)的栅极、第一NMOS管(MN1)和第一PMOS管(MP1)的漏极并作为所述偏置电流产生电路的控制端连接所述启动电路的输出端;第二PMOS管(MP2)的栅极连接第一PMOS管(MP1)的栅极、第二PMOS管(MP2)和第二NMOS管(MN2)的漏极并作为所述偏置电流产生电路的输出端输出所述偏置电流;第三NMOS管(MN3)的栅漏短接并连接第二NMOS管(MN2)的源极;第一PMOS管(MP1)和第二PMOS管(MP2)的源极接电源电压(VCC),第一NMOS管...
【专利技术属性】
技术研发人员:周泽坤,曹建文,汪尧,余洪名,鲁信秋,王韵坤,石跃,张波,
申请(专利权)人:电子科技大学,
类型:发明
国别省市:四川,51
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。