一种阵列基板、其驱动方法及显示面板技术

技术编号:13882909 阅读:67 留言:0更新日期:2016-10-23 15:06
本发明专利技术公开了一种阵列基板、其驱动方法及显示面板,在每一列像素两侧分别设置数据线,且相邻两列像素之间设置有两条数据线;以相邻的两行像素为一像素组,位于各像素组的相邻两行像素之间设置一条栅线,且同一像素组中的两行像素分别通过各自对应的开关器件与位于该两行像素之间的栅线相连;同一像素组中沿列方向相邻的两个像素分别通过各自对应的开关器件与位于该像素两侧的一条数据线相连,且沿列方向相邻的两个像素所连接的数据线不相同。由于与同一栅线相连的沿列方向相邻的两个像素连接的是两条不同的数据线,因此这种结构可以通过分别控制这两条数据线的电压实现这两个像素对应区域的液晶分子的转动角度不一样,从而实现多畴显示。

【技术实现步骤摘要】

本专利技术涉及显示
,尤指一种阵列基板、其驱动方法及显示面板
技术介绍
在平板显示装置中,薄膜晶体管液晶显示器(Thin Film Transistor Liquid Crystal Display,简称TFT-LCD)具有体积小、功耗低、制造成本相对较低和无辐射等特点,在当前的平板显示器市场占据了主导地位。常见的液晶显示器可用作手机显示屏、Note Book显示屏、GPS显示屏、液晶电视的显示屏等。随着科学技术的进步,传统的单畴液晶显示器由于对比度低、视角不对称、不同角度观看显示画面会出现色偏等缺点,已经不能满足人们对液晶显示器的要求。多畴显示技术逐步发展起来,所谓多畴显示,就是在一个亚像素内再分成不同的区域,不同区域的液晶的偏转程度不同,从不同角度观看液晶屏时,都是看到的各个区域的液晶偏转的综合效果,从而降低了因为像素内所有液晶偏转相同带来的不同角度上的对比度差异,进而降低色偏,增大视角。目前,实现多畴液晶显示器的方法包括:(1)将液晶显示器中的一个像素划分为多个子像素,在多个子像素区域内分别进行不同的摩擦取向使液晶分子形成不同的初始排列,然后在施加电压的过程中形成多畴态,实现多畴显示;(2)在像素电极下方制作数条凸起物,使特殊形状的像素电极与上玻璃基板的公共电极之间形成斜向电场,液晶分子沿着电场方向排列形成多畴态,实现多畴显示;(3)通过构造多畴化像素电极实现多畴显示。但上述方法均存在制造工艺复杂、工艺成本高、难度大且不易实现的问题。
技术实现思路
有鉴于此,本专利技术实施例提供了一种阵列基板、其驱动方法及显示面板,通过设计像素排列方式实现多畴显。本专利技术实施例提供的一种阵列基板,包括呈矩阵排列的多个像素,以及分别与各所述像素一一对应连接的开关器件;还包括:设置在每一列像素两侧的数据线,且相邻两列像素之间设置有两条数据线;以相邻的两行像素为一像素组,所述阵列基板还包括位于各所述像素组的相邻两行像素之间的一条栅线,且同一所述像素组中的两行像素分别通过各自对应的开关器件与位于所述两行像素之间的栅线相连;同一所述像素组中沿列方向相邻的两个像素分别通过各自对应的开关器件与位于所述像素两侧的一条数据线相连,且所述沿列方向相邻的两个像素所连接的数据线不相同。可选地,在本专利技术实施例提供的上述阵列基板中,所述开关器件为薄膜晶体管。可选地,在本专利技术实施例提供的上述阵列基板中,同一所述像素组中,属于第一行的各所述像素的面积相同;属于第二行的各所述像素的面积相同。可选地,在本专利技术实施例提供的上述阵列基板中,同一所述像素组中,沿列方向相邻的两个像素的面积比例等于所述两个像素对应的薄膜晶体管的沟道宽度的比例。可选地,在本专利技术实施例提供的上述阵列基板中,同一列像素中,属于奇数行像素组中的第一行像素与属于偶数行像素组中的第二行像素连接的数据线相同;或者,同一列像素中,属于奇数行像素组中的第一行像素与属于偶数行像素组中的第一行像素连接的数据线相同。可选地,在本专利技术实施例提供的上述阵列基板中,还包括与各所述栅线连接的栅极驱动器,以及与各所述数据线连接的源极驱动器;其中,所述栅极驱动器用于在一帧时间内逐行扫描各所述栅线;所述源极驱动器用于,在所述栅极驱动器扫描第n条栅线时,通过向各所述数据线施加数据信号实现向与第n条栅线连接的各像素施加数据信号,且所述源极驱动器向与第n条栅线连接的且沿列方向相邻的任意两个像素施加的数据信号的极性相反;其中n取1~N的整数,N为所述阵列基板上栅线的数量。可选地,在本专利技术实施例提供的上述阵列基板中,所述源极驱动器向沿行方向相邻的任意两个像素施加的数据信号的极性相反。可选地,在本专利技术实施例提供的上述阵列基板中,所述源极驱动器向沿列方向相邻的任意两个像素施加的数据信号的极性相反。可选地,在本专利技术实施例提供的上述阵列基板中,所述源极驱动器向沿行方向相邻的任意两个像素施加的数据信号的极性相同。可选地,在本专利技术实施例提供的上述阵列基板中,所述源极驱动器向所有奇数行像素施加的数据信号的极性相同,所述源极驱动器向所有偶数行像素施加的数据信号的极性相同。可选地,在本专利技术实施例提供的上述阵列基板中,所述源极驱动器向位于奇数行像素组中的第一行像素施加的数据信号的极性,与向位于偶数行像素组中的第二行像素施加的数据信号的极性相同。相应地,本专利技术实施例还提供了一种显示面板,包括本专利技术实施例提供的上述任一种阵列基板。相应地,本专利技术实施例还提供了上述阵列基板的驱动方法,包括:所述栅极驱动器在一帧时间内逐行扫描各所述栅线;其中,在所述栅极驱动器扫描第n条栅线时,所述源极驱动器通过向各所述数据线施加数据信号实现向与第n条栅线连接的各像素施加数据信号,且所述源极驱动器向与第n条栅线连接的且沿列方向相邻的任意两个像素施加的数据信号的极性相反;其中n取1~N的整数,N为所述阵列基板上栅线的数量。可选地,在本专利技术实施例提供的上述驱动方法中,所述源极驱动器向沿行方向相邻的任意两个像素施加的数据信号的极性相反。可选地,在本专利技术实施例提供的上述驱动方法中,所述源极驱动器向沿列方向相邻的任意两个像素施加的数据信号的极性相反。可选地,在本专利技术实施例提供的上述驱动方法中,所述源极驱动器向沿行方向相邻的任意两个像素施加的数据信号的极性相同。可选地,在本专利技术实施例提供的上述驱动方法中,所述源极驱动器向所有奇数行像素施加的数据信号的极性相同,所述源极驱动器向所有偶数行像素施加的数据信号的极性相同。可选地,在本专利技术实施例提供的上述驱动方法中,所述源极驱动器向位于奇数行像素组中的第一行像素施加的数据信号的极性,与向位于偶数行像素组中的第二行像素施加的数据信号的极性相同。本专利技术有益效果如下:本专利技术实施例提供的一种阵列基板、其驱动方法及显示面板,在每一列像素两侧分别设置数据线,且相邻两列像素之间设置有两条数据线;以相邻的两行像素为一像素组,位于各像素组的相邻两行像素之间设置一条栅线,且同一像素组中的两行像素分别通过各自对应的开关器件与位于该两行像素之间的栅线相连;同一像素组中沿列方向相邻的两个像素分别通过各自对应的开关器件与位于该像素两侧的一条数据线相连,且沿列方向相邻的两个像素所连接的数据线不相同。由于与同一栅线相连的沿列方向相邻的两个像素连接的是两条不同的数据线,因此这种结构可以通过分别控制这两条数据线的电压实现这两个像素对应区域的液晶分子的转动角度不一样,从而实现多畴显示。附图说明图1a至图2b分别为本专利技术实施例提供的阵列基板的结构示意图;图3a和图3b分别为施加在实施一提供的阵列基板的各像素上的数据信号的极性的分布示意图;图4a和图4b分别为施加在实施二提供的阵列基板的各像素上的数据信号
的极性的分布示意图;图5a和图5b分别为施加在实施三提供的阵列基板的各像素上的数据信号的极性的分布示意图;图6a和图6b分别为实施三提供的阵列基板的对应的时序图;图7a和图7b分别为施加在实施四提供的阵列基板的各像素上的数据信号的极性的分布示意图;图8a和图8b分别为施加在实施五提供的阵列基板的各像素上的数据信号的极性的分布示意图;图9a和图9b分别为实施五提供的阵列基板的对应的时序图;图10a和图10b分别为施加在实施六提供的阵列基板的各像素上的数据信号本文档来自技高网
...

【技术保护点】
一种阵列基板,包括呈矩阵排列的多个像素,以及分别与各所述像素一一对应连接的开关器件;其特征在于,还包括:设置在每一列像素两侧的数据线,且相邻两列像素之间设置有两条数据线;以相邻的两行像素为一像素组,所述阵列基板还包括位于各所述像素组的相邻两行像素之间的一条栅线,且同一所述像素组中的两行像素分别通过各自对应的开关器件与位于所述两行像素之间的栅线相连;同一所述像素组中沿列方向相邻的两个像素分别通过各自对应的开关器件与位于所述像素两侧的一条数据线相连,且所述沿列方向相邻的两个像素所连接的数据线不相同。

【技术特征摘要】
1.一种阵列基板,包括呈矩阵排列的多个像素,以及分别与各所述像素一一对应连接的开关器件;其特征在于,还包括:设置在每一列像素两侧的数据线,且相邻两列像素之间设置有两条数据线;以相邻的两行像素为一像素组,所述阵列基板还包括位于各所述像素组的相邻两行像素之间的一条栅线,且同一所述像素组中的两行像素分别通过各自对应的开关器件与位于所述两行像素之间的栅线相连;同一所述像素组中沿列方向相邻的两个像素分别通过各自对应的开关器件与位于所述像素两侧的一条数据线相连,且所述沿列方向相邻的两个像素所连接的数据线不相同。2.如权利要求1所述的阵列基板,其特征在于,所述开关器件为薄膜晶体管。3.如权利要求2所述的阵列基板,其特征在于,同一所述像素组中,属于第一行的各所述像素的面积相同;属于第二行的各所述像素的面积相同。4.如权利要求3所述的阵列基板,其特征在于,同一所述像素组中,沿列方向相邻的两个像素的面积比例等于所述两个像素对应的薄膜晶体管的沟道宽度的比例。5.如权利要求1-4任一项所述的阵列基板,其特征在于,同一列像素中,属于奇数行像素组中的第一行像素与属于偶数行像素组中的第二行像素连接的数据线相同;或者,同一列像素中,属于奇数行像素组中的第一行像素与属于偶数行像素组中的第一行像素连接的数据线相同。6.如权利要求5所述的阵列基板,其特征在于,还包括与各所述栅线连接的栅极驱动器,以及与各所述数据线连接的源极驱动器;其中,所述栅极驱动器用于在一帧时间内逐行扫描各所述栅线;所述源极驱动器用于,在所述栅极驱动器扫描第n条栅线时,通过向各所
\t述数据线施加数据信号实现向与第n条栅线连接的各像素施加数据信号,且所述源极驱动器向与第n条栅线连接的且沿列方向相邻的任意两个像素施加的数据信号的极性相反;其中n取1~N的整数,N为所述阵列基板上栅线的数量。7.如权利要求6所述的阵列基板,其特征在于,所述源极驱动器向沿行方向相邻的任意两个像素施加的数据信号的极性相反。8.如权利要求7所述的阵...

【专利技术属性】
技术研发人员:郝学光先建波乔勇
申请(专利权)人:京东方科技集团股份有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1