一种PSM对准标记结构的制备方法技术

技术编号:13797069 阅读:122 留言:0更新日期:2016-10-06 17:26
本发明专利技术涉及半导体制造技术领域,尤其涉及一种PSM对准标记结构的制备方法,通过于浅沟槽隔离结构上方设置样本栅,在该样本栅的顶部制备掩膜堆叠,且在高介电常数金属栅极的工艺中,由于浅沟槽隔离结构和有源区的台阶高度使得部分该掩膜堆叠得以保留,并籍由位于该样本栅之上的残留的掩膜堆叠保障第二样本栅在研磨过程中免受损伤,从而使得该样本栅的厚度得以完整保留,进而提高了接触孔与金属栅的对准质量,且该工艺简单方便,与传统工艺的兼容性强,具有很强的实用性。

【技术实现步骤摘要】

本专利技术涉及半导体制造
,尤其涉及一种PSM对准标记结构的制备方法
技术介绍
随着技术的不断发展,半导体技术已经渗透至生活中的各个领域,例如航天、医疗器戒、手机通讯都离不开半导体所制备出的芯片。以前很多芯片都是采用二氧化硅作为栅极介电质,但是从65nm开始,由于技术节点已经很小,无法让栅极介电质继续缩短变薄,同时随着晶体管尺寸的不断缩小,源极和漏极之间的距离也越来越小,进而容易造成短沟道效应。因此,针对上述问题,本领域技术人员经不懈研究,HKMG(High-K Metal Gate,高介电金属栅)工艺被开发出来。其是采用一种具有高介电常数(或称高K)的栅极介电层,并采用金属材料来作为栅极,采用HKMG工艺制备的器件相比较传统器件而言,极大的减小了漏电流,同时有效提升了驱动电流,因此HKMG成了目前高性能晶体管所采用的主流技术。特别是在28nm的HKMG工艺中,如图1所示,接触孔对准的质量和金属栅(Metal Gate,简称MG)的厚度具有很强的相关性,
而接触孔对准金属栅,金属栅移相掩膜(phase shift mask,简称PSM)标记的厚度成为影响晶圆质量的一个至关重要的因素至关重要的因素,在图1中,横坐标表示金属栅厚度(MG thickness),纵坐标表示晶圆质量(wafer quality),1所指的区域表示位线性能(BL performance)。目前,现有的PSM对准标记在经过ILD CMP以及DPRM和AL-CMP之后,其厚度大大减小,进而影响接触孔与金属栅的对准质量。例如,在压力邻近技术(Stress proximity technology,简称SPT)之后,样本栅的厚度为670埃,但由于金属硅化物阻挡层(Salicide block,简称SAB)以及PMOS锗硅氮化硅层(PMOS SiGe Nitride,简称PSR)掩膜层打开,在层间介质层CMP(ILD CMP)以及样本栅移除(Dummy poly remove,简称DPRM)填充金属并进行CMP之后,其厚度大大减小,仅剩余200埃左右,这将会影响接触孔与金属栅的对准质量,这是本领域技术人员所不期望看到的。
技术实现思路
针对上述存在的问题,本专利技术公开一种PSM对准标记结构的制备方法,以解决现有技术中PSM对准标记设计在经过ILD CMP以及DPRM和金属CMP的步骤之后,其厚度大大减小,进而影响接触孔与金属栅的对准质量的问题。为了实现上述目的,本专利技术提供了一种PSM对准标记结构的制备方法,应用于高介电常数金属栅极工艺中,其中,包括如下步骤:步骤S1,提供一具有浅沟槽隔离结构和有源区的衬底,所述衬底的表面设置有介质层,所述介质层中形成有位于所述有源区上方的第一栅槽和位于所述浅沟槽隔离结构上方的第二栅槽,所述第一栅槽内设置有第一样本栅,所述第二栅槽内设置有第二样本栅,且所述第一样本栅的长度等于所述第一栅槽的深度,所述第二样本栅的长度小于所述第二栅槽的深度;步骤S2、制备一掩膜堆叠覆盖在所述第一样本栅和所述第二样本栅的顶部,并将所述第二栅槽内位于所述第二样本栅之上的间隙空间完全予以填充;步骤S3、完全移除位于第一样本栅之上的掩膜堆叠,同时移除第二样本栅之上的一部分掩膜堆叠并在第二样本栅之上保留部分掩膜堆叠;步骤S4、对所述介质层进行研磨,以移除部分所述第一样本栅并对第二样本栅之上的余下的掩膜堆叠进行部分移除;步骤S5、刻蚀以完全移除第一栅槽内余下的第一样本栅;步骤S6、填充金属至第一栅槽内并进行研磨,籍由第二样本栅之上的残留的掩膜堆叠保障第二样本栅在研磨过程中免受损伤。上述的PSM对准标记结构的制备方法,其中,所述掩膜堆叠包括氧化物层和覆盖所述氧化物层的氮化硅层。上述的PSM对准标记结构的制备方法,其中,在所述步骤S3中,移除第二样本栅之上的一部分掩膜堆叠后,在第二样本栅之上保留部分掩膜堆叠中,所述氮化硅层的厚度为450-500埃,氧化物层的
厚度为50-90埃。上述的PSM对准标记结构的制备方法,其中,在所述步骤S4中,对第二样本栅之上的余下的掩膜堆叠进行部分移除后,所述第二样本栅之上的剩余的氮化硅层的厚度为50-100埃。上述的PSM对准标记结构的制备方法,其中,所述浅沟槽隔离结构的深度为150-250埃。上述的PSM对准标记结构的制备方法,其中,所述介质层的材质为氧化物。上述的PSM对准标记结构的制备方法,其中,在步骤S4和步骤S6中,所述研磨均为化学机械研磨。上述的PSM对准标记结构的制备方法,其中,所述样本栅为多晶硅或无定形碳。上述的PSM对准标记结构的制备方法,其中,所述金属为Al。上述的PSM对准标记结构的制备方法,其中,在移除第一样本栅之后,且在填充金属之前,先制备一层高K介电层覆盖在第一栅槽暴露的表面。上述的PSM对准标记结构的制备方法,其中,所述方法应用于28nm高介电常数金属栅极的工艺中。本专利技术公开了一种PSM对准标记结构的制备方法,通过于浅沟槽隔离结构(shallow trench isolation,简称STI)上方设置样本栅,在该样本栅的顶部制备掩膜堆叠,且在高介电常数金属栅极的工艺中,由于浅沟槽隔离结构和有源区的台阶高度使得部分该掩膜堆叠得
以保留,并籍由位于该样本栅之上的残留的掩膜堆叠保障第二样本栅在研磨过程中免受损伤,从而使得该样本栅的厚度得以完整保留,进而提高了接触孔与金属栅的对准质量。具体附图说明通过阅读参照以下附图对非限制性实施例所作的详细描述,本专利技术及其特征、外形和优点将会变得更加明显。在全部附图中相同的标记指示相同的部分。并未可以按照比例绘制附图,重点在于示出本专利技术的主旨。图1是本专利技术
技术介绍
中金属栅厚度与晶圆质量的关系示意图;图2是本专利技术实施例中PSM对准标记结构的制备方法的流程图;图3a-3g是本专利技术实施例中PSM对准标记结构的制备方法的流程结构示意图。具体实施方式下面结合附图和具体的实施例对本专利技术作进一步的说明,但是不作为本专利技术的限定。如图2所示,本实施例涉及一种PSM对准标记结构的制备方法,可应用于高介电常数金属栅极工艺中,尤其是应用于28nm高介电常数金属栅极的工艺中,具体的,该方法包括如下步骤:步骤一,首先,提供一设置有浅沟槽隔离结构22和有源区21的衬底(该衬底并未于图中示出),且位于浅沟槽隔离结构22的衬底
上表面的高度低于位于有源区21的衬底上表面的高度,在此需要说明的是,此处所说的高度是指位于浅沟槽隔离结构22的衬底上表面和位于有源区21的衬底上表面相对于同一水平面的高度。其次,于衬底上制备一上表面在同一水平面的介质层(该介质层并未于图中示出)后,回蚀部分该介质层至衬底的上表面,以形成贯穿介质层的若干栅槽;该若干栅槽包括位于浅沟槽隔离结构22上方的若干第二栅槽32和位于有源区21上方的若干第一栅槽31,且第一栅槽31和第二栅槽32的上表面平齐,显而易见的,第一栅槽31的深度小于第二栅槽32的深度;形成如图3a所示的结构。再次,在若干栅槽中填充样本栅材料,以于所述第一栅槽31中形成第一样本栅41,于第二栅槽32中形成第二样本栅42,且第一样本栅41从底部端面至顶部端面之间的长度L1(即第一样本栅41的长度)与第二本文档来自技高网
...

【技术保护点】
一种PSM对准标记结构的制备方法,应用于高介电常数金属栅极工艺中,其特征在于,包括如下步骤:步骤S1、提供一具有浅沟槽隔离结构和有源区的衬底,所述衬底的表面设置有介质层,所述介质层中形成有位于所述有源区上方的第一栅槽和位于所述浅沟槽隔离结构上方的第二栅槽,所述第一栅槽内设置有第一样本栅,所述第二栅槽内设置有第二样本栅,且所述第一样本栅的长度等于所述第一栅槽的深度,所述第二样本栅的长度小于所述第二栅槽的深度;步骤S2、制备一掩膜堆叠覆盖在所述第一样本栅和所述第二样本栅的顶部,并将所述第二栅槽内位于所述第二样本栅之上的间隙空间完全予以填充;步骤S3、完全移除位于第一样本栅之上的掩膜堆叠,同时移除第二样本栅之上的一部分掩膜堆叠并在第二样本栅之上保留部分掩膜堆叠;步骤S4、对所述介质层进行研磨,以移除部分所述第一样本栅并对第二样本栅之上的余下的掩膜堆叠进行部分移除;步骤S5、刻蚀以完全移除第一栅槽内余下的第一样本栅;步骤S6、填充金属至第一栅槽内并进行研磨,籍由第二样本栅之上的残留的掩膜堆叠保障第二样本栅在研磨过程中免受损伤。

【技术特征摘要】
1.一种PSM对准标记结构的制备方法,应用于高介电常数金属栅极工艺中,其特征在于,包括如下步骤:步骤S1、提供一具有浅沟槽隔离结构和有源区的衬底,所述衬底的表面设置有介质层,所述介质层中形成有位于所述有源区上方的第一栅槽和位于所述浅沟槽隔离结构上方的第二栅槽,所述第一栅槽内设置有第一样本栅,所述第二栅槽内设置有第二样本栅,且所述第一样本栅的长度等于所述第一栅槽的深度,所述第二样本栅的长度小于所述第二栅槽的深度;步骤S2、制备一掩膜堆叠覆盖在所述第一样本栅和所述第二样本栅的顶部,并将所述第二栅槽内位于所述第二样本栅之上的间隙空间完全予以填充;步骤S3、完全移除位于第一样本栅之上的掩膜堆叠,同时移除第二样本栅之上的一部分掩膜堆叠并在第二样本栅之上保留部分掩膜堆叠;步骤S4、对所述介质层进行研磨,以移除部分所述第一样本栅并对第二样本栅之上的余下的掩膜堆叠进行部分移除;步骤S5、刻蚀以完全移除第一栅槽内余下的第一样本栅;步骤S6、填充金属至第一栅槽内并进行研磨,籍由第二样本栅之上的残留的掩膜堆叠保障第二样本栅在研磨过程中免受损伤。2.如权利要求1所述的PSM对准标记结构的制备方法,其特征在于,所述掩膜堆叠包括氧化物层和覆盖所述氧化物层的氮化硅
\t层。3.如权利要求2所述的PSM对准标记结构的制备方法,其特...

【专利技术属性】
技术研发人员:赵简邵群王杭萍
申请(专利权)人:中芯国际集成电路制造上海有限公司中芯国际集成电路制造北京有限公司
类型:发明
国别省市:上海;31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1