苏州迅芯微电子有限公司专利技术

苏州迅芯微电子有限公司共有38项专利

  • 本申请是关于流水线模数转换器的失调校正方法、装置、设备及介质,所述方法包括获取流水线模数转换器中目标子ADC输出端输出的实际余差曲线中的余量电压,其中,所述余量电压为所述实际余差曲线中目标电压阈值点处的实际电压值与理想电压值之间的偏差,...
  • 本发明公开了一种芯片时钟同步方法、装置、控制芯片、数据采集卡及介质。其中,该芯片时钟同步方法,应用于控制芯片,包括:根据采样指令生成至少两个采样时钟信号;根据所述采样时钟信号对至少两个待同步芯片输出的时钟信号进行采样,生成各所述时钟信号...
  • 本申请提供了一种用于sigma
  • 本发明公开一种时钟同步方法及时钟同步电路。本发明实施例提供的时钟同步方法,包括获取主时钟信号和脉冲时钟信号;将所述主时钟信号分频以得到多路相位分频时钟信号;获取主时钟信号与所述脉冲时钟信号之间的相位关系数值;根据所述相位关系数值选取所述...
  • 本申请涉及一种输入缓冲器、模数转换器,具体涉及输入缓冲器的技术领域。在所述输入缓冲器的第一偏置保护电路中,第一目标电压端依次通过第三电阻以及第二十五开关管连接至第一电压端;第一偏置保护电路中的使能端通过第一非门连接至第二十四开关管的控制...
  • 本发明公开了一种双源跟随器、缓冲电路以及模数转换器。双源跟随器包括:第一源跟随器模块和第二源跟随器模块;第一源跟随器模块包括串联的第一电流源和第一晶体管;第二源跟随器模块包括串联的第二电流源和第二晶体管;第一晶体管与第二晶体管的晶体管类...
  • 本发明公开了一种多路子ADC采样电路、半导体器件及信号处理装置,其中,多路子ADC采样电路包括:第一采样组,包括至少两个子ADC采样模块;第一采样组接入第一采样时钟;第二采样组,包括1个子ADC采样模块;第二采样组接入第二采样时钟;第一...
  • 本发明实施例公开了一种放大器结构、模拟前端电路和信号处理装置。该放大器结构包括:供电电路、开环放大器和偏置电路;其中,供电电路的输入端输入电压,供电电路的输出端与开环放大器的第一电压端电连接,开环放大器的第二电压端与偏置电路的输出端电连...
  • 本发明公开了一种波形数据的重采样方法、装置、设备及介质。波形数据的重采样方法,包括:获取目标通道的目标波形采样数据;使用目标波形采样数据初始化跳变点检测数据,并在跳变点检测数据中识别跳变采样点;在插值算法集中获取当前插值算法,并使用当前...
  • 本发明公开了一种波形数据的重采样方法、装置、功能模块及重采样系统。波形数据的重采样方法,包括:使用目标波形采样数据初始化跳变点检测数据,并在跳变点检测数据中识别跳变采样点;使用当前插值算法在跳变采样点和跳变采样点前一相邻采样点间进行插值...
  • 本申请提供了一种分段电阻串的电路结构、数模转换器,其中电路结构包括:电阻阵列结构,其包括电压输出端以及多个电压输入端,多个电压输入端分别接入基准电压VREF或接地;针对任一电压输入端,电压输入端通过阻值为2R的第一电阻或第一电阻网络单元...
  • 本申请提供了一种同步数据采集卡,该采集卡包括转换单元、信号采集模块及控制芯片,控制芯片生成训练指令,转换单元根据该训练指令将数据通道切换至同步信号训练通道;接着,控制芯片生成相频相同的第一同步训练信号及第二同步训练信号;然后该信号采集模...
  • 本申请公开了一种同步数据处理方法及装置,包括:先获取相频相同的第一同步训练信号及第二同步训练信号,并分别通过第一ADC及第二ADC对其进行采样,分别获得第一训练采样信号及第二训练采样信号;再对该第一训练采样信号及第二训练采样信号中的至少...
  • 本发明公开了一种用于数据发送和接收的芯片组合结构,包括:基板以及设置在基板上的数据发送芯片和数据接收芯片;数据发送芯片内设置有数据发送链路,数据接收芯片内设置有数据接收链路,数据发送链路和数据接收链路之间通过基板形成数据传输链路以进行两...
  • 本发明公开了一种同步时钟产生电路模块、功能芯片和多片同步装置。其中,该电路模块包括:锁相环电路和时钟产生电路;锁相环电路与时钟产生电路电连接,锁相环电路接收时钟源产生的主时钟输入信号和同步时钟输入信号,锁相环电路将主时钟输入信号倍频为高...
  • 本发明公开了一种用于SAR型模数转换器的逻辑控制电路、SAR型模数转换器,用于存储得到的数字码并且控制数模转换器进行电平切换,包括:2个或以上数量的逻辑模块串联;其中在所述模块串联中首位的所述逻辑模块的触发信号(D
  • 本发明涉及一种芯片时钟同步方法、数据采集卡及数据采集系统,包括步骤1:准备步骤、步骤2:检测步骤、步骤3:调整步骤以及步骤4:同步步骤。其涉及两个待时钟同步的芯片:第一芯片和第二芯片以及一个控制芯片,所述控制芯片利用所述第一芯片的输出时...
  • 本申请提供时间交织ADC采样时间偏差提取方法、系统及装置,方法包括:获取采样周期k中目标通道m的ADC数字输出信号,及与目标通道相邻的两个通道的ADC的数字输出信号;根据采集的三个相邻通道的数字输出确定目标通道在预设采样周期中的采样适配...
  • 本申请包括一种时间交织采样方法、装置、设备及存储介质,具体涉及信号采样技术领域。所述方法包括:对各个子通道信号进行相频分析,获得各个子通道信号分别对应的相频特征;根据各个子通道信号分别对应的相频特征,计算各个子通道分别对应的实际小数间隔...
  • 本申请包括一种时间交织采样系统及滤波器构建方法,具体涉及信号采样技术领域。该系统包括子通道采样模块、滤波器模块以及复合模块;子通道采样模块用于,获取各个子通道采集到的数字信号;滤波器模块用于,针对每个子通道,通过对应的目标滤波器对子通道...