一种输入缓冲器、模数转换器制造技术

技术编号:37781733 阅读:19 留言:0更新日期:2023-06-09 09:12
本申请涉及一种输入缓冲器、模数转换器,具体涉及输入缓冲器的技术领域。在所述输入缓冲器的第一偏置保护电路中,第一目标电压端依次通过第三电阻以及第二十五开关管连接至第一电压端;第一偏置保护电路中的使能端通过第一非门连接至第二十四开关管的控制端;第二十四开关管的控制端通过第二非门连接至第二十三开关管的控制端;第一目标电压端还依次通过第四电阻以及第二十八开关管连接至第二电压端;使能端还通过第一非门连接至第二十七开关管的控制端;第二带隙基准电流源通过第二十六开关管连接至第二电压端。基于上述电路,使得电路中的开关管在带隙基准尚未建立时不会损坏。坏。坏。

【技术实现步骤摘要】
一种输入缓冲器、模数转换器


[0001]本申请涉及输入缓冲器
,具体涉及一种输入缓冲器、模数转换器。

技术介绍

[0002]流水线模数转换器(Pipelined ADC)凭借着高速高精度的特点在无线通信、高速数据采集系统等领域发挥着作用。
[0003]在流水线模数转换器的输入端通常有较大的采样电容对信号源进行采样,若信号源具有较大的电压幅度变化,则流水线ADC需要从信号源中抽取很大的电流,通常信号源无法提供如此大的电流,所以采样电容获取的信号将会发生严重的失真。输入缓冲器(Input Buffer)具有较高的输入阻抗,较大的输出电流,可以解决信号源驱动能力不足的问题。
[0004]然而,由于对输入缓冲器的线性度和速度有要求,因此输入缓冲器的供电电压会相应的较高,而这可能会导致输入缓冲器中的晶体管的端电压超过耐压值而损坏。

技术实现思路

[0005]本申请提供了一种输入缓冲器、模数转换器,该技术方案如下。
[0006]提供了一种输入缓冲器,所述输入缓冲器包括输入缓冲电路、偏置电路以及第一偏置保护电路;
[0007]在所述输入缓冲电路中,第一目标电压端通过第三开关管M3连接至电压输出端;所述电压输出端依次通过第二开关管M2以及第一开关管M1连接至公共地端;
[0008]所述第三开关管M3的控制端与输入电压端连接;所述输入电压端还依次通过第三电容C3以及第一开关管M1连接至公共地端;
[0009]在所述偏置电路中,第一电压端依次通过第十开关管M10以及第九开关管M9连接至公共地端;第二电压端依次通过第八开关管M8以及第七开关管M7连接至公共地端;
[0010]在所述第一偏置保护电路中,第一目标电压端依次通过第三电阻R3以及第二十五开关管M25连接至所述第一电压端;所述第一目标电压端还通过第二十四开关管M24接地;所述第一偏置保护电路中的使能端通过第一非门I1连接至所述第二十四开关管M24的控制端;所述第二十四开关管M24的控制端通过第二非门I2连接至第二十三开关管M23的控制端;在所述第一偏置保护电路中,第一带隙基准电流源通过所述第二十三开关管M23连接至所述第一电压端;
[0011]第一目标电压端还依次通过第四电阻R4以及第二十八开关管M28连接至第二电压端;所述第一目标电压端还通过第二十七开关管M27接地;所述使能端还通过所述第一非门I1连接至第二十七开关管M27的控制端;在所述第一偏置保护电路中,第二带隙基准电流源通过所述第二十六开关管M26连接至所述第二电压端。
[0012]在一种可能的实现方式中,所述第二十七开关管M27的控制端依次通过第三非门I3以及第四非门I4连接至第二十六开关管M26的控制端。
[0013]在一种可能的实现方式中,在所述偏置电路中,所述第一电压端分别与第八开关
管M8的控制端、第九开关管M9的控制端以及第十开关管M10的控制端连接;所述第二电压端与所述第七开关管M7的控制端连接。
[0014]在一种可能的实现方式中,所述输入缓冲器还包括第一线性提高电路;
[0015]在所述第一线性提高电路中,第一恒定电压端通过第十四开关管M14连接至第一节点;第一恒定电压端还通过第十三开关管M13连接至第一节点;第二恒定电压端通过第十二开关管M12连接至第二节点;所述第二恒定电压端通过第十一开关管M11连接至第二节点;所述第一节点与所述第二节点通过第一电容C1连接;
[0016]所述第一节点通过第十八开关管M18连接至第十九开关管M19的控制端;所述第一节点还通过第十七开关管M17连接至第十九开关管M19的控制端;所述第十九开关管M19的控制端通过第二电容C2连接至所述输入电压端;
[0017]所述第二节点通过第十六开关管M16连接至输入电压端;所述第二节点还通过第十五开关管M15连接至所述输入电压端;
[0018]所述第一目标电压端依次通过第十九开关管M19以及所述第三开关管M3连接至所述输出电压端。
[0019]在一种可能的实现方式中,所述第十四开关管M14、第十八开关管M18、第十二开关管M12以及第十六开关管M16为NMOS管;
[0020]所述第十三开关管M13、第十七开关管M17、第十一开关管M11以及第十五开关管M15为PMOS管;
[0021]所述第十二开关管M12、所述第十四开关管M14、所述第十五开关管M15以及所述第十七开关管M17的控制端接入第一周期信号;
[0022]所述第十一开关管M11、所述第十三开关管M13、所述第十六开关管M16以及第十八开关管M18的控制端接入第二周期信号。
[0023]在一种可能的实现方式中,所述输入缓冲器还包括第二偏置保护电路;
[0024]在所述第二偏置保护电路中,第一目标电压端通过第二电阻R2连接至第三节点;
[0025]所述第三节点通过第二十一开关管M21连接至第四节点;所述第四节点通过第一电阻R1接地;所述第二十一开关管M21的控制端与所述第四节点连接;所述第四节点还通过第二十开关管M20接地;所述第二十开关管M20的控制端连接至使能端;
[0026]所述第一恒定电压端通过第二十二开关管M22连接至所述第十九开关管M19的控制端;所述第二十二开关管M22的控制端连接至第三节点。
[0027]在一种可能的实现方式中,所述输入缓冲器中包括数字控制模块;
[0028]在所述数字控制模块中,数字使能端通过第五非门I5连接至第二十九开关管M29的控制端;
[0029]第二目标电压端通过第三十一开关管M31连接至第五节点;所述第五节点通过第二十九开关管M29接地;所述第二目标电压端还通过第三十二开关管M32连接至使能端;所述使能端通过第三十开关管M30接地;
[0030]所述第三十一开关管M31的控制端连接至使能端;所述第三十二开关管M32的控制端连接至第五节点;所述第三十开关管M30的控制端连接至数字使能端;
[0031]所述使能端通过第六非门I6连接至反相使能端。
[0032]在一种可能的实现方式中,在所述数字控制模块中还包括第七非门、第八非门、第
一与门、第二与门以及第三与门;
[0033]第一数字码信号通过第七非门连接至第一与门的第一输入端;第二数字码信号连接至第一与门的第二输入端;
[0034]第三数字码信号通过第八非门连接至第二与门的第一输入端;第四数字码信号连接至第二与门的第二输入端;
[0035]所述第一与门的输出端连接至第三与门的第一输入端;所述第二与门的输出端连接至第三与门的第二输入端;所述第三与门的输出端连接至所述数字使能端。
[0036]在一种可能的实现方式中,所述输入缓冲器中还包括第二线性度提高电路;
[0037]在所述第二线性度提高电路中,第二目标电压端依次通过第六开关管M6、第五开关管M5连接至第七节点;
[0038]所述第七节点通过第四开关管M本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种输入缓冲器,其特征在于,所述电路包括输入缓冲电路、偏置电路以及第一偏置保护电路;在所述输入缓冲电路中,第一目标电压端通过第三开关管M3连接至电压输出端;所述电压输出端依次通过第二开关管M2以及第一开关管M1连接至公共地端;所述第三开关管M3的控制端与输入电压端连接;所述输入电压端还依次通过第三电容C3以及第一开关管M1连接至公共地端;在所述偏置电路中,第一电压端依次通过第十开关管M10以及第九开关管M9连接至公共地端;第二电压端依次通过第八开关管M8以及第七开关管M7连接至公共地端;在所述第一偏置保护电路中,第一目标电压端依次通过第三电阻R3以及第二十五开关管M25连接至所述第一电压端;所述第一目标电压端还通过第二十四开关管M24接地;所述第一偏置保护电路中的使能端通过第一非门I1连接至所述第二十四开关管M24的控制端;所述第二十四开关管M24的控制端通过第二非门I2连接至第二十三开关管M23的控制端;在所述第一偏置保护电路中,第一带隙基准电流源通过所述第二十三开关管M23连接至所述第一电压端;第一目标电压端还依次通过第四电阻R4以及第二十八开关管M28连接至第二电压端;所述第一目标电压端还通过第二十七开关管M27接地;所述使能端还通过所述第一非门I1连接至第二十七开关管M27的控制端;在所述第一偏置保护电路中,第二带隙基准电流源通过所述第二十六开关管M26连接至所述第二电压端。2.根据权利要求1所述的输入缓冲器,其特征在于,所述第二十七开关管M27的控制端依次通过第三非门I3以及第四非门I4连接至第二十六开关管M26的控制端。3.根据权利要求1所述的输入缓冲器,其特征在于,在所述偏置电路中,所述第一电压端分别与第八开关管M8的控制端、第九开关管M9的控制端以及第十开关管M10的控制端连接;所述第二电压端与所述第七开关管M7的控制端连接。4.根据权利要求1所述的输入缓冲器,其特征在于,所述电路还包括第一线性提高电路;在所述第一线性提高电路中,第一恒定电压端通过第十四开关管M14连接至第一节点;第一恒定电压端还通过第十三开关管M13连接至第一节点;第二恒定电压端通过第十二开关管M12连接至第二节点;所述第二恒定电压端通过第十一开关管M11连接至第二节点;所述第一节点与所述第二节点通过第一电容C1连接;所述第一节点通过第十八开关管M18连接至第十九开关管M19的控制端;所述第一节点还通过第十七开关管M17连接至第十九开关管M19的控制端;所述第十九开关管M19的控制端通过第二电容C2连接至所述输入电压端;所述第二节点通过第十六开关管M16连接至输入电压端;所述第二节点还通过第十五开关管M15连接至所述输入电压端;所述第一目标电压端依次通过第十九开关管M19以及所述第三开关管M3连接至所述输出电压端。5.根据权利要求4所述的输入缓冲器,其特征在...

【专利技术属性】
技术研发人员:江帆周磊
申请(专利权)人:苏州迅芯微电子有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1