一种多沟槽结构的制作方法技术

技术编号:9841111 阅读:129 留言:0更新日期:2014-04-02 04:15
本发明专利技术公开了一种多沟槽结构的制作方法,包括步骤:在半导体衬底上各向异性刻蚀以形成纵向沟槽;在形成所述纵向沟槽的半导体衬底上生长第一外延层,使所述第一外延层覆盖所述纵向沟槽顶部,形成封闭结构;在所述封闭结构上进行各向异性和各向同性刻蚀,以形成沟槽阵列,并使所述沟槽阵列与所述纵向沟槽连通;所述沟槽阵列包括多个沟槽或通孔,所述多个沟槽或通孔的上部各自分离,下部相互连通形成腔体;生长第二外延层覆盖所述沟槽阵列,以形成封闭的多沟槽结构。该方法通过两次生长外延层,使多沟槽结构在制作过程中保持稳定坚固,避免了制作过程中出现膜层断裂或脱落的现象。

【技术实现步骤摘要】
【专利摘要】本专利技术公开了,包括步骤:在半导体衬底上各向异性刻蚀以形成纵向沟槽;在形成所述纵向沟槽的半导体衬底上生长第一外延层,使所述第一外延层覆盖所述纵向沟槽顶部,形成封闭结构;在所述封闭结构上进行各向异性和各向同性刻蚀,以形成沟槽阵列,并使所述沟槽阵列与所述纵向沟槽连通;所述沟槽阵列包括多个沟槽或通孔,所述多个沟槽或通孔的上部各自分离,下部相互连通形成腔体;生长第二外延层覆盖所述沟槽阵列,以形成封闭的多沟槽结构。该方法通过两次生长外延层,使多沟槽结构在制作过程中保持稳定坚固,避免了制作过程中出现膜层断裂或脱落的现象。【专利说明】
本专利技术涉及一种半导体器件结构的制作方法,尤其涉及一种半导体器件内的多沟槽结构的制作方法,属于半导体器件制造领域。
技术介绍
半导体器件包括各种利用半导体材料特殊电特性来完成特定功能的电子器件。针对不同器件的特定功能,有的器件需要在半导体衬底中制作各种形状的沟槽结构或腔体结构以满足设计要求,特别是在微机电系统(MEMS, Micro-Electro-Mechanical Systems)中通常需要在衬底上制作结构复杂的沟槽及腔体,以形成所需的微型机构及器件,例如,深宽比较大的纵向深沟槽、底部连通形成腔体而顶部各自分离的沟槽阵列、或由各种沟槽、腔体相互连通而成的多沟槽结构等。然而,在制作一些多沟槽结构时,例如一种由深沟槽与沟槽阵列相连通的多沟槽结构,由于其结构较复杂,采用常规方法连续刻蚀并直接连通不同形状的沟槽之后,特别是在后续湿法清洗工艺之后需要高速甩干,所得的沟槽侧壁或沟槽周围其他膜层极容易出现断裂或脱落的现象,导致使后续的器件制作工艺难以进行,甚至会报废大量晶圆,使生产成本大幅提闻。有鉴于此,实有必要提供一种使多沟槽结构更加稳固的制作工艺。
技术实现思路
本专利技术要解决的技术问题在于提供,使所形成的多沟槽结构稳固、坚实,避免出现膜层断裂或脱落的现象。为了解决上述技术问题,本专利技术采用如下技术方案: ,包括如下步骤: 步骤一、在半导体衬底上各向异性刻蚀,以形成纵向沟槽; 步骤二、在形成所述纵向沟槽的半导体衬底上生长第一外延层,使所述第一外延层覆盖所述纵向沟槽顶部,形成封闭结构; 步骤三、在所述封闭结构上进行各向异性和各向同性刻蚀,以形成沟槽阵列,并使所述沟槽阵列与所述纵向沟槽连通;所述沟槽阵列包括多个沟槽或通孔,所述多个沟槽或通孔的上部各自分离,下部相互连通形成腔体; 步骤四、生长第二外延层覆盖所述沟槽阵列,以形成封闭的多沟槽结构。作为本专利技术的优选方案,所述半导体衬底为硅衬底。作为本专利技术的优选方案,所述第一外延层的生长厚度为riOym。作为本专利技术的优选方案,所述第一、第二外延层生长采用减压化学气相淀积。作为本专利技术的优选方案,所述第一、第二外延层生长的温度设置在1100°C至1150。。。作为本专利技术的优选方案,所述第一、第二外延层生长的生长气体为SiH2Cl2、SiHCl3或者SiCl4。作为本专利技术的优选方案,步骤三中,在所述封闭结构上先进行各向异性刻蚀形成多个通孔或沟槽;再对所述多个通孔或沟槽进行各向同性刻蚀以使相邻通孔或相邻沟槽的下部相互连通形成腔体。作为本专利技术的优选方案,所述多个通孔或沟槽基本等间距地排列。作为本专利技术的优选方案,所述各向异性刻蚀和各向同性刻蚀均采用反应离子刻蚀。本专利技术的有益效果在于: 本专利技术提供的多沟槽结构的制作方法,结合各向异性刻蚀和各向同性刻蚀工艺,通过两次生长外延层,使多沟槽结构在制作过程中保持稳定坚固,避免了制作过程中出现膜层断裂或脱落的现象。【专利附图】【附图说明】图1a-1b为现有的多沟槽结构制作方法各步骤完成后所得结构的剖面示意图。图2为本专利技术实施例中多沟槽结构的制作方法的流程图。图3a_3d为本专利技术实施例中多沟槽结构的制作方法各步骤完成后所得结构的剖面示意图。【具体实施方式】下面将结合附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,为了示出的方便附图并未按照比例绘制。显然,所描述的实施例仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。正如
技术介绍
部分所述,在制作半导体器件时,为了形成所需的微型机构及器件,需要在半导体衬底上制作多沟槽,传统的制作工艺是通过连续刻蚀并直接连通不同形状的沟槽已形成所需的多沟槽结构。例如,在制作一种由深沟槽与沟槽阵列相连通的多沟槽结构时,传统方法首先刻蚀出深沟槽如图1a所示,然后直接在深沟槽一侧继续刻蚀沟槽阵列,并使深沟槽与沟槽阵列相连通形成所需多沟槽结构,如图1b所示。然而,由于多沟槽结构是由复杂的沟槽及腔体组成,采用传统的制作工艺极易使所得的沟槽侧壁或沟槽周围其他膜层出现断裂或脱落的现象,导致使后续的器件制作工艺难以进行。特别是一种底部连通形成腔体而顶部各自分离的沟槽阵列,该沟槽阵列的构造本身就较难做到十分稳固,因而包括该沟槽阵列的多沟槽结构就更容易出现膜层断裂或脱落的现象。因此,如何调整制作工艺解决该问题已成为器件制作的难点。为了解决该问题,本专利技术对传统工艺进行改良,提供了一种多沟槽结构的新制作工艺,可提高所形成沟槽结构的稳固性,有效提高产品良率。下面结合附图对该工艺进行详细的描述。图2为本专利技术一实施例中多沟槽结构的制作方法的流程示意图,图3a_3d是该实施例中各步骤完成后所得结构的剖面示意图。参阅图2及图3a-3d,该多沟槽结构的制作方法包括如下步骤。步骤S100,在半导体衬底上进行各向异性刻蚀,以形成纵向沟槽100,如图3a所示。其中,半导体衬底可选为硅衬底。优选地,各向异性刻蚀采用反应离子刻蚀方法,其为干法刻蚀的一种,这样易于形成口径较小的、垂直性好的、深宽比较大的纵向沟槽100。步骤S200,在形成所述纵向沟槽100的半导体衬底上生长第一外延层110,使所述第一外延层Iio覆盖所述纵向沟槽100顶部,形成封闭结构,如图3b所示。经专利技术人研究发现,传统的刻蚀技术由于连续刻蚀不同结构的沟槽,沟槽阵列是在已经刻蚀过纵向沟槽的半导体衬底上继续刻蚀,而已刻蚀过深槽的衬底会有一定的表面缺陷,在该具有缺陷的衬底材料上继续刻蚀易产生更多的缺陷并扩大原有缺陷,且刻蚀了深槽的衬底结构也不够稳固,加之沟槽阵列本身构造较复杂,在不够稳固且缺陷较多的结构上继续刻蚀后,在经过湿法甩干工艺后,极易发生膜层断裂或脱落的现象。因此,本专利技术通过生长第一外延层110可得到较稳固的封闭结构,且重新外延生长出的材料表面平整、缺陷较少,以该稳固的封闭结构为基础继续刻蚀沟槽阵列可以保证后续刻蚀结构的稳固性。其中,生长所述第一外延层110优选减压化学气相淀积,生长气体优选为SiH2Cl2、SiHCl3或者SiCl4,生长的温度优选为1100°C至1150°C。为形成稳固的封闭结构,第一外延层110的生长厚度优选为riOiim,例如6iim。通过控制外延生长的速率以及外延生长的时间,可以精确地控制外延层的厚度。步骤S300、在所述封闭结构上进行各向异性和各向同性刻蚀,以形成沟槽阵列120,并使所述沟槽阵列120与所述纵向沟槽110连通,如图3c所示。为保证所述沟槽阵列120与所述纵向沟槽110连通,所本文档来自技高网
...

【技术保护点】
种多沟槽结构的制作方法,其特征在于,包括如下步骤:步骤一、在半导体衬底上各向异性刻蚀,以形成纵向沟槽;步骤二、在形成所述纵向沟槽的半导体衬底上生长第一外延层,使所述第一外延层覆盖所述纵向沟槽顶部,形成封闭结构;步骤三、在所述封闭结构上进行各向异性和各向同性刻蚀,以形成沟槽阵列,并使所述沟槽阵列与所述纵向沟槽连通;所述沟槽阵列包括多个沟槽或通孔,所述多个沟槽或通孔的上部各自分离,下部相互连通形成腔体;步骤四、生长第二外延层覆盖所述沟槽阵列,以形成封闭的多沟槽结构。

【技术特征摘要】

【专利技术属性】
技术研发人员:张新伟代丹周国平夏长奉
申请(专利权)人:无锡华润上华半导体有限公司
类型:发明
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1