一种双栅的TFT基板及其制造方法技术

技术编号:7512021 阅读:250 留言:0更新日期:2012-07-11 18:21
本发明专利技术实施例提供一种双栅的TFT基板及其制造方法,涉及液晶显示制造领域,能够在防止绿色缺陷的前提下减少IC接头,提高像素的开口率。双栅的TFT基板包括:玻璃基板、横向的栅线、网状的Vcom线、纵向的数据线;其中,所述网状的Vcom线的每一行的各个Vcom线分别电连接,Vcom线通过Vcom线IC接头与IC元件电连接;设数据线的条数为N,则所述Vcom线IC接头的个数大于0,且小于N+1;相邻的两行Vcom线之间至少有一组相对应的Vcom线纵向电连接。本发明专利技术实施例用于制造TFT基板。

【技术实现步骤摘要】

本专利技术涉及液晶显示制造领域,尤其涉及一种双栅的TFT阵列基板和TFT阵列基板制造方法。
技术介绍
TFT-LCD (Thin Film Transistor-Liquid Crystal Display,薄膜晶体管液晶显示器)是利用夹在液晶层上电场强度的变化,改变液晶分子的取向,从而控制透光的强弱来显示图像的。一般来讲,一块完整的液晶显示面板必须具有背光模块、偏光片、TFT下基板和CF(彩膜)上基板以及由它们两块基板组成的盒中填充的液晶分子层构成。TFT基板上有大量的像素电极,像素电极上的电压通断及大小由与横向栅线相连的栅极、与纵向数据线连接的源极信号控制。CF上基板上的公共电极与TFT下基板上的像素电极之间的电场强度变化控制着液晶分子的取向。TFT基板上与栅线平行并处于同一层的存贮电容底电极线 (Vcom线)和像素电极之间可以形成的存储电容用来维持下一个信号来临前液晶分子的状态。目前,TFT基板采用双栅(Dual Gate)设计,这样可以有效减少数据线IC接头的数量,实现降低成本的效果。并且,为了防止绿色(Greenish)缺陷,一般的,采用双栅设计的面板通常采用网状Vcom设计,如图1所示。在图1中,包括栅线1、数据线2、Vcom线IC 接头3、Vcom线4和像素单元5。由图1可以看出,网状的各个Vcom线4横向纵向分别电连接,且纵向的Vcom线IC接头与纵向的数据线IC接头交替间隔排列,图1中从左向右的 IC接头依次为Vcom线IC接头31、数据线IC接头21、Vcom线IC接头32、数据线IC接头 22、Vcom线IC接头33、数据线IC接头23、Vcom线IC接头34。即假设有N条数据线,那么 Vcom线IC接头则有N+1个。这种间隔构造不仅浪费IC接头,而且将导致像素的开口率降低。
技术实现思路
本专利技术的实施例提供一种双栅的TFT阵列基板及其制造方法,能够在防止绿色缺陷的前提下减少IC接头,提高像素的开口率。为达到上述目的,本专利技术的实施例采用如下技术方案一种双栅的TFT基板,包括玻璃基板、横向的栅线、网状的Vcom线、纵向的数据线;其中,所述网状的Vcom线的每一行的各个Vcom线分别电连接,Vcom线通过Vcom线IC 接头与IC元件电连接;设数据线的条数为N,则所述Vcom线IC接头的个数大于0,且小于 N+1 ;相邻的两行Vcom线之间至少有一组相对应的Vcom线纵向电连接。一种双栅的TFT基板的制造方法,包括在玻璃基板上形成第一导电薄膜,通过构图工艺处理得到多条栅线和网状的Vcom 线;其中,所述网状的Vcom线的每一行的各个Vcom线分别电连接;在玻璃基板上形成第二导电薄膜,通过构图工艺处理得到多条数据线;在玻璃基板上形成像素电极层,通过构图工艺处理得到多个像素电极、相邻两行Vcom线之间的电连接段、以及Vcom线IC接头;其中, 设数据线的条数为N,则所述Vcom线IC接头的个数大于0,且小于N+1,相邻两行Vcom线之间的所述电连接段至少有一个。本专利技术实施例提供的双栅的TFT阵列基板及其制造方法,当数据线有N条时,Vcom 线IC接头的个数大于0,且小于N+1 ;并且,相邻的两行Vcom线之间至少有一组相对应的 Vcom线纵向电连接。这样一来,TFT阵列基板上的Vcom线IC接头的个数就减少了,相应的,节省了 IC板的成本,提高了无Vcom线IC接头、无Vcom线纵向连接段的像素单元的开口率,而且由于Vcom线IC接头的个数仍然大于0,所以仍能够防止绿色缺陷。附图说明为了更清楚地说明本专利技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1为现有技术中双栅TFT阵列基板的构造示意图;图2为本专利技术实施例提供的双栅TFT阵列基板的构造示意图;图3为本专利技术实施例提供的另一双栅TFT阵列基板的构造示意图;图4为本专利技术实施例提供的又一双栅TFT阵列基板的构造示意图;图5为本专利技术实施例提供的双栅TFT阵列基板的制造方法流程框图;图6为本专利技术实施例提供的双栅TFT阵列基板的制造方法过程中得到的基板示意图一;图7为本专利技术实施例提供的双栅TFT阵列基板的制造方法过程中得到的基板示意图二;图8为本专利技术实施例提供的双栅TFT阵列基板的制造方法过程中得到的基板示意图三;图9为本专利技术实施例提供的双栅TFT阵列基板的制造方法过程中得到的基板示意图四。具体实施例方式下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。本专利技术实施例提供的双栅的TFT基板,如图2所示,包括玻璃基板(图中未标示)、横向的栅线1、网状的Vcom线4、纵向的数据线2、以及由横向的栅线1和纵向的数据线2交叉定义的像素单元5。其中,网状的Vcom线4的每一行的各个Vcom线分别电连接,Vcom线4通过Vcom线IC接头3与IC元件电连接。设数据线2的条数为N,则Vcom线IC接头3的个数大于0,且小于N+1。在本实施例中,数据线2的条数为3 (即N = 3),Vcom线IC接头3的个数为2,则O < 2 < (3+1),满足Vcom线IC接头3的个数大于0,且小于N+1的要求。相对于现有技术,若Vcom线IC接头与数据线间隔设置,那么在数据线有3条的情况下,Vcom线IC接头应为4个,因此可以明显看出来,本实施例中同样数据线为3条的情况下,Vcom线IC接头只需2个即可。通过专利技术人的实际测试,具有1个以上的Vcom线IC 接头即可防止绿色缺陷,因此本专利技术实施例能够在防止绿色缺陷的前提下减少IC接头,提高了相关像素单元的开口率。此外,相邻的两行Vcom线4之间至少有一组相对应的Vcom线4纵向电连接。在本实施例中,如图2所示,相邻的两行Vcom线4之间,在纵方向上具有Vcom线IC接头3的一组相对应的Vcom线4纵向电连接,即,具有Vcom线IC接头31、32的一组相对应的Vcom 线4纵向电连接。本专利技术实施例提供的双栅的TFT阵列基板,当数据线有N条时,Vcom线IC接头的个数大于0,且小于N+1 ;并且,相邻的两行Vcom线之间至少有一组相对应的Vcom线纵向电连接。这样一来,TFT阵列基板上的Vcom线IC接头的个数就减少了,相应的,节省了 IC 板的成本,提高了无Vcom线IC接头、无Vcom线纵向连接段的像素单元的开口率,而且由于 Vcom线IC接头的个数仍然大于0,所以仍能够防止绿色缺陷。当然,两种极端的情况是,相对Vcom线IC接头与数据线间隔设置的现有技术,本专利技术实施例可以在此基础上只减少一个Vcom线IC接头(如图3所示),或者减少到只剩一个Vcom线IC接头(如图4所示)。换句话说,本专利技术实施例相对现有间隔设置的情况,理论上可以从只减少一个Vcom线IC接头一直减少到只剩一个Vcom线IC接头。当只减少一个V本文档来自技高网
...

【技术保护点】

【技术特征摘要】

【专利技术属性】
技术研发人员:薛海林徐宇博李成张继栋
申请(专利权)人:北京京东方光电科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术