【技术实现步骤摘要】
一种低失调低噪声斩波稳定的带隙基准源电路
本专利技术涉及大规模模拟集成电路设计领域中的带隙基准源电路,特别是一种低失调低噪声斩波稳定的带隙基准源电路。
技术介绍
图1是典型的带隙基准功能结构图,由PNP晶体管Q1、Q2,电阻R1、R2、R3,运算放大器AMP组成,其中PNP晶体管Ql的发射级面积是晶体管Q2的η倍,Vos为失调电压。在上述传统的带隙基准电路中,由运放产生一个反馈环路基准电压。反馈环路保持运算放大器的两个输入端结点电压相等,电阻R2 = R3,使得流过PNP晶体管Ql和Q2的电流相等。由于晶体管Ql的发射级面积是Q2的η倍,所以在电阻Rl上会产生AVbe的电压。由于正向导通的PN结电压有负的温度系数,而AVbe是正的温度系数,所以通过适当调节参数,可以获得与温度无关的基准电压。理想情况下,如图1所示的失调电压不存在。 但是由于运放系统的失调,器件的失配而产生失调。输出基准电压为Vov,=vhe2+^{VTnnn + Vos)其中vbe2是PNP晶体管2的发射极与基极电压即结点NB到地的电压,VT是热电压(等于KT/q),η是PNP晶体管Ql和Q2发射 ...
【技术保护点】
1.一种低失调低噪声斩波稳定的带隙基准源电路,包括一个运算放大器,两个镜像设置的晶体管以及分压电阻,该镜像设置的第一晶体管和第二晶体管的基极与集电极共同连接信号的地端,第一晶体管的发射极、集电极与第一电阻、第二电阻串联连接,第二电阻的另一端连接运算放大器的输出端,第二晶体管的发射极、集电极与第三电阻串联连接,第三电阻的另一端连接运算放大器的输出端,第一电阻、第二电阻的公共端连接运算放大器反相输入端,第二晶体管的发射极与第三电阻的公共端连接运算放大器正相输入端,其特征在于:第一、二电阻的公共端,第二晶体管发射极与第三电阻的公共端分别连接调制器的输入端,该调制器的两输出端分别连 ...
【技术特征摘要】
【专利技术属性】
技术研发人员:肖国庆,赵春和,
申请(专利权)人:上海沙丘微电子有限公司,
类型:发明
国别省市:31
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。