【技术实现步骤摘要】
【国外来华专利技术】
本专利技术涉及一种非易失性锁存器。
技术介绍
在用于存储逻辑状态的数字信号处理领域中使用具有触发器的电路。触发器是采用 顺序逻辑(也称为双稳态门,即具有两个稳定状态)的电路的常见实例。触发器不确定 地维持其状态,直到接收到称为触发的输入脉冲为止。如果接收到触发,那么触发器输 出根据已定义的规则而改变其状态,且保持在那些状态直到接收到另一触发为止。因此, 其内部包括控制元件和保持元件,所述控制元件获取施加到其输入的逻辑状态并使所述 逻辑状态可用于其输出处的估计,所述保持元件维持所设定的状态。触发器电路经互连 以形成构成例如存储器芯片和微处理器的数字集成电路(IC)的逻辑门。触发器包含两个锁存器,且每一锁存器含有存储器元件。图1说明现有技术锁存器 100的电路图。电路101展示包括晶体管103、 105 (PMOS/NMOSP14/N12)的反相器以 说明供锁存器100使用的经反相时钟信号(CPN)的产生。在操作中,当时钟信号(CP) 处于低状态时,数据输入(D)上的数据传递通过开关110 (由晶体管112、 114 N0/P0 形成),设定存储节点(S),传递通 ...
【技术保护点】
一种非易失性锁存器,其包括:存储器元件,其用于存储输入数据值;以及写保护元件,其耦合到所述存储器元件,以用于利用写保护信号来确保在所述非易失性锁存器的电源电压损失期间保留由所述存储器元件存储的所述输入数据值。
【技术特征摘要】
【国外来华专利技术】US 2005-2-1 11/049,3341.一种非易失性锁存器,其包括存储器元件,其用于存储输入数据值;以及写保护元件,其耦合到所述存储器元件,以用于利用写保护信号来确保在所述非易失性锁存器的电源电压损失期间保留由所述存储器元件存储的所述输入数据值。2. 根据权利要求1所述的非易失性锁存器,其中所述写保护元件进一步包括电源电路。3. 根据权利要求2所述的非易失性锁存器,其中当所述写保护信号处于第一状态时, 所述电源电路将电源信号提供到所述存储器元件。4. 根据权利要求3所述的非易失性锁存器,其中所述写保护元件进一步包括耦合到所述电源电路的时钟禁用电路。5. 根据权利要求4所述的非易失性锁存器,其中当所述写保护信号处于所述第一状态 时,所述时钟禁用电路在内部禁用时钟信号。6. 根据权利要求5所述的非易失性锁存器,其中当所述写保护信号处于第二状态时, 发生常规锁存器操作。7. 根据权利要求6所述的非易失性锁存器,其中当重新获得所述电源电压时,所述写 保护信号处于所述第二状态。8. —种用于在锁存器中实现非易失性数据存储的方法,所述方法包括将输入数据值存储在锁存器存储器元件中;以及利用锁存器写保护元件中的写保护信号来确保在所述锁存器的电源电压损失期 间保留由所述存储器元件存储的所述输入数据值。9. 根据权利要求8所述的方法,其进一步包括利用所述锁存器写保护元件中的电源电 路。10. 根据权利要求9所述的方法...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。