一种芯片刷胶方法技术

技术编号:27940763 阅读:30 留言:0更新日期:2021-04-02 14:22
本发明专利技术涉及半导体制造技术领域,具体涉及一种芯片刷胶方法,芯片的背金面涂刷两至三层高导电银胶,每次涂刷后对所述芯片进行加热,使最内层所述高导电银胶完全固化、最外层所述高导电银胶半固化。采用本发明专利技术芯片刷胶方法,既解决了胶层容易从芯片上脱落的问题,又不影响芯片与所述引线框架的粘接性能和溢出量,提高了芯片制造的加工质量。

【技术实现步骤摘要】
一种芯片刷胶方法
本专利技术涉及半导体制造
,特别是一种芯片刷胶方法。
技术介绍
在半导体制造
中,需要在芯片的背金面涂上一层10-20微米的高导电银胶,如图1所示,在芯片4四周紧贴一层模板3,将高导电银胶2滴在模板3上后用刮刀1刮平于芯片4背金面,从而在芯片4背金面涂上一层高导电银胶2,但因高导电银胶2流动性较大,故需要对涂刷高导电银胶2的芯片4进行加热,使高导电银胶2成为流动性较小的半固化状态的胶层,以便和引线框架粘接。实际情况中,半固化胶层与芯片的背金面的结合力仍不足,容易从芯片上脱落,虽然对芯片4进一步加热使得半固化胶层完全固化能够增强胶层与芯片4之间的结合力,但是完全固化后的胶层粘性和流动性也都大大降低。现有芯片与引线框架的粘接方法中,为了获取足够大的粘接效果,确保芯片连接的可靠性,芯片与引线框架粘接后,芯片四周需要溢出一定量的高导电银胶,但完全固化的胶层粘性和流动性都很低,芯片不能满足与引线框架有效粘接且有溢出量的要求。
技术实现思路
本专利技术目的在于针对现有技术中半固化胶层与芯片的背金面的结合力不够,容易从芯片上脱落,虽然对芯片进一步加热使得半固化胶层完全固化能够增强胶层与芯片之间的结合力,但完全固化的胶层粘性和流动性都很低,芯片不能满足与引线框架有效粘接且溢出量的要求,提供一种芯片刷胶方法。为了实现上述目的,本专利技术采用的技术方案为:一种芯片刷胶方法,芯片的背金面涂刷两至三层高导电银胶,每次涂刷后对所述芯片进行加热,使最内层所述高导电银胶完全固化、最外层所述高导电银胶半固化。高导电银胶的半固化状态和固化状态是由加热温度和时长综合确定的,不同类型的高导电银胶达到所述半固化状态和固化状态所需的温度和时长可能不尽相同。对于本领域的技术人员而言,对于如何使高导电银胶的达到所述半固化状态和固化状态的加热方法(选取合适的加热温度和时长)是本领域的常规技术手段。如对于某一所述高导电银胶,在某一预设温度下,加热至完全固化状态时所需的时长为A1,加热至半固化状态时所需的时长为A2,则加热时长在A2至A1时,所述高导电银胶从所述半固化状态逐渐变化为所述完全固化状态。所述芯片的背金面涂刷两层所述高导电银胶层:首先在所述芯片的背金面涂刷最内层所述高导电银胶,在预设某一温度下,加热时长为A1,成为完全固化状态,接着在所述完全固化层外涂刷最外层所述高导电银胶,加热时长为A2,则最内层所述高导电银胶为完全固化状态不变,最外层所述高导电银胶为半固化状态。最内层完全固化胶层与所述芯片的背金面结合力强、不易脱落,最外层半固化胶层具有一定粘性和流动性,可以与引线框架进行有效粘接且保证溢出量的要求。在所述芯片的背金面涂刷三层所述高导电银胶与涂刷两层的方法类似,当然每次涂刷的所述高导电银胶种类可以不同,每次的加热温度和时长也可以不同。根据本专利技术思路也可以采用涂刷三层以上的方式,但会大大增加工序,降低效率,实用性低。采用本专利技术芯片刷胶方法,既解决了胶层容易从芯片上脱落的问题,又不影响芯片与所述引线框架的粘接性能和溢出量,提高了芯片制造的加工质量。优选的,在所述芯片的背金面涂刷三层所述高导电银胶时,中间层所述高导电银胶的固化状态介于最内层和最外层的固化状态之间。加热结束后最内层所述高导电银胶完全固化,最外层所述高导电银胶半固化,通过对中间层所述高导电银胶温度和时长的控制,使得中间层所述高导电银胶的状态介于所述完全固化和半固化之间。与涂刷两层不同的是,最内层到最外层所述高导电银胶由完全固化状态到半固化状态逐渐变化,过渡平顺,使得三个所述高导电银胶层相互之间结合力强,不易分层。优选的,在所述芯片的背金面涂刷最内层所述高导电银胶之前,对所述芯片的背金面进行等离子清洗。提高所述芯片的背金面的清洁度,利于增强胶层和所述芯片的背金面之间的结合力。优选的,在所述芯片的背金面涂刷两层所述高导电银胶。工序简单、效率高。包括步骤:M1,在所述芯片的背金面涂刷最内层所述高导电银胶,对所述芯片加热A1时间,A1表示最内层所述高导电银胶在预设温度下完全固化的时间;M2,在M1中最内层所述高导电银胶表面涂刷最外层所述高导电银胶,对所述芯片加热A2时间,A2表示最外层所述高导电银胶在预设温度下半固化的时间。所述高导电银胶达到完全固化状态所需的温度和时长有多种组合方式,这对本领域技术人员而言是常规技术手段,所述高导电银胶达到半固化状态所需的温度和时长有多种组合方式,这对本领域技术人员而言也是常规技术手段。通过设计两次的加热温度和时长,可使最外层所述高导电银胶半固化时,最内层所述高导电银胶在两次加热中达到完全固化状态,如此可提高加热利用率,但不足之处在于需要本领域技术人员对两次的加热温度和时长进行合理设计,增加了难度。通过最内次加热就使得最内层所述高导电银胶达到完全固化状态,在最内层完全固化状态表面涂刷最外层所述高导电银胶,并加热至半固化状态,加热利用率虽然不高,但减轻了本领域技术人员的设计难度。优选的,在M2中,涂刷最外层所述高导电银胶的厚度为10-20微米。最内层所述高导电银胶完全固化,其流动性差,溢出量少。为了保证溢出量,需要保证涂刷最外层所述高导电银胶的厚度在10-20微米,超过这个范围,溢出量过大,污染芯片。需要指出的是,此处的厚度指的是涂刷最外层时的厚度,而不是最外层所述高导电银胶加热成半固化状态后的厚度。优选的,每次涂刷的所述高导电银胶的厚度相同。涂刷不同厚度的所述高导电银胶需要更换不同的模板,每次涂刷的所述高导电银胶的厚度相同,可以减少模板数量,也有利于简化加热方式。优选的,每次涂刷后对所述芯片的加热温度相同。采用在温度相同的条件下,通过改变加热时长,改变所述高导电银胶固化程度的加热方式比较简单。综上所述,由于采用了上述技术方案,本专利技术的有益效果是:1.本专利技术芯片刷胶方法将现有技术中一次刷胶方法改进为两至三次刷胶,最内层完全固化胶层与所述芯片的背金面结合力强,最外层半固化胶层具有一定粘性和流动性,可以与引线框架进行有效粘接且保证溢出量,采用三次刷胶的方式,最内层到最外层所述高导电银胶由完全固化状态到半固化状态逐渐变化,过渡平顺,使得整个所述高导电银胶层相互之间结合力强,不易分层。采用本专利技术芯片刷胶方法,既解决了胶层容易从芯片上脱落的问题,又不影响芯片与所述引线框架的粘接性能和溢出量,提高了芯片制造的加工质量。附图说明图1为现有技术中芯片刷胶示意图;图中标记:1-刮刀,2-高导电银胶,3-模板,4-芯片。图2为实施例1中一种芯片刷胶方法流程图。具体实施方式为了使本专利技术的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本专利技术进行进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本专利技术,并不用于限定本专利技术。实施例1本实施例中一种芯片刷胶方法,芯片的背金面涂刷两至三层高导电银胶,每次涂刷后对所述芯片进行加热,使最内层所述高导电银胶完全本文档来自技高网...

【技术保护点】
1.一种芯片刷胶方法,其特征在于,在芯片的背金面涂刷两至三层高导电银胶,每次涂刷后对所述芯片进行加热,使最内层所述高导电银胶完全固化、最外层所述高导电银胶半固化。/n

【技术特征摘要】
1.一种芯片刷胶方法,其特征在于,在芯片的背金面涂刷两至三层高导电银胶,每次涂刷后对所述芯片进行加热,使最内层所述高导电银胶完全固化、最外层所述高导电银胶半固化。


2.根据权利要求1所述的一种芯片刷胶方法,其特征在于,在所述芯片的背金面涂刷三层所述高导电银胶时,中间层所述高导电银胶的固化状态介于最内层和最外层的固化状态之间。


3.根据权利要求1所述的一种芯片刷胶方法,其特征在于,在所述芯片的背金面涂刷最内层所述高导电银胶之前,对所述芯片的背金面进行等离子清洗。


4.根据权利要求1所述的一种芯片刷胶方法,其特征在于,在所述芯片的背金面涂刷两层所述高导电银胶,包括步骤:
M...

【专利技术属性】
技术研发人员:刘剑唐涛
申请(专利权)人:成都先进功率半导体股份有限公司
类型:发明
国别省市:四川;51

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1