一种基于ESD防护电路可靠性的检测控制方法技术

技术编号:22171362 阅读:28 留言:0更新日期:2019-09-21 12:30
本发明专利技术公开一种基于ESD防护电路可靠性的检测控制方法,包括:接受电路图对应的完整电路的网表信息、预定义的ESD器件可靠尺寸信息及预定义的ESD器件属性名;然后初始化电源端口、地端口、以及待测端口;根据待测端口的初始化信息和网表信息,筛选出一个与ESD器件存在直接连接关系的待测端口;根据预定义的ESD器件属性名,获取与待测端口直接连接的ESD器件的尺寸信息;按照ESD器件的类型控制前述获取的尺寸信息与预定义的ESD器件可靠尺寸信息进行合并比较,并根据合并比较的结果确定待测端口所在的ESD防护电路的可靠性。从而使芯片设计可以在耗费最小的ESD防护面积下,得到安全可靠的ESD防护能力,节省芯片成本。

A Detection and Control Method Based on ESD Protection Circuit Reliability

【技术实现步骤摘要】
一种基于ESD防护电路可靠性的检测控制方法
本专利技术涉及静电防护的
,尤其涉及一种基于ESD防护电路可靠性的检测控制方法。
技术介绍
静电是一种客观存在的自然现象,产生的方式有许多种,如摩擦、接触、电器间感应等。人体自身的动作或与其他物体的接触、摩擦等因素,可以产生几千伏甚至上万伏的静电。人体或电子产品是很容易带静电的,各种摩擦和感应都可能产生静电电位,当不同电位的人体或电子产品相互接近或者接触时,积累的电荷就可能通过空气或者导电体进行泄放,产生放电现象。人体带1~2kV静电电压是很常见的,而人体对静电并不敏感,不过这个电位水平的静电,已经可能通过ESD对电子产品产生致命影响。此外,随着集成电路集成化程度的不断提高,工艺节点的不断推进,芯片趋于小型化,致使其对静电是十分敏感的。静电放电引起的近场的电磁变化可能会导致正在工作的电子产品误动作,器件对静电放电的能量吸收则可能对器件造成损坏。据统计,在产品失效的器件中,由于ESD造成的失效比率至少在60%以上,可见ESD防护的重要性。在芯片的输入输出端进行电路设计时,需要为芯片内部逻辑信号端和芯片在电路板上的引脚之间设计ESD电路,通常电路设计工程师需要对相应的ESD电路进行器件尺寸的检查,采取人工检查的方式来保证ESD器件尺寸的可靠性。然而,传统的人工检查方法存在诸多的缺点,如周期长、实时性差,主观性强,且会存在一定盲区及随机性。人工检查的结果会依赖于电路设计者在ESD电路设计方面的认识与经验,可能会忽略与抗ESD器件存在连接关系的功能性器件的寄生结构也存在抗ESD作用,致使在ESD防护电路实际已经满足可靠性的情况下添加数量更多的ESD防护器件,造成芯片面积上的浪费。
技术实现思路
为了克服上述技术缺陷,本专利技术的技术方案如下:一种基于ESD防护电路可靠性的检测控制方法,包括:接受电路图对应的完整电路的网表信息、预定义的ESD器件可靠尺寸信息及预定义的ESD器件属性名;然后初始化基于电路图的电源端口、地端口、以及待测端口;其中,待测端口以信号节点的方式存在于电路图中,是电路图中除了电源端口和地端口以外的可识别的信号节点,完整电路包括ESD防护电路;所述检测控制方法还包括:根据待测端口的初始化信息和完整电路的网表信息,从电路图所存在的信号节点中筛选出一个与ESD器件存在直接连接关系的待测端口;根据预定义的ESD器件属性名,获取与待测端口直接连接的ESD器件的尺寸信息;按照ESD器件的类型控制前述获取的尺寸信息与预定义的ESD器件可靠尺寸信息进行合并比较,并根据前述合并比较的结果确定待测端口所在的ESD防护电路的可靠性;继续从电路图中筛选出下一个待测端口,再重复上述步骤以检测下一个待测端口所在的ESD防护电路的可靠性,直到遍历完电路图中所有的信号节点。该技术方案将待检测的ESD电路结构同一类ESD器件合并处理,并使用其尺寸信息叠加数值参与预定义的ESD器件可靠尺寸信息的误差判断,从而增大尺寸信息判断的可靠性,考虑到与抗ESD器件存在连接关系的功能性器件也会起到抗ESD作用,从而使芯片设计可以在耗费最小的ESD防护面积的情况下得到安全可靠的ESD防护能力,节省芯片成本。使得检测控制方法的检测流程能覆盖到电路设计的真实需求,检测结果更加智能化。进一步地,所述与待测端口直接连接的ESD器件分为两种类型:一种类型的ESD器件连接于所述待测端口与所述地端口之间,另一种类型的ESD器件连接于所述待测端口与所述电源端口之间。该技术方案充分考滤到接地线和接电源线对应的器件特性而对ESD器件进行分类处理,提高ESD防护电路的可靠性检测的准确度。进一步地,所述按照ESD器件的类型控制前述获取的尺寸信息与预定义的ESD器件可靠尺寸信息进行合并比较,并根据前述合并比较的结果确定待测端口所在的ESD防护电路的可靠性的具体方法包括:根据所述与待测端口直接连接的ESD器件所划分的ESD器件类型,控制获取的每一种类型的ESD器件对应的所有ESD器件的尺寸信息叠加,再将每一种类型的ESD器件对应的尺寸信息叠加结果分别与所述预定义的ESD器件可靠尺寸信息相减以获得各种类型的ESD器件对应的可靠性差值;判断所述待测端口上各种类型的ESD器件对应的可靠性差值中是否存在小于预设参考值的可靠性差值,是则确定所述待测端口所在的ESD防护电路不可靠,否则确定所述待测端口所在的ESD防护电路可靠。针对于同一个所述待测端口,该技术方案将属于一种类型的ESD器件的功能性器件和抗ESD器件对应的尺寸信息叠加进行可靠性判断,突出存在连接关系的功能性器件所起到抗ESD作用,充分考虑到所述待测端口处的电路实际泄流能力,进而缩短检测时间。进一步地,所述每一种类型的ESD器件中所有的ESD器件设置为MOS管,则所述尺寸信息设置为对应MOS管的宽度值,对应地,所述预定义的ESD器件属性名为宽度;其中,所述每一种类型的器件中所有的MOS管的漏源极跨接于所述待测端口与所述电源端口\所述地端口之间,MOS管的寄生结构也存在抗ESD作用。当以MOS管作为ESD器件检测对象时,该技术方案利用MOS管的宽度值与ESD防护能力成比值的关系来控制ESD防护电路的电流泄流能力,从而提高ESD防护电路的可靠性检测效率。在有效地节省芯片面积(成本)的同时,确保电路达到可靠的ESD防护特性。进一步地,所述检测控制方法在主流的perc验证工具中执行,并且在perc验证工具表现为:由相应ESD验证功能的主体函数合并构成一个完整的ESD规则文件。使得所述检测控制方法对应的器件、端口参数可控,且便于修改以适应不同设计项目需求。附图说明图1为本专利技术实施例提供的一种基于ESD防护电路的检测控制方法流程图。图2为本专利技术实施例提供的用于可靠性测试的一种ESD防护电路结构示意图。图3为本专利技术实施例提供的一种基于ESD防护电路的检测控制方法在perc验证工具执行输出的检测结果报告的说明图。具体实施方式下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行详细描述。应当理解,下面所描述的具体实施例仅用于解释本专利技术,并不用于限定本专利技术。本
技术人员可以理解,除非特意声明,这里使用的单数形式“一”、“一个”、“所述”和“该”也可包括复数形式。应该进一步理解的是,本专利技术的说明书中使用的措辞“包括”是指存在所述特征、整数、步骤、操作、元件和/或组件,但是并不排除存在或添加一个或多个其他特征、整数、步骤、操作、元件、组件和/或它们的组合。应该理解,当我们称元件被“连接”或“耦接”到另一元件时,它可以直接连接或耦接到其他元件,或者也可以存在中间元件。此外,这里使用的“连接”或“耦接”可以包括无线连接或无线耦接。这里使用的措辞“和/或”包括一个或更多个相关联的列出项的全部或任一单元和全部组合。本
技术人员可以理解,除非另外定义,这里使用的所有术语(包括技术术语和科学术语),具有与本专利技术所属领域中的普通技术人员的一般理解相同的意义。还应该理解的是,诸如通用字典中定义的那些术语,应该被理解为具有与现有技术的上下文中的意义一致的意义,并且除非像这里一样被特定定义,否则不会用理想化或过于正式的含义来解释。本专利技术实施例提出一种基于ESD防护电路的检测控制方法,需要本文档来自技高网
...

【技术保护点】
1.一种基于ESD防护电路可靠性的检测控制方法,包括:接受电路图对应的完整电路的网表信息、预定义的ESD器件可靠尺寸信息及预定义的ESD器件属性名;然后初始化基于电路图的电源端口、地端口、以及待测端口;其中,待测端口以信号节点的方式存在于电路图中,是电路图中除了电源端口和地端口以外的可识别的信号节点,完整电路包括ESD防护电路;其特征在于,所述检测控制方法还包括:根据待测端口的初始化信息和完整电路的网表信息,从电路图所存在的信号节点中筛选出一个与ESD器件存在直接连接关系的待测端口;根据预定义的ESD器件属性名,获取与待测端口直接连接的ESD器件的尺寸信息;按照ESD器件的类型控制前述获取的尺寸信息与预定义的ESD器件可靠尺寸信息进行合并比较,并根据前述合并比较的结果确定待测端口所在的ESD防护电路的可靠性;继续从电路图中筛选出下一个与ESD器件存在直接连接关系的待测端口,再重复上述步骤,直到遍历完电路图中所有与ESD器件存在直接连接关系的信号节点。

【技术特征摘要】
1.一种基于ESD防护电路可靠性的检测控制方法,包括:接受电路图对应的完整电路的网表信息、预定义的ESD器件可靠尺寸信息及预定义的ESD器件属性名;然后初始化基于电路图的电源端口、地端口、以及待测端口;其中,待测端口以信号节点的方式存在于电路图中,是电路图中除了电源端口和地端口以外的可识别的信号节点,完整电路包括ESD防护电路;其特征在于,所述检测控制方法还包括:根据待测端口的初始化信息和完整电路的网表信息,从电路图所存在的信号节点中筛选出一个与ESD器件存在直接连接关系的待测端口;根据预定义的ESD器件属性名,获取与待测端口直接连接的ESD器件的尺寸信息;按照ESD器件的类型控制前述获取的尺寸信息与预定义的ESD器件可靠尺寸信息进行合并比较,并根据前述合并比较的结果确定待测端口所在的ESD防护电路的可靠性;继续从电路图中筛选出下一个与ESD器件存在直接连接关系的待测端口,再重复上述步骤,直到遍历完电路图中所有与ESD器件存在直接连接关系的信号节点。2.根据权利要求1所述检测控制方法,其特征在于,所述与待测端口直接连接的ESD器件分为两种ESD器件类型:一种类型的ESD器件连接于所述待测端口与所述地端口之间,另一种类型的ESD器件连接于所述待测端口与所述电源端口之间;其中,每一种类型的ESD器件包括多个ESD器件。3.根据权利...

【专利技术属性】
技术研发人员:蔡晓銮黄明强
申请(专利权)人:珠海市一微半导体有限公司
类型:发明
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1