半导体掩膜层结构制造技术

技术编号:20533117 阅读:41 留言:0更新日期:2019-03-09 04:13
本申请涉及半导体集成电路领域,公开一种半导体掩膜层结构,包括:掩膜层,所述掩膜层具有孔洞图形,所述孔洞图形包括第一孔洞图形阵列和第二孔洞图形阵列,所述第一孔洞图形阵列包括多个重复单元区,每个重复单元区被定义为从垂直于所述掩膜层的表面的纵向观察由三个或三个以上第一孔洞图形为边角点围成的多边形区域,所述第二孔洞图形阵列包括位于所述重复单元区的中心处的第二孔洞图形。

Semiconductor Mask Layer Structure

The present application relates to the field of semiconductor integrated circuits and discloses a semiconductor mask layer structure comprising a mask layer having a hole pattern, the hole pattern comprising a first hole pattern array and a second hole pattern array, the first hole pattern array comprising a plurality of repetitive cell regions, each of which is defined as a surface perpendicular to the mask layer. A polygonal region surrounded by three or more first holes is observed longitudinally. The second hole pattern array includes a second hole pattern located at the center of the repeating unit region.

【技术实现步骤摘要】
半导体掩膜层结构
本申请涉及半导体集成电路领域,具体地,涉及一种半导体掩膜层结构。
技术介绍
在现代电子仪器中,集成电路正在不断降低尺寸。为了降低特征尺寸,形成集成电路的组件的特征尺寸也在不断降低。降低特征尺寸的技术可以包括间距倍增技术。目前常用的间距倍增的方法是用在行间距上,在修饰过后的光阻剂上沉积一层牺牲层,经过牺牲层刻蚀、去除光阻剂、衬底层的刻蚀,最后达到间距倍增的效果。但是现有的间距倍增方法仅限于应用到行间距,并不适用于其他方面。
技术实现思路
为了实现上述目的,本申请的实施方式提供一种半导体掩膜层结构,包括:掩膜层,所述掩膜层具有孔洞图形,所述孔洞图形包括第一孔洞图形阵列和第二孔洞图形阵列,所述第一孔洞图形阵列包括多个重复单元区,每个重复单元区被定义为从垂直于所述掩膜层的表面的纵向观察由三个或三个以上第一孔洞图形为边角点围成的多边形区域,所述第二孔洞图形阵列包括位于所述重复单元区的中心处的第二孔洞图形。可选地,所述重复单元区由其中三个相邻近的所述第一孔洞图形作为边角点围成的三角形。可选地,所述重复单元区由其中四个相邻近的所述第一孔洞图形作为边角点围成的矩形。可选地,所述重复单元区由其中六个所述第一孔洞图形作为边角点围成的六边形,所述六个所述第一孔洞图形对应于由两次曝光分别形成的凸点图形。可选地,所述重复单元区由其中九个所述第一孔洞图形作为边角点围成的三角形,所述九个所述第一孔洞图形对应于由三次曝光分别形成的凸点图形。通过上述技术方案,可以形成所需的间距倍增的孔洞阵列,其可以应用到DRAM阵列中,可以增大电容的密度,提高DRAM性能。本申请的其它特征和优点将在随后的具体实施方式部分予以详细说明。附图说明附图是用来提供对本申请的进一步理解,并且构成说明书的一部分,与下面的具体实施方式一起用于解释本申请,但并不构成对本申请的限制。在附图中:图1A示例性示出了根据本申请实施方式的用于形成图形的方法中对光刻胶层曝光和显影后得到的结构的俯视图;图1B示例性示出了沿图1A的切割线的剖视图;图2A示例性示出了根据本申请实施方式的用于形成图形的方法中沉积自对准间隔层后得到的结构的俯视图;图2B示例性示出了沿图2A的切割线的剖视图;图3A示例性示出了根据本申请可选实施方式的用于形成图形的方法中扩大自对准间隔层的第一凹点图形的开口尺寸后得到的结构的俯视图;图3B示例性示出了沿图3A的切割线的剖视图;图4A示例性示出了根据本申请实施方式的用于形成图形的方法中刻蚀去除自对准间隔层一部分后得到的结构的俯视图;图4B示例性示出了沿图4A的切割线的剖视图;图5A示例性示出了根据本申请实施方式的用于形成图形的方法中去除光刻胶层的凸点图形后得到的结构的俯视图;图5B示例性示出了沿图5A的切割线的剖视图;图6A示例性示出了根据本申请实施方式的用于形成图形的方法中刻蚀掩膜层后的得到的衬底结构的俯视图;图6B示例性示出了沿图6A的切割线的剖视图;图7A至7B示例性示出了根据本申请的实施方式使用湿法回蚀技术刻蚀第一凹点图形来扩大第一凹点图形的开口尺寸的示例;图8示例性示出了在重复单元区可以是三角形的实施方式中第一凹点图形可以形成在矩形的中心位置;图9示例性示出了在重复单元区可以是矩形的实施方式中第一凹点图形可以形成在矩形的中心位置;图10A至图10C示例性示出了重复单元区可以是矩形的实施方式中形成孔洞图形;图11示例性示出了重复单元区可以是矩形的实施方式中由多个重复单元区形成的图形阵列,其中第一凹点图形可以位于矩形的中心位置;图12示例性示出了在重复单元区可以是六边形的实施方式中第一凹点图形可以形成在六边形的中心位置;图13A至图13C示例性示出了重复单元区可以是六边形的实施方式中形成孔洞图形;图14示例性示出了重复单元区可以是六边形的实施方式中由多个重复单元区形成的图形阵列,其中第一凹点图形可以位于六边形的中心位置;图15示例性示出了在重复单元区可以是三角形的实施方式中第一凹点图形可以形成在三角形的中心位置;图16A至图16C示例性示出了重复单元区可以是三角形的实施方式中形成孔洞图形;图17示例性示出了重复单元区可以是三角形的实施方式中由多个重复单元区形成的图形阵列,其中第一凹点图形可以位于三角形的中心位置。附图标记说明110衬底112掩膜层120光刻胶层122凸点图形130自对准间隔层132第一凹点图形140第二凹点图形150孔洞图形具体实施方式以下结合附图对本申请的具体实施方式进行详细说明。应当理解的是,此处所描述的具体实施方式仅用于说明和解释本申请,并不用于限制本申请。在本申请中,在未作相反说明的情况下,使用的方位词如“上面/之上、下面/之下、左边/左侧、右边/右侧”通常是指参照附图所示的上、下、左、右。“内、外”通常是指相对于各部件本身轮廓的内、外。在附图中,示出的形状根据制造工艺和/或容差可以有变化。因此,本申请的示例性实施方式不限于附图中示出的特定形状,且可以包括在制造过程中造成的形状改变。此外,附图中的不同元件和区域只是示意性示出,因此本申请不限于附图中示出的相对尺寸或距离。图1(包括1A和1B)至图6(包括6A和6B)示出了根据本申请实施方式的用于形成图形的方法的流程图。参考图1至图6,根据本申请的实施方式的用于形成图形的方法可以包括以下步骤。该方法可以包括提供一衬底110,衬底110上可以设置有掩膜层112。掩膜层112可以是例如通过化学气相沉积(ChemicalVaporDeposition,CVD)生成的无机薄膜材料。掩膜层112的材料可以包含但不限于TiN、SiN、SiO2等。可以在掩膜层112上涂覆光刻胶层120。如图1A和图1B示例性示出,可以对光刻胶层120进行曝光和显影,以形成凸点状图形阵列。曝光和显影属于光刻技术中的一部分,本文中不再赘述。凸点状图形阵列可以包括多个重复单元区,每个重复区可以被定义为从垂直于衬底110的表面的纵向观察由三个或三个以上凸点图形122为边角点围成的多边形区域。如图2A和图2B示例性示出,在凸点图形122和掩膜层112上可以沉积一自对准间隔层130,该自对准间隔层130可以覆盖凸点图形122的顶面和侧面以及掩膜层112的显露上表面,并使自对准间隔层130在重复单元区的中心处形成有一第一凹点图形132(即包含凹陷)。自对准间隔层130的材料可以包含但不限于,氧化硅、多晶硅、光刻胶、金属等。可以通过自对准方式形成第一凹点图形132。例如,可以利用高阶梯覆盖率的沉积方法以及自对准间隔层130的厚度不足以克服凸点图形122和掩膜层112的高度差,自然形成凹陷。在本申请的进一步或较佳实施方式中,如图3A和图3B示例性示出,可以对第一凹点图形132进行刻蚀以扩大并修饰第一凹点图形132的开口尺寸。在本申请的一实施方式中,可以利用湿法回蚀技术对第一凹点图形132进行刻蚀以扩大第一凹点图形132的开口尺寸。在一个示例中,可以通过控制回蚀的酸浓度和时间来控制第一凹点图形132的大小。图7A至7B示出了根据本申请的实施方式使用湿法回蚀技术刻蚀第一凹点图形132来扩大第一凹点图形132的开口尺寸的示例。如图4A和图4B示例性示出,在形成凹陷之后,可以刻蚀去除自对准间隔层130覆盖凸本文档来自技高网...

【技术保护点】
1.一种半导体掩膜层结构,其特征在于,包括:掩膜层,所述掩膜层具有孔洞图形,所述孔洞图形包括第一孔洞图形阵列和第二孔洞图形阵列,所述第一孔洞图形阵列包括多个重复单元区,每个重复单元区被定义为从垂直于所述掩膜层的表面的纵向观察由三个或三个以上第一孔洞图形为边角点围成的多边形区域,所述第二孔洞图形阵列包括位于所述重复单元区的中心处的第二孔洞图形。

【技术特征摘要】
1.一种半导体掩膜层结构,其特征在于,包括:掩膜层,所述掩膜层具有孔洞图形,所述孔洞图形包括第一孔洞图形阵列和第二孔洞图形阵列,所述第一孔洞图形阵列包括多个重复单元区,每个重复单元区被定义为从垂直于所述掩膜层的表面的纵向观察由三个或三个以上第一孔洞图形为边角点围成的多边形区域,所述第二孔洞图形阵列包括位于所述重复单元区的中心处的第二孔洞图形。2.根据权利要求1所述的半导体掩膜层结构,其特征在于,所述重复单元区由其中三个相邻近的所述第一孔洞图形作为边角点围成的三角形。3....

【专利技术属性】
技术研发人员:吴晗
申请(专利权)人:长鑫存储技术有限公司
类型:新型
国别省市:安徽,34

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1