【技术实现步骤摘要】
一种占空比校准电路
本申请涉及信号处理
,尤其涉及一种占空比校准电路。
技术介绍
在高速数字系统中,高速时钟信号的占空比抖动会导致系统工作不稳定,需要加入占空比校准电路(dutycyclecorrection,DCC)来解决高速时钟的占空比抖动问题,将输入时钟的占空比纠正到50%,保证系统的正常工作。目前常用的一种占空比校准电路为数字开环结构的占空比校准电路,包括延迟线、逻辑控制模块和相位插值模块(phaseinterpolation,PI)。其中延迟线由多个延时单元(delaycell)串联组成,用于将输入信号的相位延时单位时间。逻辑控制模块,利用待校准信号和经每个延时单元延时后的信号,确定待校准信号的下降沿,得到下降沿状态检测信号。相位插值模块再根据下降沿状态检测信号和待校准信号实现待校准信号的占空比进行校准。由于占空比的校准精度与每个延时单元的延时时间相关,对高频信号而言,校准的高精度需要延时单元的延时时间短;而对低频信号而言,若延时单元的延时时间短,则又需要数量较多的延时单元以实现占空比校准的高精度,占空比校准电路占用的面积大。
技术实现思路
为了解决现 ...
【技术保护点】
1.一种占空比校准电路,其特征在于,包括:延迟线、下降沿检测模块和相位插值模块;所述延迟线串联有多个子延迟线,每个所述子延迟线包括一个或多个串联且延迟时间相等的延时单元,前一个子延迟线中延时单元的延迟时间小于后一个子延迟线中延时单元的延迟时间,每个子延迟线的总延迟时间根据待校准信号的工作频率确定;所述延迟线用于对所述待校准信号进行延时;所述下降沿检测模块,用于根据所述待校准信号的频率从所述延迟线上获得所述待校准信号的多个延时信号,并根据所述待校准信号和每个所述延时信号检测所述待校准信号的下降沿,得到下降沿状态检测信号;所述相位插值模块,用于根据所述待校准信号和所述下降沿状态 ...
【技术特征摘要】
1.一种占空比校准电路,其特征在于,包括:延迟线、下降沿检测模块和相位插值模块;所述延迟线串联有多个子延迟线,每个所述子延迟线包括一个或多个串联且延迟时间相等的延时单元,前一个子延迟线中延时单元的延迟时间小于后一个子延迟线中延时单元的延迟时间,每个子延迟线的总延迟时间根据待校准信号的工作频率确定;所述延迟线用于对所述待校准信号进行延时;所述下降沿检测模块,用于根据所述待校准信号的频率从所述延迟线上获得所述待校准信号的多个延时信号,并根据所述待校准信号和每个所述延时信号检测所述待校准信号的下降沿,得到下降沿状态检测信号;所述相位插值模块,用于根据所述待校准信号和所述下降沿状态检测信号,获得校准后的信号。2.根据权利要求1所述的占空比校准电路,其特征在于,所述下降沿检测模块包括多个与所述延时单元一一对应的逻辑控制子模块;所述逻辑控制子模块,用于根据接收的控制信号,切换至空闲状态或工作状态,在处于工作状态时接收对应延时单元输出的延时信号和所述待校准信号,并根据接收到的延时信号和所述待校准信号,进行是否出现下降沿状态的检测;其中,所述控制信号根据所述待校准信号的频率确定;所述下降沿状态具体为当所述接收到的延时信号处于低电平时,所述待校准信号从高电平切换至低电平;第一个所述逻辑控制子模块,还用于当检测到所述下降沿状态出现时,将所述接收到的延时信号作为所述下降沿状态检测信号输出至所述相位插值模块;第k个所述逻辑控制子模块,还用于当检测到所述下降沿状态出现且前面处于工作状态的逻辑控制子模块均未检测到所述下降沿状态出现时,将所述接收到的延时信号作为所述下降沿状态检测信号输出至所述相位插值模块;k为大于1的整数。3.根据权利要求2所述的占空比校准电路,其特征在于,所述逻辑控制子模块,具体用于在处于空闲状态或未检测到所述下降沿状态出现时输出第一状态的占用信号至后一个所述逻辑控制子模块;在检测到所述下降沿状态出现时,输出第二状态的占用信号至后一个所述逻辑控制子模块;还用于在处于工作状态且接收到第一状态的占用信号时,根据接收到的延时信号和所述待校准信号,进行是否出现所述下降沿状态的检测;还用于在接收到第二状态的占用信号时,继续向后一个逻辑控制子模块发送第二状态的占用信号。4.根据权利要求3所述的占空比校准电路,其特征在于,所述逻辑处理子模块,包括:D触发器、逻辑处理电路、传输电路和控制电路;所述D触发器的D端连接所述待校准信号,所述D触发器的时钟输入端连接对应延时单元输出的延时信号,所述D触发器的Q端连接所述逻辑处理电路的第一输入端;所述逻辑处理电路的第二输入端连接前一个逻辑处理子模块中D触发器的Q端,所述逻辑处理电路的第三输入端连接前一个逻辑处理子模块中逻辑处理电路的第一输出端,所述逻辑处理电路的第一输出端连接后一个逻辑处理子模块中逻辑处理电路的第三输入端,所述逻辑处理电路的第二输出端连接所述传输电路的控制端;所述逻辑处理电路,用于当前一个逻辑处理子模块中D触发器的Q端输出第一使能信号的第一状态、所述前一个逻辑处理子模块中逻辑处理电路的第一输出端输出所述占用信号的第一状态、所述D触发器的Q端输出第一使能信号的第二状态时,输出第二状态的第二使能信号至所述传输电路的控制端,并输出第二状态的占用信号至所述后一个逻辑处理子模块中逻辑处理电路的第三输入端;还用于当所述前一个逻辑处理子模块中逻辑处理电路的第一输出端输出占用信号的第二状态时,或者,当所述D触发器的Q端输出第...
【专利技术属性】
技术研发人员:何杰,杨诗洋,王颀,宋大植,詹姆士·金,
申请(专利权)人:长江存储科技有限责任公司,
类型:发明
国别省市:湖北,42
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。