一种振荡器电路及非易失性存储器制造技术

技术编号:16607513 阅读:59 留言:0更新日期:2017-11-22 17:44
本发明专利技术提供一种振荡器电路及非易失性存储器,振荡器电路包括:第一反相模块和第二反相模块,分别包括N个相同的反相单元,当N为奇数时,第一反相模块中的N个反相单元互相串联,第二反相模块中的N个反相单元互相串联,当N为偶数时,第一反相模块中的N个反相单元串联,第二反相模块中的N个反相单元串联,第一反相模块的输入端与第二反相模块的输出端连接,第一反相模块的输出端与第二反相模块的输入端连接;N个锁存器,锁存器的一端连接在第一反相模块中两个串联的反相单元之间,另一端连接在第二反相模块中两个串联的反相单元之间,一端输出第一时钟信号,另一端输出第二时钟信号。本发明专利技术可以大大提高电荷泵电路的效率和减小芯片面积。

【技术实现步骤摘要】
一种振荡器电路及非易失性存储器
本专利技术涉及电路
,特别是涉及一种振荡器电路和一种非易失性存储器。
技术介绍
FLASH(闪存)中电荷泵电路是必不可少的。有时需将多个电荷泵电路进行并联,以提高提供电荷的能力。其中,如果同时将相同的时钟信号提供给该多个并联的电荷泵电路,那么该多个并联的电荷泵电路瞬间的抽放电流很大,对电源的影响也很大,因此,通常需要将多个不同相位的时钟信号错位提供给该多个并联的电荷泵电路,从而减小瞬间抽放电流的影响。图1是现有的振荡器电路,可以输出时钟信号b,该振荡器电路为三级环形振荡器电路。时钟信号b分别经过传输门和反相器后,产生两个近似反向的时钟信号clk1’和时钟信号clk2’。时钟信号clk1’和时钟信号clk2’可以继续作为时钟源头,分别经过不同的延时电路后形成不同相位差的时钟信号clk3’和时钟信号clk4’,最后,时钟信号clk3’和时钟信号clk4’提供给并联的电荷泵电路作为时钟信号。同时,时钟信号clk1’和时钟信号clk2’也可以同时作为电荷泵电路里面的一组反向时钟源。现有的振荡器电路存在以下缺点:需要利用传输门来实现相位反向,然而在不同的工本文档来自技高网...
一种振荡器电路及非易失性存储器

【技术保护点】
一种振荡器电路,其特征在于,包括:第一反相模块和第二反相模块,所述第一反相模块和所述第二反相模块分别包括N个相同的反相单元,N为大于0的整数,当N为奇数时,所述第一反相模块中的N个反相单元互相串联,所述第二反相模块中的N个反相单元互相串联,当N为偶数时,所述第一反相模块中的N个反相单元串联,所述第二反相模块中的N个反相单元串联,所述第一反相模块的输入端与所述第二反相模块的输出端连接,所述第一反相模块的输出端与所述第二反相模块的输入端连接;N个锁存器,所述锁存器的一端连接在所述第一反相模块中两个串联的反相单元之间,所述锁存器的另一端连接在所述第二反相模块中两个串联的反相单元之间,所述锁存器的一端...

【技术特征摘要】
1.一种振荡器电路,其特征在于,包括:第一反相模块和第二反相模块,所述第一反相模块和所述第二反相模块分别包括N个相同的反相单元,N为大于0的整数,当N为奇数时,所述第一反相模块中的N个反相单元互相串联,所述第二反相模块中的N个反相单元互相串联,当N为偶数时,所述第一反相模块中的N个反相单元串联,所述第二反相模块中的N个反相单元串联,所述第一反相模块的输入端与所述第二反相模块的输出端连接,所述第一反相模块的输出端与所述第二反相模块的输入端连接;N个锁存器,所述锁存器的一端连接在所述第一反相模块中两个串联的反相单元之间,所述锁存器的另一端连接在...

【专利技术属性】
技术研发人员:胡俊舒清明
申请(专利权)人:合肥格易集成电路有限公司北京兆易创新科技股份有限公司
类型:发明
国别省市:安徽,34

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1