一种密码芯片中的多IP核集成方法技术

技术编号:15639220 阅读:235 留言:0更新日期:2017-06-15 22:09
本发明专利技术公开了一种密码芯片中的多IP核集成方法。包括通过将各IP核与IP_bridge、双端口存储区整合为系统的一个密码算法IP核重构模块;将模块输入为系统输出数据、地址、读/写使能、系统时钟与IP时钟、IP控制指令与IP选择参数,输出为IP核处理完成数据与协处理器运行状态标识。本发明专利技术通过IP桥接技术增加了IP_bridge对选定IP核重构数据处理区与控制指令这一过程。该设计可以实现不同IP核与dual_ramx的动态重构,通过引入IP桥,对IP核调用指令进行解释,进而配置被调用IP核的地址、数据、指令与时钟等各种接口信号,完成系统对IP核的功能调用。不同IP核与同一数据处理区的动态可重构可以有效节省片内存储资源,提高存储区利用效率。

【技术实现步骤摘要】
一种密码芯片中的多IP核集成方法
本专利技术属于系统集成
,特别是涉及一种密码芯片中的多IP核集成方法。
技术介绍
信息社会中,基于密码算法设计的安全芯片,能够为用户的敏感信息提供有效的机密性与完整性保护。信息化的不断深入使得人们对信息安全服务的需求呈现使用简单化、功能多样化、高度集成化等趋势。这要求安全芯片在单一的硬件平台上,最大限度地提供多样的密码服务,并且具备标准统一的对外服务接口。功能多样化与高度集成化,已经成为当前以及今后安全芯片设计的必然要求。安全芯片的功能多样化设计要求可以由软件方式实现,也可通过集成多个硬件密码算法IP核完成。由于密码算法IP核集成安全性较高,在向外提供密码服务时,数据处理速度较快,且不占用主控制器运算资源,相对于软件实现方法,更适合于安全芯片的实际应用需要。因此,在已有的多功能安全芯片设计中,一般采取多密码算法IP核集成,实现安全芯片功能多样化。
技术实现思路
本专利技术的目的在于提供一种密码芯片中的多IP核集成方法,通过IP桥接技术增加了IP_bridge对选定IP核重构数据处理区与控制指令这一过程。本专利技术是通过以下技术方案实现的:本专利技术为一种密码芯片中的多IP核集成方法,包括如下步骤:SS1将各IP核与IP_bridge、双端口存储区整合为系统的一个密码算法IP核重构模块;SS2将模块输入为系统输出数据、地址、读/写使能、系统时钟与IP时钟、IP控制指令与IP选择参数,输出为IP核处理完成数据与协处理器运行状态标识。优选地,所述SS1将各IP核与IP_bridge、双端口存储区整合为系统的一个密码算法IP核重构模块的具体步骤为:A.根据系统的输入地址与读/写使能,将输入的待处理数据存储于dual_ramx中;B.IP桥译码IP选择参数,重构选定IP核控制指令为输入的IP控制指令,dual_ramx为选定IP核数据处理区;C.选定IP核将duaLramx中数据读入IP核内部,根据IP控制指令,完成数据处理;D.选定IP核将已处理数据输出到dual_ramx中,置相应状态完成信号为有效;E.系统判断状态信号有效,通过dual_ramx将处理完成数据读出,完成IP功能调用。本专利技术具有以下有益效果:本专利技术通过IP桥接技术增加了IP_bridge对选定IP核重构数据处理区与控制指令这一过程。该设计可以实现不同IP核与dual_ramx的动态重构,通过引入IP桥,对IP核调用指令进行解释,进而配置被调用IP核的地址、数据、指令与时钟等各种接口信号,完成系统对IP核的功能调用。不同IP核与同一数据处理区的动态可重构可以有效节省片内存储资源,提高存储区利用效率。当然,实施本专利技术的任一产品并不一定需要同时达到以上所述的所有优点。附图说明为了更清楚地说明本专利技术实施例的技术方案,下面将对实施例描述所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1为本专利技术的一种密码芯片中的多IP核集成方法的流程图;图2为一个密码算法IP核重构模块的具体流程图。具体实施方式下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其它实施例,都属于本专利技术保护的范围。请参阅图1和图2所示,本专利技术为一种密码芯片中的多IP核集成方法,包括如下步骤:SS1将各IP核与IP_bridge、双端口存储区整合为系统的一个密码算法IP核重构模块;SS2将模块输入为系统输出数据、地址、读/写使能、系统时钟与IP时钟、IP控制指令与IP选择参数,输出为IP核处理完成数据与协处理器运行状态标识。其中如图2所示,SS1将各IP核与IP_bridge、双端口存储区整合为系统的一个密码算法IP核重构模块的具体步骤为:A.根据系统的输入地址与读/写使能,将输入的待处理数据存储于dual_ramx中;B.IP桥译码IP选择参数,重构选定IP核控制指令为输入的IP控制指令,dual_ramx为选定IP核数据处理区;C.选定IP核将duaLramx中数据读入IP核内部,根据IP控制指令,完成数据处理;D.选定IP核将已处理数据输出到dual_ramx中,置相应状态完成信号为有效;E.系统判断状态信号有效,通过dual_ramx将处理完成数据读出,完成IP功能调用。值得注意的是,上述系统实施例中,所包括的各个单元只是按照功能逻辑进行划分的,但并不局限于上述的划分,只要能够实现相应的功能即可;另外,各功能单元的具体名称也只是为了便于相互区分,并不用于限制本专利技术的保护范围。另外,本领域普通技术人员可以理解实现上述各实施例方法中的全部或部分步骤是可以通过程序来指令相关的硬件来完成,相应的程序可以存储于一计算机可读取存储介质中,所述的存储介质,如ROM/RAM、磁盘或光盘等。以上公开的本专利技术优选实施例只是用于帮助阐述本专利技术。优选实施例并没有详尽叙述所有的细节,也不限制该专利技术仅为所述的具体实施方式。显然,根据本说明书的内容,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本专利技术的原理和实际应用,从而使所属
技术人员能很好地理解和利用本专利技术。本专利技术仅受权利要求书及其全部范围和等效物的限制。本文档来自技高网
...
一种密码芯片中的多IP核集成方法

【技术保护点】
一种密码芯片中的多IP核集成方法,其特征在于,包括如下步骤:SS1将各IP核与IP_bridge、双端口存储区整合为系统的一个密码算法IP核重构模块;SS2将模块输入为系统输出数据、地址、读/写使能、系统时钟与IP时钟、IP控制指令与IP选择参数,输出为IP核处理完成数据与协处理器运行状态标识。

【技术特征摘要】
1.一种密码芯片中的多IP核集成方法,其特征在于,包括如下步骤:SS1将各IP核与IP_bridge、双端口存储区整合为系统的一个密码算法IP核重构模块;SS2将模块输入为系统输出数据、地址、读/写使能、系统时钟与IP时钟、IP控制指令与IP选择参数,输出为IP核处理完成数据与协处理器运行状态标识。2.根据权利要求1所述的一种密码芯片中的多IP核集成方法,其特征在于,所述SS1将各IP核与IP_bridge、双端口存储区整合为系统的一个密码算法IP核重构模块...

【专利技术属性】
技术研发人员:杨斌
申请(专利权)人:安徽扬远信息科技有限公司
类型:发明
国别省市:安徽,34

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1