基于快闪存储器的存储设备和操作方法技术

技术编号:14794647 阅读:31 留言:0更新日期:2017-03-13 01:13
一种在读取数据传送时段期间与数据选通信号同步地将读取数据从快闪存储器传送到控制器的方法。在读取数据传送时段的初始控制时段期间,所述数据选通信号的周期被扩展以使得产生的经周期控制的数据选通信号的脉宽大于所述数据选通信号的脉宽。

【技术实现步骤摘要】
相关申请的交叉引用本申请要求于2013年10月4日提交的韩国专利申请第10-2013-0118816号的优先权,通过引用将其主题结合于此。
本专利技术构思一般涉及半导体存储设备和操作方法。更具体地,本专利技术构思涉及基于快闪存储器的存储设备和相关操作方法。
技术介绍
基于快闪存储器的数据存储设备(例如,固态驱动器或者SSD)越来越多地被用作硬盘驱动器(HDD)的替换组件。基于快闪存储器的数据存储设备可以包括一个或多个存储卡,比如安全数据(SD)卡和/或多媒体卡(MMC)。基于快闪存储器的数据存储设备通常包括控制快闪存储器的操作的存储控制器,然而它是特定配置的。快闪存储器和存储控制器之间以相对较高的速度交换数据。这样数据的快速传送往往通过同时交换一个或多个控制信号来促成。这些控制信号被不同地打算以确保快闪存储器和相应存储控制器之间的数据传送的精确性。令人遗憾地是,随着数据传送速度越来越高、存储系统的设计越小、以及操作环境越来越紧张,控制信号的交换正成为问题。因此,因为存储系统内数据的成功传送经常很大程度上依控制信号的准确度而定,所以基于快闪存储器的存储设备必须确保控制信号被适当地传达和接收。
技术实现思路
在一个实施例中,本专利技术构思提供了一种存储设备,其包括:存储控制器,其经由数据选通线和多个数据线连接到快闪存储器并包括读取使能信号(nRE)周期(cycle)控制电路;所述快闪存储器,其在读取操作期间被配置为向存储控制器提供读取数据并包括数据选通信号发生器,其中,在所述读取操作期间,nRE周期控制电路在初始控制时段(period)期间向所述快闪存储器提供经周期控制的读取使能信号,所述快闪存储器在接收到所述经周期控制的读取使能信号之时,使用所述数据选通信号发生器来生成具有与所述经周期控制的读取使能信号的周期对应的周期的经周期控制的数据选通信号并且向所述存储控制器提供所述经周期控制的数据选通信号,以使得所述读取数据与所述经周期控制的数据选通信号同步地被从所述快闪存储器传送到所述存储控制器。在另一实施例中,本专利技术构思提供一种存储设备的操作方法,所述存储设备包括快闪存储器和经由数据选通线和多个数据线连接到所述快闪存储器的存储控制器,所述方法包括:控制数据选通信号的周期以生成在所述快闪存储器和存储控制器之间交换的经周期控制的数据选通信号,并且与所述经周期控制的数据选通信号同步地在所述快闪存储器和存储控制器之间经由多个数据线传送数据。在另一实施例中,本专利技术构思提供一种存储设备的操作方法,所述存储设备包括快闪存储器和经由数据选通线和多个数据线连接到所述快闪存储器的存储控制器,所述方法包括:在读取操作期间将读取数据从所述快闪存储器传送到所述存储控制器,其中,所述读取数据在读取数据传送时段期间与数据选通信号同步地经由多个数据线从快闪存储器传送到存储控制器,并且所述数据选通信号经由所述数据选通线从所述快闪存储器传送到所述存储控制器,并且在所述读取数据传送时段的初始控制时段期间,扩展所述数据选通信号的周期以生成经由所述数据选通信号线传送的经周期控制的数据选通信号,以使得所述经周期控制的数据选通信号的脉宽是所述数据选通信号的脉宽的至少两倍。附图说明从以下参照以下附图的描述,以上和其它对象和特征将变得明显,其中,贯穿各图中,除非另外说明,否则同样的参考标记指代同样的部分,并且附图中:图1是图示根据本专利技术构思的实施例的存储设备的框图;图2和3是图示由图1的存储设备运行读取操作的各时序图;图4是进一步图示根据本专利技术构思的实施例的图1的nRE周期(cycle)控制电路1210的框图;图5是在一个示例中概述根据本专利技术构思的实施例的图4的nRE周期控制电路的操作方法的流程图;图6是在一个示例中图示控制图1的存储设备中使用的数据选通信号DQS的周期的方法的时序图;图7、8和9是图示根据本专利技术构思的某些实施例的未使用伪DQ信号和伪数据的操作的各时序图;图10是在另一示例中图示根据本专利技术构思的另一实施例的图4的nRE周期控制电路的操作方法的流程图;图11是图示其中读取使能信号nRE的目标周期被设定为具有两倍参考周期的实施例的时序图;图12是图示其中在读取使能信号nRE的初始的M个周期期间,信号具有不同周期的实施例的时序图;图13是在一个示例中概述根据本专利技术构思的实施例的存储设备的操作方法的流程图;图14是在一个示例中概述根据本专利技术构思的另一实施例的存储设备的操作方法的流程图;图15是图示根据本专利技术构思的某些实施例的能够运行写操作的存储设备2000的框图;图16、17和18是进一步图示其中在图15的存储设备2000内控制数据选通信号DQS的周期的实施例的各时序图;图19是图示可以应用根据本专利技术构思的实施例的存储设备的存储卡系统的框图;图20是图示可以应用根据本专利技术构思的实施例的存储设备的移动设备的框图;图21是图示根据本专利技术构思的实施例的存储设备的一般框图;图22是图示图21的示出的存储设备的一个可能的应用的框图;以及图23是图示包括参照图22所述的存储设备的计算系统的框图。具体实施方式现在将参照附图描述本专利技术构思的实施例的一些附加细节。然而,本发明构思可以以不同的形式来不同地具体实现,而不应被解释为仅仅限于所图示的实施例。相反,提供这些实施例作为示例,以使本公开将是全面和完整的,并向本领域技术人员充分传递本专利技术构思的概念。除非另外指出,否则贯穿附图和说明书中,同样的参考数字和标记表示同样的或相似的元素。将会理解,尽管这里可能使用词语“第一”、“第二”、“第三”等等来描述不同的元件、组件、区域、层和/或部分,但这些元件、组件、区域、层和/或部分不应受到这些词语的限制。这些词语仅仅用于将一个元件、组件、区域、层或部分与另一个区域、层或部分区分开来。因而,下面讨论的第一元件、第一组件、第一区域、第一层或第一部分也可以被称为第二元件、第二组件、第二区域、第二层或第二部分而不会偏离本专利技术构思的教导。这里使用的术语仅仅是为了描述特定实施例,并非打算限制本专利技术构思。这里使用的单数形式“一”、“一个”也打算包括复数形式,除非上下文明确地给出相反指示。还将理解,当在本说明书中使用词语“包括”和/或“包含”时,说明存在所陈述的特征、整体、步骤、操作、元件和/或组件,但本文档来自技高网...

【技术保护点】
一种存储设备包括:存储控制器,其经由数据选通线和多个数据线连接到快闪存储器并包括读取使能信号(nRE)周期控制电路;快闪存储器,其在读取操作期间被配置为向所述存储控制器提供读取数据并包括数据选通信号发生器,其中,在所述读取操作期间,所述nRE周期控制电路在初始控制时段期间向所述快闪存储器提供经周期控制的读取使能信号,所述快闪存储器在接收到所述经周期控制的读取使能信号之时,使用所述数据选通信号发生器来生成具有与所述经周期控制的读取使能信号的周期对应的周期的经周期控制的数据选通信号并且向所述存储控制器提供所述经周期控制的数据选通信号,以使得所述读取数据与所述经周期控制的数据选通信号同步地被从所述快闪存储器传送到所述存储控制器。

【技术特征摘要】
2013.10.04 KR 10-2013-01188161.一种存储设备包括:
存储控制器,其经由数据选通线和多个数据线连接到快闪存储器并包括
读取使能信号(nRE)周期控制电路;
快闪存储器,其在读取操作期间被配置为向所述存储控制器提供读取数
据并包括数据选通信号发生器,
其中,在所述读取操作期间,所述nRE周期控制电路在初始控制时段期
间向所述快闪存储器提供经周期控制的读取使能信号,
所述快闪存储器在接收到所述经周期控制的读取使能信号之时,使用所
述数据选通信号发生器来生成具有与所述经周期控制的读取使能信号的周期
对应的周期的经周期控制的数据选通信号并且向所述存储控制器提供所述经
周期控制的数据选通信号,以使得所述读取数据与所述经周期控制的数据选
通信号同步地被从所述快闪存储器传送到所述存储控制器。
2.如权利要求1所述的存储设备,其中,所述数据选通信号发生器在等
于所述初始控制时段的时段内生成并提供所述经周期控制的数据选通信号。
3.如权利要求2所述的存储设备,其中,所述nRE周期控制电路被配
置成将所述初始控制时段的持续时间定义为所述经周期控制的读取使能信号
的M个周期,并且将所述经周期控制的读取使能信号的周期定义为参考周期
的N倍,‘M’和‘N’分别是自然数。
4.如权利要求3所述的存储设备,其中,在所述初始控制时段之后,所
述nRE周期控制电路被进一步配置成提供具有所述参考周期的读取使能信
号。
5.如权利要求3所述的存储设备,其中,对于初始控制持续时间的M
个周期中的每一个,N是不同的。
6.如权利要求3所述的存储设备,其中,所述nRE周期控制电路包括:
周期选择器,被配置成可操作地从若干周期发生器中选择周期发生器;
周期计数器,被配置成提供计数信息;以及
周期信号发生器,被配置成响应于计数信息和所选择的周期发生器生成
所述经周期控制的读取使能信号。
7.如权利要求1所述的存储设备,其中,所述存储控制器在所述经周期

\t控制的数据选通信号的上升沿和下降沿中的至少一个上从所述快闪存储器经
由多个数据线接收所述读取数据。
8.权利要求7所述的存储设备,其中,所述存储控制器进一步包括先进
先出电路,其被配置成顺序地锁存从所述快闪存储器接收到的读取数据。
9.如权利要求7所述的存储设备,其中,所述存储控制器将从所述快闪
存储器最初接收到的至少一个读取数据比特翻译为伪数据。
10.如权利要求7所述的存储设备,其中,所述存储控制器将从所述快
闪存储器接收到的每一个读取数据比特都翻译为有效数据。
11.一种存储设备的操作方法,所述存储设备包括快闪存储器和经由数
据选通线和多个数据线连接到所述快闪存储器的存储控制器,所述方法包括:
控制数据选通信号的周期以生成在所述快闪存储器和存储控制器之间交
换的经周期控制的数据选通信号;以及
与所述经周期控制的数据选通信号同步地在所述快闪存储器和存储控制
器之间经由所述多个数据线传送数据。
12.如权利要求11所述的方法,还包括:
从外部设备接收读请求,并响应于所述读请求,在所述存储控制器中生
成经周期控制的读取使能信号并向所述快闪存储器提供所述经周期控制的读
取使能信号,其中,...

【专利技术属性】
技术研发人员:金荣昱吴和锡张顺福延轪承
申请(专利权)人:三星电子株式会社
类型:发明
国别省市:韩国;KR

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1