一种带有深阱终端环结构的平面可控硅芯片制造技术

技术编号:13483950 阅读:84 留言:0更新日期:2016-08-06 10:46
本实用新型专利技术公开了一种带有深阱终端环结构的平面可控硅芯片,它包括N­﹣型硅单晶片、背面P型阳极区、正面P型短基区、N­+型阴极区、正面的门极金属电极、正面的阴极金属电极、背面的阳极金属电极、对通隔离环和深阱终端环,深阱终端环内填充有钝化保护膜,深阱终端环与正面P型短基区相连并环绕在正面P型短基区的四周,深阱终端环的深度大于正面P型短基区的深度。采用深阱终端环结构,反向偏置时,耗尽层向深阱终端环的内部扩展多,能够减小芯片尺寸,深阱终端环是由铝扩散形成,具有更高的临界电场强度,可以实现更高的耐压,减小芯片终端尺寸,节约硅片面积,提高硅片利用率。

【技术实现步骤摘要】
【专利摘要】本技术公开了一种带有深阱终端环结构的平面可控硅芯片,它包括N-﹣型硅单晶片、背面P型阳极区、正面P型短基区、N-+型阴极区、正面的门极金属电极、正面的阴极金属电极、背面的阳极金属电极、对通隔离环和深阱终端环,深阱终端环内填充有钝化保护膜,深阱终端环与正面P型短基区相连并环绕在正面P型短基区的四周,深阱终端环的深度大于正面P型短基区的深度。采用深阱终端环结构,反向偏置时,耗尽层向深阱终端环的内部扩展多,能够减小芯片尺寸,深阱终端环是由铝扩散形成,具有更高的临界电场强度,可以实现更高的耐压,减小芯片终端尺寸,节约硅片面积,提高硅片利用率。【专利说明】一种带有深阱终端环结构的平面可控硅芯片
本技术涉及一种用于平面可控硅芯片制造的深阱终端环结构,尤其涉及一种带有深阱终端环结构的平面可控硅芯片。
技术介绍
平面终端技术广泛应用于功率半导体器件芯片,目前的平面终端技术多为保护环结构。采用保护环结构的平面可控硅芯片,如图1所示,N__型硅单晶片101’、背面P型阳极区102’、正面P型短基区103’、N-+型阴极区104’、对通隔离环105’、保护环106’、正面的门极金属电极107’、正面的阴极金属电极108’、背面的阳极金属电极109’、钝化保护膜110’,保护环106’环设于正面P型短基区103’四周,保护环106’与正面P型短基区103’间隔一定的距离,保护环106’的深度等于正面P型短基区103’的深度。反向偏置时,耗尽层沿横向水平方向扩展,保护环承担部分耐压;电压越高,所需保护环数量越多,芯片终端尺寸也就越大,芯片尺寸也就越大。具体工艺步骤:1、光刻P型基区窗口和保护环窗口;2、离子注入硼;3、推结扩散。优点是:工艺步骤少。缺点是:采用保护环结构,需更大的芯片终端尺寸,浪费硅片面积。因此,需要新的技术方案来解决上述问题。
技术实现思路
本技术需要解决的技术问题是提供一种带有深阱终端环结构的平面可控硅芯片。为解决上述技术问题,本技术的一种带有深阱终端环结构的平面可控硅芯片,它包括N__型硅单晶片、背面P型阳极区、正面P型短基区、N-+型阴极区、正面的门极金属电极、正面的阴极金属电极、背面的阳极金属电极、对通隔离环和深阱终端环,所述深阱终端环内填充有钝化保护膜,其特征在于:所述深阱终端环与正面P型短基区相连并环绕在正面P型短基区的四周,所述深阱终端环的深度大于正面P型短基区的深度。其中,所述深阱终端环的深度为50-70um,深阱终端环的宽度为90-150um。进一步的,所述深阱终端环内的杂质浓度低于正面P型短基区内的杂质浓度。本技术的有益效果:采用深阱终端环结构替代保护环结构,可以有效减少终端尺寸,可以用更小的芯片面积实现相同的参数性能,提高硅单晶片的利用率。【附图说明】下面结合附图对本技术作进一步详细说明。图1为
技术介绍
中提到的具有保护环结构的平面可控硅芯片的结构示意图。图2为本技术具有深阱终端环结构的平面可控硅芯片的结构示意图。其中,101、N--型硅单晶片,102、背面P型阳极区,103、正面P型短基区,104、N-+型阴极区,105、对通隔离环,106、深阱终端环,107、正面的门极金属电极,108、正面的阴极金属电极,109、背面的阳极金属电极,110、钝化保护膜。【具体实施方式】为了加深对本技术的理解,下面对本技术作进一步详述,该实施例仅用于解释本技术,并不构成对本技术的保护范围的限定。如图2所示,本技术的一种带有深阱终端环结构的平面可控硅芯片,它包括N-_型硅单晶片101、背面P型阳极区102、正面P型短基区103、N-+型阴极区104、正面的门极金属电极107、正面的阴极金属电极108、背面的阳极金属电极109、对通隔离环105和深阱终端环106,深阱终端环106内填充有钝化保护膜110,深阱终端环106与正面P型短基区103相连并环绕在正面P型短基区103的四周,深阱终端环106的深度大于正面P型短基区103的深度。其中,深阱终端环106的深度为50-70um,深阱终端环106的宽度为90-150um。采用深阱终端环结构,反向偏置时,耗尽层向深阱终端环的内部扩展多,能够减小芯片尺寸。深阱终端环106内的杂质浓度低于正面P型短基区103内的杂质浓度。使PN结耗尽层向芯片内部扩展,让击穿发生在体内而不是PN的终端。上述带有深阱终端环结构的平面可控硅芯片的制造方法,先光刻背面P型阳极区窗口和正面P型短基区窗口,再在背面P型阳极区窗口和正面P型短基区窗口内离子注入硼,光刻深阱终端环窗口,再在深阱终端环窗口内,进行离子注入铝,然后同时进行高温推结扩散,同时实现背面P型阳极区、正面P型短基区、深阱终端环。深阱终端环是由铝扩散形成,具有更高的临界电场强度,可以实现更高的耐压。下面是上述平面可控硅芯片的制造方法的详细步骤:1、生长氧化膜:对硅单晶片进行化学抛光,进行RCA清洗、甩干,将硅单晶片置于1150±50°C下的氧气氛下氧化,氧化时间为5-10小时,要求生长的氧化膜厚度为1.0?1.8um;2、双面光刻对通隔离窗口:利用匀胶机将光刻胶涂敷在硅片的正、反两面,经100±5°C/25±5min前烘,利用双面光刻机、掩膜版进行曝光,显影,坚膜,利用氢氟酸缓冲腐蚀液腐蚀去掉窗口的二氧化硅膜,去残胶,洗净,甩干;3、对通隔离扩散:(I)对硅片进行RCA清洗、甩干,(2)在硅片的正、反两面涂硼源,(3)硼予沉积,在1080 ± 10°C、氮气和氧气气氛下,扩散1.8± 0.2 h,形成P型沉积层,要求R口=5±0.5 Ω/口;(4)推结,在1275±5°C,氮气和氧气气氛下,扩散140±10 h,形成P型对通隔离环;4、光刻正面P型短基区窗口和背面P型阳极区窗口:利用匀胶机将光刻胶涂敷在硅片的正、反两面,经100±5°C/25±5min的前烘,利用双面光刻机、掩膜版进行曝光,显影,坚膜,利用氢氟酸缓冲腐蚀液腐蚀去掉窗口的二氧化硅膜,去残胶,洗净,甩干;5、双面注入硼:注入剂量为IE1Vcm2至IE1 Vcm2,注入能量为60KeV至80 KeV,在窗口内形成硼的注入层;6、光刻正面深阱终端环窗口:利用匀胶机将光刻胶涂敷在硅片的正、反两面,经100±5°C/25±5min的前烘,利用双面光刻机、掩膜版进行曝光,显影,坚膜,利用氢氟酸缓冲腐蚀液腐蚀去掉窗口的二氧化硅膜,去残胶,洗净,甩干;7、正面注入铝:注入剂量为5E14/cm2至8E14/cm2,注入能量为601^¥至120 Kev,注入角度为0°至7°,在正面深阱终端环窗口内形成铝的注入层;8、推结扩散:在1275±5°C下,氮气和氧气气氛下,扩散25-35 h,同时形成正面P型短基区、背面P型阳极区、深阱终端环;9、光刻N+型阴极区窗口:利用匀胶机将光刻胶涂敷在硅片的正、反两面,经100±5°C/25±5min的前烘,利用光刻机、掩膜版进行曝光,显影,坚膜,利用氢氟酸缓冲腐蚀液腐蚀去掉窗口的二氧化硅膜,去残胶,洗净,甩干;1、磷予扩:对硅片进行RCA清洗,用去离子水冲洗15次、甩干;在950?1080 °C下,通入携带三氯氧磷的氮气和氧气,扩散1.5±0.2 h,形成N+沉本文档来自技高网
...

【技术保护点】
一种带有深阱终端环结构的平面可控硅芯片,它包括N­﹣型硅单晶片、背面P型阳极区、正面P型短基区、N­+型阴极区、正面的门极金属电极、正面的阴极金属电极、背面的阳极金属电极、对通隔离环和深阱终端环,所述深阱终端环内填充有钝化保护膜,其特征在于:所述深阱终端环与正面P型短基区相连并环绕在正面P型短基区的四周,所述深阱终端环的深度大于正面P型短基区的深度。

【技术特征摘要】

【专利技术属性】
技术研发人员:周榕榕王成森沈怡东
申请(专利权)人:江苏捷捷微电子股份有限公司
类型:新型
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1