半导体器件及其制造方法技术

技术编号:13454753 阅读:47 留言:0更新日期:2016-08-02 18:10
一种半导体器件,包括在衬底上沿第一方向延伸分布的多个鳍片结构、横跨多个鳍片结构沿第二方向延伸分布的栅极堆叠结构、在栅极堆叠结构沿第一方向两侧的外延生长的抬升源漏区,其中,栅极堆叠结构沿第一方向两侧的多个鳍片结构为多孔鳍片结构。依照本发明专利技术的半导体器件及其制造方法,通过电化学刻蚀工艺形成的软性多孔鳍片结构吸收一部分失配应变以允许上部鳍片结构弛豫,提高FinFET器件源漏抬升区与鳍片界面的可靠性。

【技术实现步骤摘要】

本专利技术涉及一种半导体器件及其制造方法,特别是涉及一种包括抬升源漏区的FinFET及其制造方法。
技术介绍
随着器件尺寸等比例缩减至22nm技术以及以下,诸如鳍片场效应晶体管(FinFET)和三栅(tri-gate)器件的三维多栅器件成为最有前途的新器件技术之一,这些结构增强了栅极控制能力、抑制了漏电与短沟道效应。对于传统工艺而言,通过如下的步骤来对包括FinFET、tri-gate器件的CMOS器件进行栅极图形化以及形成接触,以便实现隔离的功能器件:1、采用布线-切割(line-and-cut)双光刻图形化技术以及随后刻蚀栅极堆叠来对栅极图形化;2、采用统一特征尺寸和节距(pitch)来沿一个方向印刷用于栅极图形化的平行线条;3、仅在预定的网格节点处布置栅极线端(尖端);4、通过在形成器件间绝缘介质层之后光刻以及刻蚀来形成用于器件栅极电极和源/漏极的导电接触孔。上述方法具有一些优点:1、简化了适用于特殊照明模式的光刻;2、消除了使光刻、刻蚀和OPC复杂化的许多邻近效应。FinFET和三栅器件与平面CMOS器件不同,是三维(3D)器件。通常,通过选择性干法或者湿法刻蚀在体衬底或者SOI衬底上形成半导体鳍片,然后横跨鳍片而形成栅极堆叠。三维三栅晶体管在垂直鳍片结构的三个侧边上均形成了导电沟道,由此提供了“全耗尽”运行模式。三栅晶体管也可以具有连接起来的多个鳍片以增大用于更高性能的总驱动能力。然而,随着FinFET器件进入22nm技术节点并且进一步缩减,对于3DFinFET、尤其是对于SOIFinFET而言,用于源漏区的接触面积变得非常小,与大尺寸器件的大接触面积相比,往往难以形成良好的接触,接触电阻增大、可靠性降低。此外,在具有非常小的特征尺寸的器件的源漏区域上外延生长抬升源漏区变得非常困难。这是因为Si相对而言是硬质材料,用于NFET和PFET的抬升源漏区的失配材料的外延生长可以导致位错,使得栅极堆叠结构两侧鳍片结构中的源漏扩展区与上方外延生长的抬升源漏区之间存在较大的界面缺陷,进一步导致接触电阻增大、可靠性降低。
技术实现思路
由上所述,本专利技术的目的在于克服上述技术困难,提高FinFET器件源漏抬升区与鳍片界面的可靠性。为此,本专利技术提供了一种半导体器件,包括在衬底上沿第一方向延伸分布的多个鳍片结构、横跨多个鳍片结构沿第二方向延伸分布的栅极堆叠结构、在栅极堆叠结构沿第一方向两侧的外延生长的抬升源漏区,其中,栅极堆叠结构沿第一方向两侧的多个鳍片结构为多孔鳍片结构。其中,多孔鳍片结构的多孔率为55%~70%。其中,外延生长的抬升源漏区不仅分布在多孔鳍片结构的顶部和侧壁,还填充了多孔鳍片结构中的微孔。其中,抬升源漏区的晶格常数不同于衬底和/或多个鳍片结构。其中,抬升源漏区的材料选自SiGe、SiGeC、SiC、Si:H、GaAs、GaN、InP、InAs的任一种及其组合。其中,抬升源漏区与多孔鳍片结构之间还具有缓冲层。其中,抬升源漏区顶部与栅极堆叠结构顶部齐平。本专利技术还提供了一种半导体器件制造方法,包括:在衬底上形成沿第一方向延伸分布的多个鳍片结构;横跨多个鳍片结构形成沿第二方向延伸分布的栅极堆叠结构;刻蚀栅极堆叠结构沿第一方向两侧的多个鳍片结构形成多孔鳍片结构;在多孔鳍片结构上外延生长抬升源漏区。其中,所述刻蚀为电化学刻蚀。其中,电化学刻蚀溶液包含刻蚀剂和清除剂,刻蚀剂选自包含有Br-、Br2、SO42-、Cl-、PO33-、Cr2O72-、CrO42-、Cr3-、CrO2-、OH-、F-、异丙醇基团之中的任一种及其组合,清除剂选自含有巯基(-SH)的氨基酸类化合物、苯酚、无机亚砷酸、二甲基酰胺、乙醇的任一种及其组合。其中,外延生长抬升源漏区之前进一步包括,在多孔鳍片结构上形成缓冲层。其中,抬升源漏区的晶格常数不同于多孔鳍片结构。其中,抬升源漏区的材料选自SiGe、SiGeC、SiC、Si:H、GaAs、GaN、InP、InAs的任一种及其组合。其中,多个鳍片结构注入具有p型掺杂。其中,外延生长抬升源漏区之后进一步包括,平坦化抬升源漏区直至暴露栅极堆叠结构。依照本专利技术的半导体器件及其制造方法,通过电化学刻蚀工艺形成的软性多孔鳍片结构吸收一部分失配应变以允许上部鳍片结构弛豫,提高FinFET器件源漏抬升区与鳍片界面的可靠性。附图说明以下参照附图来详细说明本专利技术的技术方案,其中:图1至图5为依照本专利技术的半导体器件的制造方法各步骤的示意图。具体实施方式以下参照附图并结合示意性的实施例来详细说明本专利技术技术方案的特征及其技术效果,公开了能有效提高器件的集成度、提高器件驱动能力的多子鳍片FinFET及其制造方法。需要指出的是,类似的附图标记表示类似的结构,本申请中所用的术语“第一”、“第二”、“上”、“下”等等可用于修饰各种器件结构或制造工序。这些修饰除非特别说明并非暗示所修饰器件结构或制造工序的空间、次序或层级关系。值得注意的是,以下附图1至图5中,每个图的左部所示为器件的顶视图,右部所示为沿顶视图中A1-A1’剖面线(垂直鳍片延伸分布的第一方向的剖面线,也即沿第二方向,穿过栅极堆叠结构)或者A2-A2'剖面线(平行于A1-A1'方向,位于相邻鳍片结构之间,穿过外延生长的抬升源漏区)得到的剖视图。如图1所示,在衬底1上形成多个第一鳍片1F。提供衬底1,衬底1依照器件用途需要而合理选择,可包括单晶体硅(Si)、单晶体锗(Ge)、SOI、GeOI、应变硅(StrainedSi)、锗硅(SiGe),或是化合物半导体材料,例如氮化镓(GaN)、砷化镓(GaAs)、磷化铟(InP)、锑化铟(InSb),以及碳基半导体例如石墨烯、SiC、碳纳管等等。出于与CMOS工艺兼容的考虑,衬底1优选地为体Si或SOI。优选地,在衬底1上通过LPCVD、PECVD、HDPCVD、MOCVD、MBE、ALD、蒸发、溅射等常规工艺形成硬掩模层(未示出),其材料可以选自氧化硅、氮化硅、氮氧化硅、非晶碳、类金刚石无定形碳(DLC)等及其组合。在绝缘材料上通过旋涂、喷涂、丝网印刷等工艺形成聚合物材料的光刻胶,随后采用预设的模板曝光、显影,得到多个平行的光刻胶线条。以光刻胶线条为掩模,对绝缘材料进行干法刻蚀,在衬本文档来自技高网
...

【技术保护点】
一种半导体器件,包括在衬底上沿第一方向延伸分布的多个鳍片结构、横跨多个鳍片结构沿第二方向延伸分布的栅极堆叠结构、在栅极堆叠结构沿第一方向两侧的外延生长的抬升源漏区,其中,栅极堆叠结构沿第一方向两侧的多个鳍片结构为多孔鳍片结构。

【技术特征摘要】
1.一种半导体器件,包括在衬底上沿第一方向延伸分布的多个鳍片
结构、横跨多个鳍片结构沿第二方向延伸分布的栅极堆叠结构、
在栅极堆叠结构沿第一方向两侧的外延生长的抬升源漏区,其
中,栅极堆叠结构沿第一方向两侧的多个鳍片结构为多孔鳍片结
构。
2.如权利要求1的半导体器件,其中,多孔鳍片结构的多孔率为55
%~70%。
3.如权利要求1的半导体器件,其中,外延生长的抬升源漏区不仅
分布在多孔鳍片结构的顶部和侧壁,还填充了多孔鳍片结构中的
微孔。
4.如权利要求1的半导体器件,其中,抬升源漏区的晶格常数不同
于衬底和/或多个鳍片结构。
5.如权利要求4的半导体器件,其中,抬升源漏区的材料选自SiGe、
SiGeC、SiC、Si:H、GaAs、GaN、InP、InAs的任一种及其组
合。
6.如权利要求1的半导体器件,其中,抬升源漏区与多孔鳍片结构
之间还具有缓冲层。
7.如权利要求1的半导体器件,其中,抬升源漏区顶部与栅极堆叠
结构顶部齐平。
8.一种半导体器件制造方法,包括:
在衬底上形成沿第一方向延伸分布的多个鳍片结构;
横跨多个鳍片结构形成沿第二方向延伸分布的栅极堆叠结构;
刻蚀栅极堆叠结构沿第一方向两侧的多个鳍片结构形成多孔鳍

【专利技术属性】
技术研发人员:钟汇才罗军赵超朱慧珑
申请(专利权)人:中国科学院微电子研究所
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1